РЕЗЕРВИРОВАННЫЙ МНОГОКАНАЛЬНЫЙ ФОРМИРОВАТЕЛЬ ТАКТОВЫХ ИМПУЛЬСОВ Советский патент 2008 года по МПК H05K10/00 G06F11/18 

Похожие патенты SU1297710A1

название год авторы номер документа
Резервированное многоканальное устройство для формирования тактовых импульсов 1978
  • Ватару Юрий Семенович
  • Барышников Клавдий Иванович
SU767764A1
Устройство для синхронизации резервированного делителя частоты 1981
  • Махов Виктор Сергеевич
  • Шелогаев Владимир Борисович
  • Баранова Светлана Григорьевна
SU1001104A1
Резервированное многоканальное устройство для формирования тактовых импульсов 1990
  • Махов Виктор Сергеевич
  • Долгов Игорь Владимирович
  • Морозова Наталия Михайловна
  • Савичев Александр Викторович
SU1714607A1
Цифровой частотомер 1981
  • Дубицкий Лев Александрович
  • Тафель Владимир Мойсеевич
  • Швецкий Бенцион Иосифович
SU1068834A1
Устройство привязи к сигналам точного времени 1987
  • Мавлетдинов Хосяин Измайлович
  • Самородов Владислав Васильевич
  • Попов Виктор Михайлович
  • Шурыгин Игорь Сергеевич
SU1522146A1
УСТРОЙСТВО ДЛЯ ВВОДА В МИКРОЭВМ ДИСКРЕТНЫХ СИГНАЛОВ 1990
  • Тюрин С.Ф.
  • Назин В.И.
  • Несмелов В.А.
  • Харитонов В.А.
  • Куликов Д.Л.
  • Жданов А.М.
  • Кульков Л.Б.
RU2007751C1
Буферное запоминающее устройство 1986
  • Друзь Леонид Вольфович
SU1374279A1
Устройство для формирования тестовой последовательности 1984
  • Васерин Николай Николаевич
  • Бодня Анатолий Григорьевич
  • Ноткин Евгений Александрович
  • Насибуллин Иль Ахсанович
  • Хисамов Шариф Гарифович
SU1218389A1
Аналого-цифровой преобразователь 1985
  • Зелинский Дмитрий Иосифович
  • Стокай Владимир Павлович
  • Коваль Владимир Федорович
  • Заболотный Виктор Иванович
SU1297225A1
Программируемый коммутатор 1985
  • Друзь Леонид Вольфович
  • Рукоданов Юрий Петрович
SU1287277A1

Реферат патента 2008 года РЕЗЕРВИРОВАННЫЙ МНОГОКАНАЛЬНЫЙ ФОРМИРОВАТЕЛЬ ТАКТОВЫХ ИМПУЛЬСОВ

Резервированный многоканальный формирователь тактовых импульсов, содержащий в каждом канале формирователь импульсов обнуления, входы которого соединены с выходом автогенератора и с выходом мажоритарного элемента, два элемента И-НЕ, входы первого из которых соединены с прямым выходом первого разряда и с инверсным выходом второго разряда формирователя импульсов обнуления, входы второго элемента И-НЕ соединены с выходом автогенератора и с выходом первого элемента И-НЕ, а выход - с соответствующим входом дешифратора и со счетными входами триггеров делителя частоты, триггеров привязки фазы и триггера обратной связи, выход которого соединен с информационными входами триггеров делителя частоты, обнуляющий вход первого из которых и обнуляющий вход триггера обратной связи соединены с установочным выходом формирователя импульсов обнуления, информационный вход триггера памяти соединен с выходом дешифратора, а выход - с информационным входом триггера обратной связи, одного из триггеров привязки фазы данного канала и через буферные элементы - с информационными входами триггеров привязки фазы в других каналах, выходы триггеров привязки фазы в каждом канале соединены с соответствующими входами мажоритарного элемента, отличающийся тем, что, с целью повышения надежности, в него введены два инвертора, третий-пятый элементы И-НЕ и триггер задержки, соединенный с выходами второго разряда формирователя импульсов обнуления и с установочным входом триггера памяти, стробирующий вход триггера задержки через второй инвертор подключен к выходу автогенератора и к четвертым входам четвертого и пятого элементов И-НЕ, третьи входы которых подключены к первому входу первого элемента И-НЕ и к соответствующему входу дешифратора, вторые входы - ко второму входу первого элемента И-НЕ, первый вход четвертого элемента И-НЕ соединен с выходом третьего элемента И-НЕ и со входом второго инвертора, выход которого подключен к первому входу пятого элемента И-НЕ, выход которого соединен с единичным входом второго разряда делителя, а выход четвертого элемента И-НЕ соединен с обнуляющими входами второго и последующих разрядов делителя, а входы третьего элемента И-НЕ соединены с инверсным выходом триггера привязки фазы своего канала и с выходом триггера памяти.

SU 1 297 710 A1

Авторы

Передерий В.К.

Сурков Г.А.

Даты

2008-04-20Публикация

1984-09-25Подача