КМДП-логический повторитель Советский патент 1987 года по МПК H03K19/00 

Описание патента на изобретение SU1336224A1

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.

Целью изобретения является обеспечение защиты от короткого замыкания на шину питания и общую шину.

На чертеже показана принципиальная электрическая схема предлагаемого КМДП- логического повторителя.

КМДП логический повторитель содержит входную шину 1, соединенную с входом первого инвертора 2, выход которого соединен с затвором выходного транзистора 3 первого типа проводимости, исток которого

При устранении к.з. транзистор 12 снова запирается и схема возвращается в исходное состояние.

Допустим теперь, что на шине 1 х 1. 5 Это означает, что на выходах инверторов 2, 9 имеем низкий уровень потенциала и поэтому транзистор 7 открыт, а транзистор 3 заперт. Следовательно, на выходной шине 5 имеем высокий уровень потенциала, т.е. Y l- В этом статическом состоянии транзисторы 10 и 12 открыты, а транзисторы 6 и 11 заперты. Поэтому эти цепи снова разомкнуты и не влияют на работу схемы в нормальном состоянии. Если в этом состоянии закоротить выход съемы на общую шину

соединен с общей шиной 4, сток - с вы- 15 4, то открывается транзистор 6, поскольку ходной щиной 5, с затвором первого тран-транзистор 10 также открыт, повыщается

20

25

зистора 6 второго типа проводимости и стоком выходного транзистора 7 второго типа проводимости, истоки первого и выходного транзисторов 6 и 7 второго типа проводимости соединены с щиной 8 питания, второй инвертор 9, первый транзистор 10 первого типа проводимости, второй транзистор 11 второго типа проводимости и второй транзистор 12 первого типа проюдимости.

Вход второго инвертора 9 соединен с входной шиной 1, выход - с затвором выходного транзистора 7 второго типа проводимости и истоком первого транзистора 10 первого типа проводимости, сток которого соединен со стоком первого транзистора 6 второго типа проводимости. Входная шина 30 1 соединена с затвором первого транзистора 10 первого типа проводимости и с затвором второго транзистора 11, исток которого соединен с выходом первого инвертора 2, сток - со стоком второго транзистора 12 первого типа проводимости, исток которого соединен с общей шиной 4, а затвор - с выходной шиной 5.

Устройство работает следующим обрапотенциал затвора транзистора 7, в результате этот транзистор запирается, тем самым предотвращается его пробой током к.з. При устранении к.з. транзистор 6 снова запирается и схема возвращается в исходное состояние.

Таким образом, предлагаемая схема выполняет функцию логического повторителя и защищена от любых к.з. выхода.

Формула изобретения

КМДП-логический повторитель, содержащий входную шину, соединенную с входом первого инвертора, выход которого соединен с затвором выходного транзистора первого типа проводимости, исток которого соединен с общей шиной, сток - с выходной щиной, с затвором первого транзистора второго типа проводимости и стоком выходного транзистора второго типа проводимости, истоки первого и выходного транзисторов второго типа проводимости соединены с шиной питания, отличающийся тем, что, с целью обеспечения защиты от короткого

зом.замыкания на шину питания и общую щину.

Пусть на шине 1 х 0, тогда на выхо- 40 в него введены второй инвертор, первый

35

дах обоих инверторов 2 и 9 имеем высокий потенциал. Поэтому выходной транзистор 7 заперт, а транзистор 3 открыт. Следовательно, на выходной щине 5 схемы имеем низкий уровень потенциала, т.е. у 0. В этом состоянии транзисторы 10 и 12 заперты, а транзисторы 6, 11 открыты. Поскольку в каждой комплементарной паре один транзистор заперт, то цепи разомкнуты и они не влияют на работу схемы в нормальном

45

транзистор первого типа проводимости, второй транзистор второго типа проводимости и второй транзистор первого типа проводимости, вход второго инвертора соединен с входной шиной, выход - с затвором выходного транзистора второго типа проводимости и истоком первого транзистора первого типа проводимости, сток которого соединен со стоком первого транзистора второго типа проводимости, входная шина соединена с

состоянии. Если в этом состоянии (Y O) 50 затвором первого транзистора первого типа закоротить выход на шину питания, то откроется транзистор 12, поскольку транзистор 11 также открыт, комплементарная пара транзисторов 11 и 12 полностью открывается и затвор транзистора 3 зануляется, в результате транзистор 3 запирается, тем 55 соединен с обшей шиной, а затвор - с вы- самым предотвращая его пробой током к.з.

ВНИИПИЗаказ 3814/55

проводимости и с затвором второго транзистора второго типа проводимости, исток которого соединен с выходом первого инвертора, сток - со стоком второго транзистора первого типа проводимости, исток которого

ходной щиной. Тираж 901

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

При устранении к.з. транзистор 12 снова запирается и схема возвращается в исходное состояние.

Допустим теперь, что на шине 1 х 1. Это означает, что на выходах инверторов 2, 9 имеем низкий уровень потенциала и поэтому транзистор 7 открыт, а транзистор 3 заперт. Следовательно, на выходной шине 5 имеем высокий уровень потенциала, т.е. Y l- В этом статическом состоянии транзисторы 10 и 12 открыты, а транзисторы 6 и 11 заперты. Поэтому эти цепи снова разомкнуты и не влияют на работу схемы в нормальном состоянии. Если в этом состоянии закоротить выход съемы на общую шину

45

транзистор первого типа проводимости, второй транзистор второго типа проводимости и второй транзистор первого типа проводимости, вход второго инвертора соединен с входной шиной, выход - с затвором выходного транзистора второго типа проводимости и истоком первого транзистора первого типа проводимости, сток которого соединен со стоком первого транзистора второго типа проводимости, входная шина соединена с

50 затвором первого транзистора первого типа 55 соединен с обшей шиной, а затвор - с вы-

затвором первого транзистора первого типа соединен с обшей шиной, а затвор - с вы-

проводимости и с затвором второго транзистора второго типа проводимости, исток которого соединен с выходом первого инвертора, сток - со стоком второго транзистора первого типа проводимости, исток которого

затвором первого транзистор соединен с обшей шиной, а з

ходной щиной. Тираж 901

Подписное

Похожие патенты SU1336224A1

название год авторы номер документа
Выходное устройство на МДП-транзисторах 1988
  • Богатырев Владимир Николаевич
  • Поварницына Зоя Мстиславовна
  • Рогозов Юрий Иванович
  • Тяжкун Сергей Павлович
SU1598159A1
Аналоговый переключатель 1986
  • Великсон Яков Михайлович
  • Рыбкин Игорь Иванович
SU1385288A1
Моп-ттл транслятор 1979
  • Русидзе Раслан Капитонович
SU836797A1
Преобразователь логического уровня 1986
  • Мкртчян Сеник Оганесович
  • Мелконян Сисак Аршакович
SU1338054A1
Формирователь импульсов 1983
  • Шаулов Григорий Абрамович
  • Агапкин Виктор Петрович
  • Полубояринов Юрий Михайлович
  • Феденко Леонид Григорьевич
SU1166279A1
Преобразователь переменного напряжения в постоянное 1987
  • Гураль Григорий Алексеевич
  • Костырка Ричард Евстафьевич
  • Мельничук Владимир Николаевич
SU1504763A1
Буферный усилитель (его варианты) 1983
  • Портнягин Михаил Александрович
  • Маковец Светлана Николаевна
  • Габова Наталья Ефимовна
SU1112409A1
Адресный усилитель 1982
  • Кугаро Виктор Станиславович
SU1062786A1
ВСЕСОЮЗНАЯ ""}iATZh'TuD-- РТНГгч^Ргуде'^'^^КАЯ_ б::блио-|-е.на МБ АВ. А. Косинский, Ю. К. Судьин и А. П. Евдокимов 1973
  • М. Удк
SU370712A1
Формирователь импульсов на мдптранзисторах 1974
  • Андреев Евгений Иванович
  • Жуков Евгений Анатольевич
SU668092A1

Реферат патента 1987 года КМДП-логический повторитель

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Целью изобретения является обеспечение зашиты от коротких замыканий на шину питания и обшую шину. Для достижения цели в устройство дополнительно введены второй инвертор 9, транзистор 10 первого тина проводимости и два транзистора 11 и 12 второго и первого типов проводимости соответственно. Устройство также содержит входную шину 1, первый инвертор 2, выходной транзистор 3 первого тина проводимости, общую шину 4, выходную шину 5, транзистор 6 второго типа проводимости, выходной транзистор 7 второго типа проводимости, шину 8 питания. Пробой транзисторов током короткого замыкания предотвращается своевременным их запиранием. В результате этого предложенная схема выполняет функцию логического повторителя и зашишена от любых коротких замыканий на выходе. 1 ил. о (Л 00 со О5 ГчЭ tsD 4

Формула изобретения SU 1 336 224 A1

Документы, цитированные в отчете о поиске Патент 1987 года SU1336224A1

Способ окисления боковых цепей ароматических углеводородов и их производных в кислоты и альдегиды 1921
  • Каминский П.И.
SU58A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1
Видоизменение прибора для получения стереоскопических впечатлений от двух изображений различного масштаба 1919
  • Кауфман А.К.
SU54A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 336 224 A1

Авторы

Мкртчян Сеник Оганесович

Мелконян Сисак Аршакович

Даты

1987-09-07Публикация

1985-12-03Подача