Устройство для контроля электрических цепей Советский патент 1987 года по МПК G01R31/02 

Описание патента на изобретение SU1357883A1

Изобретение относится к контрольно- измерительной технике и может быть исноль- зовано для контроля сложных электрических цепей.

Целью изобретения является повышение достоверности результатов контроля за счет уменьшения погрешности измерения сопротивления и расширение функциональных возможностей за счет введения дополнительных режимов контроля; контроля поля точек и испытаний электрической прочности,изоляции.

На фиг. 1 приведена блок-схема предлагаемого устройства; на фиг. 2 - функциональная схема одного канала блока управления; на фиг. 3 - функциональная схема блока сравнения; на фиг. 4 - схема блока измерения.

Устройство для контроля электрических цепей (фиг. 1) содержит коммутатор 1, блок 2 измерения, резистор 3, ключ 4, компаратор 5, блок 6 ключей, блок 7 контроля правильности подключения, блок 8 управления, блок 9 ввода, регистр 10 обратной связи, б, 11 смещения, блок 12 сравнения, клемму 13 для подключения к объекту контроля, первую 14, вторую 15, третью 16 и четвертую 17 выходные шины, причем каждая из клемм 13 для подключения к объекту контроля соединена с соответствующим информационным входом коммутатора 1 и блока 7 контроля правильности включения, первый выход блока 8 управления соединен с управ- ляющи.м входом блока 7 контроля правильности подключения, первый выход блока 2 измерения соединен с первым выводом резистора 3, второй и третий выходы блока 8 управления соединены соответственно с первым и вторым управляющими входами коммутатора 1, первый и второй выходы которого соединены соответственно с первым и вторым входами блока 2 измерения, первый выход которого соединен с первым комму- тируе.мым выводо.м ключа 4, второй ком.му- тируемый вывод которого соединен с вторь м выводом резистора 3, информационными входами блока 6 ключей и сигнальны.м входом компаратора 5, информационные выходы блока 6 ключей соединены с соответствующими вспо.могательными входами блока 7 контроля правильности подключения, соответствующими выходами блока 11 смещения и входами регистра 10 обратной связи, выход которого соединен с первой выходной щи- ной 14 и первым входом блока 12 сравнения, первый выход которого соединен с входом сдвига регистра 10 обратной связи, первый выход блока 9 ввода соединен с первым входом блока 8 управления, второй вход которого соединен с вторым выходом блока 9 и вторым входом блока 12 сравнения, второй выход которого соединен с второй выходной шиной 15, третий и четвертый выходы блока 9 ввода соединены соответственно с первым и вторы.м управляющими входами бло

0

5

0

5

0

5

0

5

ка 11 смещения, пятый выход блока 9 ввода соединен с уцравляюпхим входом регистра 10 обратной связи, а шестой - с управляющим входом блока 7 контроля правильности подключения, четвертый выход блока 8 управления соединен с управляющими входами блока 6 ключей, а третья 16 и четвертая 17 выходные щины соединены соответственно с выходами блока 2 из.мерения и компаратора 5.

На функциональной схеме одного канала блока 8 управления (фиг. 2) обозначены дещифратор 18, регистр 19, элемент НЕ- ИЛИ 20, D-триггер 21, причем входы дешифратора 18 соединены с вторым входом блока 8 управления, а каждый из выходов - с первым входом соответствующего элемента НЕ-ИЛИ 20, второй вход каждого из которых соединен с выходо.м соответствующего триггера 21, а выход - с входом синхронизации соответствующего регистра 19 и D- триггера 21, и,нформационные входы и R- входы регистров 19, D-входы и / -входы D- триггеров 21 подключены к первому входу блока 8 управления, а первый, второй, третий и четвертый выходы каждого регистра 19 соединены соответственно с первым, вторым, третьим и четвертым выходами блока 8 управления.

Блок 12 сравнения (фиг. 3) содержит генератор 22, элемент И 23, счетчик 24, три элемента ИЛИ 25, первый 26 и второй 27 эле.менты памяти, элемент И-ИЛИ 28, RS- триггер 29, элемент 30 сравнения кодов, причем первые входь элементов ИЛИ 25 соединены с вторым входом блока 12 сравнения, а вторые - с выходами счетчика, счетный вход которого соединен с первы.м выходом блока 12 сравнения и с выходом элемента И 23, первый вход которого соединен с выходом генератора 22, а второй - с вторым входо.м блока 12 сравнения и выходом / 5-триггера 29, вход которого соединен с выходом элемента 30 сравнения кодов, первый вход которого соединен с первым входом блока 12 сравнения, а второй - с выходом элемента И-ИЛИ 28. первые входы которого соединены с выходами соответственно первого 26 и второго 27 элементов памяти, адресные входы которых соединены с выходами элементов ИЛИ 25, установочные входы счетчика 24, / 5-триггера 29, входы управления и информационные входы первого 26 и второго 27 эле.ментов па.мяти и вторые входы элемента И-ИЛИ 28 соединены с третьим входом блока 12 сравнения.

Блок 11 смещения (фиг. 1) содержит резисторы 31, источник 32 напряжения, первый 33 и второй 34 ключи, причем первые выводы резисторов 31 соединены с соответствующими входами блока, а вторые - с первыми ко.ммутируе.мыми входами первого 33 и второго 34 ключей, второй выход первого ключа 33 соединен с общей шиной 35, а второй выход второго ключа 34 - с источником

питания, при этом управляющие входы первого 33 и второго 34 ключей соединены соответственно с первым и вторым управляющими-входами блока.

Блок 2 измерения содержит мульти- метр 36, источник 37 испытательного напряжения, измерительный источник 38, первый 39, второй 40, третий 41, четвертый 42, пятый 43 и шестой 44 ключи, причем первые выводы мультиметра 36, источника 37 испытательно- ного напряжения и измерительного источника 38 соединены с первыми коммутируемыми выводами соответственно первого 39, второго 40 и третьего 4 ключей, вторые коммутируемые выводы которых соединены с первым выходом блока 2 измерения, вторые выводы мультиметра 36, источника 37 испытательного напряжения и измерительного источника 38 соединены с первыми коммутируемыми выводами соответственно четвертого 42, пятого 43 и шестого 44 ключей, вторые коммутируемые выводы которых соединены с вторым входом блока 2 измерения, первый коммутируемый вывод третьего ключа 41 соединен с первым коммутируемым выводом шестого 44 ключа, второй вывод измерительного источника 38 соединен с общей шиной, а третьи выводы мультиметра 36 и источника 37 испытательного напряжения соединены с вьЕходом измерительного блока 2.

На фиг. 1, кроме того, обозначены входящие в блок 7 контроля правильности подключения формирователи 45 и ключи 46, входящие в блок 6 ключей ключи 47 и входящие в коммутатор 1 ключи 48.

Устройство работает в одном из режимов следующим образом.

Режим А - контроль правильности срабатывания ключей коммутатора 1; режим Б - контроль работы блока 6 ключей и формирователей 45; режим В - проверка связей в цепях объекта контроля; режим Г - измерение сопротивлений (напряжений) при ко.ммутации их ком.мутатором 1; режим Д - испытание прочности изоляции; режим Е - измерение малых (десятые доли, единицы О.м) сопротивлений; режим Ж - контроль поля точек объекта контроля.

Режи.му А предшествует подключение к входу блока 2 измерения заданных программой контроля ключей коммутатора 1. В режиме А в блок 7 из блока 9 подается команда управления ключами 46. которые соединяют выходы блока 6 ключей, входы формирователей 45 и входы регистра 10 обратной связи с клеммами 13 для подключения к объекту контроля. В блок 2 измерения подают команду на подключение измерительного источника 38, в блок 11 смещения- команду на за.мыкание ключа 33, который подключает все входы регистра 10 обратной связи к щине «О через резисторы 31. Таким образом, те клеммы 13 для подключения к объекту контроля, которые оказались подключенными через ко.м.мутатор 1, имеют по0

тенциал +t/, на соответствующих входах регистра 10 обратной связи также потенциалы -}-U. а на остальных его входах потенциал «О. Из блока 9 ввода подают команду «Запись и в регистр 10 обратной связи, в разряды, соответствующие подключенным к клеммам 13 для подключения к объекту контроля, записывается «1, а в остальные разряды - «О. Число разрядов регистра 10 равно числу входов устройства. Ранее в однобитовые ячейки neptioro элемента 26 памяти записаны «1 по адресам клемм 13 для подключения к объекту контроля.

При этом на входы первого элемента 26 памяти подава.чись сигналы соответственно выборки, разрешения записи и числа «1.

Процесс контроля правильности подключения контактов к входу блока 2 измерения начинают с подачи сигнала «Считывание на вход первого элемента 26 памяти. Затем на входы R счетчика 24 и / 5-триггера 29 подают сигнал установки в «О. С выхода триггера 29 сигнал разрешения поступает на второй вход элемента И 23, на выход блока 11 смещения, а также на вход «-|-Ь счетчика 24 проходят импульсы с генератора 22, выходной код счетчика 24 проходит

5 число состояний, равное числу входов устройства, и через элемент ИЛИ 25 поступает на адресный вход первого элемента 26 памяти, при этом на первом входе элемента И-ИЛИ 28 появляется последовательность «1 и «О. Эта последовательность попадает

0 на второй вход э.чемеита 30 сравнения кодов, а на вход «Сдвиг регистра 10 обратной связи поступают импульсы сдвига. Поэтому синхронно с сигналами второго входа на первый вход элемента 30 сравнения кодов поступает последовательность «1 и «О с вы5 хода регистра 10 обратной связи.

Если выбранные ключи подключились к входу блока 2 измерения, последовате.чь- ности на входах эле.мента 30 сравнения кодов Q совпадают и по истечении заданного интервала режим А заканчивают. Если в каком-то канале реле вк;1ючилось неверно, сигналом несравнения / 5-триггер 29 по входу 5 устанавливается в состояние, запрещающее прохождение импульсов на выход элемента 5 И 23. При этом на втором выходе блока 12 сравнения кодов появляется сигнал несравнения, а на выходе счетчика 24 фиксируется адрес, по которому происходит сбой подключения. Устраняют причину сбоя.

Контроль подключения к второму входу 0 блока 2 измерения проводят аналогично.

Режим Б используется для установления исправного состояния блока 6 ключей и формирователей 45. Возможны неисправности типа обрыв ключа формирователя, короткое замыкание ключа формирователя.

В режиме Б ключи 46 в исходном состоянии выключены, ключ 4 выключен, а на входы блока 6 ключей от измерительного

5

источника 38 через резистор 3 подают напряжение относительно «О.

Устанавливают в «О счетчик 24 и RS- триггер 29 {элемент И 23 при этом открыт), устанавливают «О на входах D элементов 26 и 27 намяти, устанавливают команду «Запись но входам записи. При этом счетчик 24 проходит через все состояния. По всем адресам в нервый элемент 26 памяти записывают «О. Замыкают первый ключ 33 в блоке 11, в блоке 8 управления устанавливают в исходное состояние регистр 19, при этом все ключи и формирователи должны быть выключены; подают команду «Запись на регистр 10 обратной связи и записывают в последний сигналы, присутствующее на его входах. Выполняют считывание из регистра 10 обратной связи и элемента 26 памяти и сравнения на элементе 30 сравнения кодов. При останове по зафиксированному в счетчике 24 адресу локализируют наиболее вероятную в данном случае неисправность тина короткое замыкание ключа.

Ключ 33 выключают, включают ключ 34. Подают команду включения фор.мирователя в блок 8 управления из блока 9 ввода. На вход D-триггера 21 подают сигнал установПри этом на всех входах формирователей 45, где ключи 46 открыты, появляется потенциал «1. Подают команду на запись в регистр 10 обратной связи. Затем выпол- 5 няется считывание из регистра 10 обратной связи и первого элемента 26 памяти со сравнением. При несравнении по какому-либо каналу фиксируют неисправность типа обрыв ключа.

В режиме В ключи 46 замкнуты. Па первом входе блока 8 управления выставляется сигнал «1, на других информационных входах регистра 19 - «О, D-триггер 21 но входу R устанавливают в состояние «О. Па вход дешифратора 18 подают код адреса начальной точки цепи. На его соответствующем выходе появляется «О, на выходе элемента НЕ-ИЛИ 20 - положительный перепад, по которому происходит запись в регистр 19, и сигнал включения выбранного формирователя 45, формирователь открывается, подключает начало цепи к «О. Затем выставляют «Ь на входах блока 6 ключей, а на остальных информационных входах регистра 19 - «О. Адрес второй точки цени подают на вход дешифратора 18 и по входу С регистра 19 записывают в него информацию.

15

20

ления в состояние «О, при этом на его вы- 2 На четвертом выходе блока 8 управления ходе имеется «1. Выбирают все адреса и появляется «1, которая поступает на управ- iepc3 дешифратор 18 и элемент НЕ-ПЛИ 20 ляющий вход ключа, по выбранному адресу

и подключает в выбранном канале клемму 13 для подключения к объекту контроля к вы30

возбуждают во всех каналах входы С (запись) регистров 19. В результате во всех каналах появляется сигнал, по которо.му все формирователи 45 включаются в нро- водяндее состояние и навязывают сигнал «О на входы регистра 10 обратной связи, затем записывают информацию в последний по все.м входам. В исправных каналах в разряды регистра 10 обратной связи записывается «О, а в неисправных - «1. Все ячейки первого элемента 26 памяти находятся в состоянии «О. Производят считывание из первого элемента 26 памяти и регистра 10 обратной связи со сравнением. При несравходу блока 2 измерения. Через резистор 3 от измерительного источника 38 протекает заданный постоянный ток через блок 6 ключей, блок 7 контроля правильности нодклю- чения, через проверяемую цепь, формирователь 45 на общую щину. Па выходе компаратора 5 наблюдают сигнал, который зависит от разности напряжения, падающего на сопротивлении проверяемой цепи, и напряжения L/o уставки. По этому сигналу судят о наличии цени или ее отсутствии. Далее включают ключ следующей точки.

нении по какому-либо адресу фиксируют 40 связанной с начальной, и по сигналу на вынеисправность типа обрыв формирователя. За1п-1сывают «1 во все ячейки первого элемента 26 памяти, ключ 33 остается включенным. Снимают сигнал включения формирователей, подают сигна;| на отключение

ходе компаратора о определяют ее связь с начальной. В указанном режиме наличие связи определяется на уровне десятков Ом. Более грубую проверку, которая эффективна при самопрограммировании, т. е. установвсех формирователей и ключей. Проводят 45 лении действительных связей между точками запись в регистр 10 обратной связи, затем объекта контроля, а также при проверке

считывание из него и первого элемента 26 памяти со сравнением. Несравнение по какому-либо адресу признак неисг равности типа короткое замыкание формирователя. По всем адресам первого элемента 26, где нет короткого замыкания формирователей, записаны «1. Ключ 34 выключают, включают ключ 33, затем повторяют аналогичные операции, выбирают все адреса, кроме каналов с коротко замкнутыми формирователями, и на четвертом выходе блока 8 управления возникает сигнал включения ключей в проводяH-iee состояние.

50

55

цепей с большим количеством точек, можно выполнять следующим путем. Подают потенциал «О через ключ 33 на все входы, по адресу точки, принятой за начальную, включают -ключ, т. е. подают положительный нотен- циал на начало цепи, записывают в регистр 10 сигналы обратной связи со всех входов. Точкам, связанным с начальной, в регистре соответствуют «Ь, а несвязанным - «О. Анализируя таким образом все точки объекта с исключением на каждо.м этане проверенных, можно установить действительные связи между ними.

При этом на всех входах формирователей 45, где ключи 46 открыты, появляется потенциал «1. Подают команду на запись в регистр 10 обратной связи. Затем выпол- няется считывание из регистра 10 обратной связи и первого элемента 26 памяти со сравнением. При несравнении по какому-либо каналу фиксируют неисправность типа обрыв ключа.

В режиме В ключи 46 замкнуты. Па первом входе блока 8 управления выставляется сигнал «1, на других информационных входах регистра 19 - «О, D-триггер 21 но входу R устанавливают в состояние «О. Па вход дешифратора 18 подают код адреса начальной точки цепи. На его соответствующем выходе появляется «О, на выходе элемента НЕ-ИЛИ 20 - положительный перепад, по которому происходит запись в регистр 19, и сигнал включения выбранного формирователя 45, формирователь открывается, подключает начало цепи к «О. Затем выставляют «Ь на входах блока 6 ключей, а на остальных информационных входах регистра 19 - «О. Адрес второй точки цени подают на вход дешифратора 18 и по входу С регистра 19 записывают в него информацию.

На четвертом выходе блока 8 управления появляется «1, которая поступает на управ- ляющий вход ключа, по выбранному адресу

ходу блока 2 измерения. Через резистор 3 от измерительного источника 38 протекает заданный постоянный ток через блок 6 ключей, блок 7 контроля правильности нодклю- чения, через проверяемую цепь, формирователь 45 на общую щину. Па выходе компаратора 5 наблюдают сигнал, который зависит от разности напряжения, падающего на сопротивлении проверяемой цепи, и напряжения L/o уставки. По этому сигналу судят о наличии цени или ее отсутствии. Далее включают ключ следующей точки.

ходе компаратора о определяют ее связь с начальной. В указанном режиме наличие связи определяется на уровне десятков Ом. Более грубую проверку, которая эффективна при самопрограммировании, т. е. установлении действительных связей между точками объекта контроля, а также при проверке

лении действительных связей между точками объекта контроля, а также при проверке

цепей с большим количеством точек, можно выполнять следующим путем. Подают потенциал «О через ключ 33 на все входы, по адресу точки, принятой за начальную, включают -ключ, т. е. подают положительный нотен- циал на начало цепи, записывают в регистр 10 сигналы обратной связи со всех входов. Точкам, связанным с начальной, в регистре соответствуют «Ь, а несвязанным - «О. Анализируя таким образом все точки объекта с исключением на каждо.м этане проверенных, можно установить действительные связи между ними.

Режим Г позволяет более точно в более широком диапазоне, но более медленно контролировать (измерять) сопротивления между выводами объекта контроля, подключенными к входу устройства. В этом режиме ключи в блоке 6 ключей разомкнуты, а по сигналам управления к входам блока 2 измерения подключен мультиметр 36, позволяющий измерять напряжение и сопротивление между его входами.

Затем к выходу блока 2 измерения подключают источник 37 испытательного напряжения и выдерживают под напряжением испытуемые цепи в течение заданного времени. Результат испытания (произошел пробой изоляции или нет) наблюдают на третьей выходной шине 16.

В режиме Е включают ключи в блоке 7 контроля правильности подключения, подключают мультиметр 36 к входам блока 2 измерения, замыкают ключ 4, а измерительный источник 38 переводят в режиме стабилизации тока.

Первый вывод измеряемого сопротивления подключают к второму входу и выходу блока 2 измерения включением соответст- вуюш,их ключей. Второй вывод сопротивления подключают к первому выходу блока 2 измерения и к общей шине формирователей 45. При этом образуется токово-потен- циальная четырехзажимная измерительная цепь. Заданный стабилизированный ток протекает по цепи из.мерительный источник 38, ключ 4, блок 6 ключей, клемма 13 для подключения к объекту контроля, сопротивление RX, другая клемма 13 для подключения к объекту контроля, ключ 46, формирователь 45, общая шина, измерительный источник 38. При этом в цепи поддерживается постоянный ток /о, а между клеммами 13 для подключения к объекту контроля имеется напряжение Ux lo RxНапряжение Ux поступает на вход муль- тиметра -36, работающего в режиме вольтметра, и измеряется. При этом можно измерять малые по значению сопротивления с высокой точностью, погрешность составляет единицы мОм. Необходимость в измерениях подобного рода возникает при контроле кабелей.

Режим Ж используют при контроле сложных релейно-коммутационных изделий, когда в каждом или некоторых состояниях объекта контроля необходимо анализировать сигналы большого количества (поля) точек.

При этом достаточно установить в каком из трех состояний находится точка: в состоянии, когда сигнал близок к в состоянии, когда сигнал близок к некоторому напряжению, принятому за в состоянии «Отключено («00) точка находится под «блуждающим потенциалом некоторого источника сигнала с большим внутренним сопротивлением.

0

5

0

5

0

0

5

0

5

Для контроля ПОЛЯ точек используют следующий подход. Включают ключи 46. Все выводы объекта контроля оказываются подключенными к входам регистра 10 обратной связи. Подают смещение «О Гюсред- ством ключа 33 на все входы регистра 10 обратной связи, тогда те его входы, которые подключены к выводам объекта контроля, находящимся в «1, принимают состояние «1 несмотря на смещение «О, так как резисторы блока 11 смещения имеют сопротивление значительно больше, нежели эквивалентное сопротивление источника «1 в объекте контроля. Те же выводы, которые находятся в состоянии «О, так и останутся в этом состоянии, равно как и выводы, находящиеся в состоянии «оо. Записывают содержимое в регистр 10 обратной связи путем подачи сигнала «Запись. Записывают в соответствующие ячейки первого элемента 26 памяти ожидаемые на выходе регистра 10 обратной связи сигналы для исправного объекта с учетом подачи смещения «О. Затем сравнивают с помощью элемента 30 сравнения кодов содержимое первого элемента 26 памяти и регистра 10 обратной связи, при несовпадении фиксируют дефект и находят его причину.

Далее подают смещение «I через ключ 34 на вход регистра 10 обратной связи. При этом на входы, связанные с выводами объекта контроля, находящимися в состоянии «О, принимают состояние «О, а находящиеся в состоянии «1 остаются в этом состоянии. Выводы, находящиеся в состоянии «00, принимают состояние «1.

Записывают состояние входов регистра 10 обратной связи сигналом во второй элемент 27 памяти, записывают ожидаемые на выходе регистра 10 обратной связи сигналы для исправного объекта с учетом подачи смещения «1 через ключ 34. Затем сравнивают содержимое второго элемента 27 памяти регистра 10 обратной связи, при несовпадении фиксируют дефект и находят его причину.

Совокупность режимов А-Ж, последовательность их выполнения зависят от программы контроля объекта контроля.

Блок 8 управления в предлагаемом устройстве позволяет использовать групповые методы контроля сопротивления изоляции и испытания ее прочности, при которых к входам блока 2 измерения подключаются группы входов устройства по определенному закону.

При реализации группового метода из блока 9 ввода подают сигналы «Сброс коммутатора и «Сброс, тем самы.м приводя блок 8 управления в исходное состояние. Затем устанавливают адреса входов устройства, которые не должны участвовать в данном этапе контроля, при этом D-триг- геры 21 каналов, соответствующих неиспользуемым входам устройства, устанавли saiOTCH в «1 и при этом запрещают про- хождепие сигналов спнхроннзацпп с дешифратора 18, т. с. запрещают запись инфор- мацип 3 регистры 19, соответствуюп.1ие пе-- пспо,:|ьзуемын па дапном этапе коптро, входам устройства. Далее устанавливают «1 на первом входе блока 8 управления, а на входы дешифратора 18 подают адреса, соответствующие группам входов устройства, которые необходимо подключить к коммутатору 1, прп этом замыкаются его четные ключи, соответствующие да1пюй группе, за псключеппем тех, гд /З-триггеры 21 ранее установлены в «1.

Апа,1огичпо подключают группу входов устройства к второму входу блока 2 измерения, при этом замыкаются соответствуюигие нечетные к,чючп коммутатора 1, в трип е- рах 21 каналов которых пе заппсана «1, Нсли необходим контроль подключения 1 рунп входов устройства к входам блока 2 измерения, заиисывают необходимые но- следовате,тьности «1 и «О в элементы 26 и 27 памяти, после чего проверяют подк, 1Ю- ченне входов устройства в указанной последовательности режпма А. Затем проводят контроль сопротивления изоляции НЛП испытание прочности, после чего подают команду «Сброс коммутатора, при этом устанавливаются в исходное состояние регистры 19 кана;юв, размыкаются ключи коммутатора 1. Если в нроцессе контроля необходимо исключить из дальнейших операций новые входы НЛП |-рупиы входов устройства, уста- 1 авливают в 1 триггеры 2 соответствующих капа,чов по указанной процедуре.

Формула изобретения

1. Устройство для контроля электрических цепей, содержап1.ее коммутатор, блок измерепия, блок контроля правильпостп 11одк,1ючения, резистор, блок уиравления, п кл.емм для подключения к объект, коит- роля, каждая из которых соединена с соот- ветст 15у ющи ми и пформ а ционными входа м и коммутатора и блока контроля правильности нодключення, иервый выход блока управления соедипен с первым управляющим входом блока контроля правильности подключения, иервый выход блока измерещ я соед1П)ен с первы.м вьнзодом резистора, отличающееся тем, что, с це. гью повьипения достоверности резу.чьтатов контроля и расил-фения функциональных возможностей, в него введены блок смещения, ко.мпаратор, ключ, регистр обратной связи, блок сравнения, четыре выходных Н1ИНЫ, блок ввода и блок к. почей, причем второй и третий выходы б,тока уиравления соединены соответственно с FiepBbiM и вторым управляющими входами коммутатора, первый и второй выходы которого соединены соответственно с первым п вторым входами блока измерения, первый выход которого соедипеп с первым коммутируемым

5

0

5

0

5

0

5

0

5

выводом к.иоча, второй ком.мутируемыи вывод которого соединен с вторы.м выводо.м резистора, информационпы.ми входами блока ключей и сигнальным входо.м компаратора, информационные выходы блока ключей соединены с соответствующими вспомог атель- ными входами блока контроля правильности подключения, соответс вуюшими выходами блока смещения и входами регистра обратной СВЯЗИ , выход которого соединен с первой выходной 1НИНОЙ и первым входом блока сравнения, первый выход которого соединен с входо.м сдвига регистра обратной связи, первый выход блока ввода соединен с первым входом блока управления, второй вход которого соедипен с вторым выходо.м блока ввода и вторым входом блока сравнения, второй которого соединен е второй выходной щиной,третий и четвертый выходы б, 1ока ввода соединены соответственно с первым и вторым управляющими входами блока смещения, пятый выход блока ввода соединен с управляющим входом регистра обратной связи, а шестой - е вторым управляющим входом блока контроля правильности подключения, четвертый выход блока управления соединен с управляюпшми входами блока ключей, а третья и четвертая выход- пые щины соединены соответственно с вы- хода.мп блока из.мерения и компаратора.

2.Устройство по п. К отличающееся тем, что блок управления содержит дещифратор, п регистров, п элементов НЕ-ИЛИ, п Ь-триг- геров, прпчем входы д шифратора соединены с вторы.м входом блока управления, а выходы -- с первыми входа.ми соответствующих элемеитов НЕ-ИЛИ, вторые входы которых соединены с выходами соответствующих D-триггеров, а выходы - с входами синхронизации соответствующих регистров и D-триггеров, информационные входы и / -входы регистров, D-входы и / -входы D- три1теров иодключены к первому входу 6, io- ка управления, а первый, второй, третий и четвертый выходы каждо1 о регистра соединены соответственно с нервым, вторым, третьим и четвертым выходами б.юка управ- ле11ия.

3.Устройство по п. 1, отличающееся тем, что блок сравпения содержит I eHepaTop, элемент И, счетчик, элементы ИЛИ iio чис, |у разрядов счетчика, два элемента памяти, элемент И-ИЛИ,/ 5-трпггер и элемент сравнения кодов, ириче.м первые входы эле.мен- тов ИЛИ соединены с первым в.ходом блока сравнения, а вторые - с выходами счетчика, счетный вход которого соединен е первым выходом блока сравнения и с выходо.м эле- .мента И, первый вход которого соединен с выходо.м генератора, а второй - с вторым выходо.м блока сравнения и выходом RS- триггера, вход которого соединен с выходом элемента сравнения кодов, первый вход ко- торог О соедипен с вторы.м входом блока сравнения, а второй - с выходом элемента И- ИЛИ, нервые входы которого соединены с выходами соответственно первого и второго элементов ИЛИ, установочные входы счетчика, / S-триггера, входы управления и информационные входы элементов памяти и вторые входы элемента И-ИЛИ соединены с третьим входом блока сравнения.

4. Устройство по п. 1, отличающееся тем, что блок сл1еш,ения содержит п резисторов, источник напряжения и два ключа, причем первые выводы резисторов соединены с соответствующими выходами блока смещения, а вторые - с первыми коммутируемыми входами ключей, второй выход первого ключа соединен с общей шиной, а второй выход второго ключа - с источником питания, при этом управляющие входы первого и второго ключей соединены соответственно с первым и вторым упра,вляющими входами блока смещения.

5. Устройство по п. 1, отличающееся тем, 20 выводы мультиметра, источника испытатель- что блок ключей содержит п ключей, приного напряжения и измерительного источэтом коммутируемые входы и выход каждого ключа соединены с соответствующими информационными входами и выходами блока ключей, а управляющие входы - с соот- ветствуюплими управляющими входами блока ключей.

6. Устройство по п. 1, отличающееся тем, что блок контроля правильности подключе25

ника соединены с первыми коммутируемыми выводами соответственно четвертого, нятого ключей и с общей щиной, вторые коммутируемые выводы четвертого, пятого и njecToro ключей соединены с вторым входом б, 1ока измерения, первый коммутируемый вывод третьего ключа соединен с первым коммутируемым выводом щестого ключа, третьи

ния содержит п формирователей и п ключей, о выводы мультиметра и источника испыта- приче.м первый коммутируемый вывод каж- тельного напряжения соединены с выходом дого ключа соединен с соответствующимизмерительного блока.

информационным входом блока, а второй - с входом соответствующего формирователя, выход каждого формирователя соединен с общей щиной, а управляющий вход - с управляющим входом блока, вход каждого формирователя соединен с соответствующим вспомогательным входом блока, второй управляющий вход которого подключен к управляющему входу каждого из ключей.

7. Устройство по п. 1, отличающееся тем, что блок измерения содержит мультиметр, источник испытательного напряжения, измерительный источник и щесть ключей, причем первые выводы мультиметра, источника испытательного напряжения и измерительного источника соединены с первыми коммутируемыми выводами соответственно первого, второго и третьего ключей, вторые коммутируемые выводы которых соединены с первыми входами блока измерения, вторые

ника соединены с первыми коммутируемыми выводами соответственно четвертого, нятого ключей и с общей щиной, вторые коммутируемые выводы четвертого, пятого и njecToro ключей соединены с вторым входом б, 1ока измерения, первый коммутируемый вывод третьего ключа соединен с первым коммутируемым выводом щестого ключа, третьи

qyu.Z

Похожие патенты SU1357883A1

название год авторы номер документа
Устройство для тестового контроля цифровых узлов 1980
  • Кибзун Александр Иванович
  • Обухов Виталий Васильевич
SU918949A1
Многопостовое устройство для контроля параметров электронных схем 1983
  • Муртазин Аухат Муртазинович
  • Русских Валерий Федорович
SU1108374A1
Устройство для функционального контроля цифровых блоков 1989
  • Дерендяев Борис Васильевич
  • Кибзун Александр Иванович
  • Маслов Виктор Борисович
  • Мельников Валерий Алексеевич
  • Барышев Александр Андреевич
  • Лисицын Борис Николаевич
  • Ваганов Михаил Александрович
SU1656538A1
Устройство для контроля и диагностики логических блоков 1984
  • Кибзун Александр Иванович
  • Дерендяев Борис Васильевич
  • Обухов Виталий Васильевич
  • Лисицин Борис Николаевич
  • Лучкин Степан Лазаревич
SU1295401A1
Устройство для контроля электрического монтажа 1985
  • Бабаев Андрэюс Ишович
  • Бакакин Анатолий Дмитриевич
  • Толчинский Валерий Аронович
  • Митрофанов Владимир Васильевич
SU1345212A1
Автоматизированная система контроля 1989
  • Попов Михаил Молофеевич
  • Поливанный Вячеслав Федорович
  • Самсонова Людмила Ивановна
SU1695269A1
МУЛЬТИПЛЕКСОР ТЕЛЕКОММУНИКАЦИОННЫЙ МНОГОФУНКЦИОНАЛЬНЫЙ 2004
  • Соков Михаил Васильевич
  • Кочегаров Павел Юрьевич
  • Шмырёв Виталий Николаевич
  • Калинина Ольга Ивановна
  • Зябирова Лилия Иматовна
  • Сизов Александр Дмитриевич
  • Оськин Валерий Анатольевич
RU2269154C1
Измеритель аналоговых сигналов 1988
  • Баранов Валерий Николаевич
  • Зиняков Николай Павлович
  • Станьков Алексей Геннадиевич
  • Шевцов Юрий Александрович
SU1599869A1
Устройство для контроля и диагностирования цифровых узлов 1989
  • Лебедь Лев Львович
  • Особов Михаил Израилевич
SU1755207A1
Устройство для автоматического поиска дефектов в логических блоках 1988
  • Лебедь Лев Львович
  • Особов Михаил Израилевич
SU1681304A1

Иллюстрации к изобретению SU 1 357 883 A1

Реферат патента 1987 года Устройство для контроля электрических цепей

Устройство для контроля электрически.х цепей, иреимущественно сложны.х, соде.ржит коммутатор 1, блок (Б) 2 измерения, резистор 3, ключ 4, компаратор 5, .Б 6 ключей Б 7 контроля правильности включения, Б 8 управления, Б 9 ввода, регистр 10 обратной связи, Б 1 смещения, Б 12 сравнения, клемму 13 для подключения к объекту контроля, выходные шины 14-17. В описании изобретения даны электрические схемы всех Б, входящих в устройство. Повьцлается достоверность контроля за счет уменьшения и6- грещности измерения соиротивления и рас- щиряются функциона.чьные возможности усгройства за счет введения доно.чните.чьных режимов контроля: контроля ио,1я точек и испытании электрической прочности изоляции. 6 3. п. ф-лы, 4 ил. фиг.1 (Л со сд ас 00 со

Формула изобретения SU 1 357 883 A1

Документы, цитированные в отчете о поиске Патент 1987 года SU1357883A1

Устройство для контроля электрических цепей 1975
  • Москвин Борис Дмитриевич
  • Смоловский Михаил Иосифович
  • Кистерев Виктор Тихонович
  • Дашкеев Виталий Данилович
SU529432A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Устройство для автоматического контроля правильности монтажа и сопротивления изоляции жгутов 1977
  • Поляков Юрий Иванович
SU690412A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1

SU 1 357 883 A1

Авторы

Лучкин Степан Лазаревич

Торхов Евгений Леонидович

Поносов Николай Вячеславович

Литвиненко Александр Иосифович

Лисицын Борис Николаевич

Даты

1987-12-07Публикация

1985-10-01Подача