расширение функциональньк возможностей за счет дополнительного формирования позиционного кода ядра числа. Устройство содержит блок 1 определения остатка по нарбельшему основанию СОК, аналого-цифровые преобразователи (АЦП) 2.1-2.П-1, сумматоры 3.1 -З.п-1, шифраторы 4,1-4.п, блоки 5,1-5.п-1 коррекции, коммутаторы 6.1- -6.П-1, одновибратор 7, регистр 8, аналоговую входную шину У, шину 1U коррекции, шину 11 управления, выходную шину 13 ЯДРО числа и выходные шины 14.1-14.П остатков по соответствующим основаниям СОК. Блок 1 вьшол- нен на первом АЦП 15, цифроаналого- вом преобразователе 16, вычитающем устройстве 17 и втором АЦП 18. Каж- дьй блок 5.1 коррекции выполнен на сумматоре 19, блоке 20 сравнения и регистре 21. Сущность изобретения заключается в использовании промежуточных результатов преобразователя для формирования позиционного кода ядра числа на выходной шине 13, что существенно расширяет функциональные возможности устройства 2 з.п. ф-лы, 1 ил.
название | год | авторы | номер документа |
---|---|---|---|
Аналого-цифровой преобразователь в системе остаточных классов | 1986 |
|
SU1372620A1 |
Аналого-цифровой преобразователь в системе остаточных классов | 1989 |
|
SU1698991A1 |
АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ | 2010 |
|
RU2433527C1 |
Аналого-цифровой преобразователь напряжения в код системы остаточных классов | 1990 |
|
SU1732470A1 |
Аналого-цифровой преобразователь в код системы остаточных классов | 1990 |
|
SU1765891A1 |
Аналого-цифровой преобразователь в системе остаточных классов | 1983 |
|
SU1181141A1 |
АЛИАСНЫЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ | 2015 |
|
RU2589388C1 |
АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ | 2014 |
|
RU2546621C1 |
Обратимый преобразователь двоичных кодов в код системы остаточных классов | 1983 |
|
SU1141398A1 |
Преобразователь перемещения в код системы остаточных классов | 1984 |
|
SU1259487A1 |
Изобретение относится к автоматике и вычислительной технике и может быть использовано в составе устройств ввода аналоговой информации в вычислительные системы, функционирующие в кодах системы остаточных классов (сок). Цель изобретения (О Wff-f - I 12.п-г DO а эо ;о эо ;о
1
Изобретение относится к автоматике и вычислительной технике и может быть использовано в составе устройст ввода аналоговой информации в вычислительные системы, функционирукмцие в кодах системы остаточных классов (СОК).
Цель изобретения - расширение функциональных возможностей за Счет дополнительного формирования позиционного кода ядра числа.
На чертеже приведена функциональная схема аналого-цифрового преобразователя .
Аналого-цифровой преобразователь содержит блок 1 определения остатка по наибольшему основанию СОК, аналого-цифровые преобразователи 2.1 - - 2.П-1, где п - число оснований СОК сумматоры 3.1-З.п-1, шифраторы 4.1- -4.П, блоки 5.1-5.П-1 коррекции, коммутаторы 6.1-6.П-1, одновибратор 7, регистр 8, аналоговую входную шину 9, шину 10 коррекции, шину 11 управления, выходную шину 13 Ядро числа и выходные шины 14.1-14.п остатков по соответствуюсцим основаниям COKj: Блок 1 выполнен на первом аналого-цифровой преобразователе (АЦП) 15, цифроаналоговом преобразователе 16, вычитающем устройстве 17, втором АЦП 18, выход которого является первым выходом блока 1, вх АЦП 15 является входом блока 1, а выход - вторым выходом блока 1.
Каждый блок 5.1 коррекции содержит сумматор 19, блок 20 сравнения и регистр 21, выход которого является первым выходом соответствующего блока 5.1 коррекции, первый вход сумматора 19 является первым входом блока 5.1 коррекции, второй вход сумматора 19 являет ся третим входом блока 5.1 коррекции, выход суммы в позиционном представлении является вторым выходом блока 5.1 коррекции, выход суммы по модулю подключен к информационному входу регистра 21 и первому информационному входу блока 20 сравнения, второй информационный вход которого является вторым входом блока 5.1 коррекции, управляющий вход блока 20 сравнения является четвертым входом блока 5.1 коррекции, выход блока 20 сравнения подключен к управляющему входу регистра 21.
Работа устройства основана на следующих соотношениях.
Аналоговая величина А связана с ее цифровым зквивалентом соотношением
I
N fL ±е,
(1)
30 где U - шаг квантования по уровню; б - погрешность преобразования,
удовлетворяющая б jeO,5u В непозиционном коде СОК число N представляется совокупностью разряд- 35 ных цифрой, ,(i . ...,oi , которые являются наименьшими положительными
. 3
вычетами fot; от N (i 1 ,n) по выбранным взаимопростым основанийм р, ,р7, ...,рп, таким, что
р.рг иается
р„ . При этом обеспечи- однозначное представление N
в диапазоне Р , где Р Г PI
j, I J
Остаток Ыfi определяется, как
«, N - N /рЛ р„ , (2)
где N/P - целая часть N/0,
Остальные остатки о(, , Ы , . . ., «;„., определяются из выражения
/oin - Р; /р . (3)
При этом, если
р;(,(4)
го по основанию р; произошла ошибка величина обнаруживаемой ошибки S , пол 4ения N/P; (i 1,n-1) определяет- из условия
мр -ННаиболее приемлемой дополнитель- 1ОЙ характеристикой для процессоров, рункционируюнщх в непозиционных ко- |;ах СОК, является позиционная харак- еристика R| - ядро числа N, которая пределяется, как
«.4i W
выбг
г.
i-.+г
fNl
IPJ (6)
де (0; (1 1,п) - постоянные зара- ее выбранные коэффициенты.
Устройство работает следующим об- азом.
в исходном состоянии по шине 11 правления поступает О, тем самым ервый выход блока 1 через коммутато- ы 6.1 - 6.П-1 подключен к третьим ходам блоков 5.1 - 5.П-1 коррекции оответственно. Регистры 2l.1-21.n-1 8 либо обнулены, либо в них запи- с аны значения (1 1,п-1) и К„ г )едьщущего отсчета.
В процессе преобразования на вы- одах А1Щ 2.1 - 2.П-1 и на втором I -сходе блока 1 образуются значения
I 1
.l N/pnl соответственна первом выходе блока 1 обра- значение uif,, которое на вторые входы сумматора 19.1 - 19.П-1, на первые входы которых по- упают значения N/pQ (,ii-1).
у-
10
15
1368989
В результате сумматоры 19.1 - 19.П-1 выполняют выражение (3), т.е. на их первых выходах устанавливаются значе- ния разрядных цифр (i 1,п-1). Блоки 20.1 - 20.П-1 сравнения контролируют верность получения разрядных цифр согласно условию (4). Если условия (4) не выполняются, т.е. если разрядные цифры получены правильно, то по сигналу с блока 20.1 сравнения цифровой код с первого выхода сумматора 19.1 считывается в регистр 21.1 и вьщается на шину 14 выхода устройства;Если по каким-либо основаниям произошла ошибка, то при подаче сигналов коррекции по шине 10 коррекции на соответствующие сумматоры 3.1 - -З.п-1 по сигналам соответствующих блоков 20.1 сравнения в регистры 21 заносятся правильные значения разрядных цифр к; (1 1,п-1), т.е. в выходные шины 14.1 - 14.п поступает откорректированный цифровой код эквивалента .
Для получения значения К„ ядра числа по шине 11 управления подается единичный импульс, причем длительность импульса равна времени, необходимому для образования устойчивого значения кода R на входе регистра 8.
На выходах соответствующих шифраторов 6.1 - 6.П образуются произведения
20
30
35
N/P, , JN/P,,
,N/P.,
2 Г J h I
которые в сумматорах 19.1 - 19.П-1 суммируются с значениями кодов, поступающих на их третьи входы.
На втором выходе сумматора 19.П-1 образуется сумма
J n N/pnl +€,., N/P.,
На втором входе сумматора 19.П-2 образуется сумма
n N/pnl , N/РП-. .i м/р„Л
и т.д. Таким образом на вход регистра 8 поступает значение суммы (6) соответствующее .
Для того, чтобы в процессе суммирования в регистры 21.1 - 21.П-1 не записались случайные значения кода, на четвертые входы блоков 5.1-5.П-1 коррекции подается логическая 1, которая временно отключает блоки 20 сравнения.
По окончании действия импульса на шине 11 управления одновибратор 7 выбирает импульс в регистр 8,
записи значения R
Формула изобретения
Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4
мационный вход п-1 коммутатора подключен к выходу п - шифратора, информационный вход которого подключен к второму выходу блока вьщеления остатка на наибольшему основанию, управляющий вход подключен к шине потенциала логической единицы, при этом второй выход первого блока коррекции подключен к информационному входу регистра, управляющий вход которого подключен к выходу одновибра- тора, а выход является выходной шиной Ядро числа.
и вычитающем устройстве, первый вход которого объединен с входом первого аналого-цифрового преобразователя и является входом блока, выход первого аналого-цифрового преобразователя является вторым выходом блока и подключен к входу цифроаналогового преобразователя, выход которого подключен к второму входу вьгаитающего устройства, вмход которого подключен к входу второго аналого-цифрового преобразователя, выход которого является первым выходом блока.
Подписное
ПРЕОБРАЗОВАТЕЛЬ «НАПРЯЖЕНИЕ — КОД» В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ | 0 |
|
SU379980A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Аналого-цифровой преобразователь в системе остаточных классов | 1983 |
|
SU1181141A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1988-01-23—Публикация
1986-05-15—Подача