Изобретение относится к вычисли- тельной технике и может быть использовано в контрольно-испытательной аппаратуре цифровых объектов.
Целью изобретения является расширение класса контролируемых объектов
На чертеже представлена функциональная схема сигнатурного анализатора.
Анализатор содержит группу 1 информационных входов, входы 2 и 3 Старт и Стоп синхровход 4, группу 5 информационных выходов, сумма-. тор 6 по модулю два, регистр 7 сдви- га, триггер 8, первьй элемент И 9, ( генератор 10 импульсов, первую группу 11 элементов И, второй элемент И 12, первый элемент 13 задержки, группу 14 переключателей, п-разрядный регистр 15, вторую группу 16 элементов И, элемент ИЛИ 17 и второй элемент 18 задержки. Сумматор 6 по модулю два и регистр 7 сдвига в совокупности образуют формирователь 19 сигнатур,
Сигнатурный анализатор работает следующим образом.
Перед началом работы с помощью переключателей группы 14 осуществляется подключение выхода первого эле- мента 13 задержки к единичным входам разрядов регистра 15 в соответствии с требуемым набором контролируемых информационных входов,
При появлении на входе 2 .анализа- тора единичного сигнала, определяющего начало интервала контроля входных информационных последовательностей, осуществляется установка состояния в О регистра 7 сдвига и ре- гистра 15, а также устанавливается в состояние 1 триггер 8, разрешая тем самьгм поступление импульсов с входа 4 анализатора через первый эле50
мент И 9 и на вход запуска генерато- му импульсу вырабатьшается единичный
сигнал на выходе элемента И 16 с минимальным номером j(), для которого соответствующий разряд регистра 15 содержит единицу, И так далее.
После формирования единичного сиг- HaJia на выходе элемента И 16 с максимальным номером, для которого соответствующий разряд регистра 15 содержит единицу, все разряды этого регистра сброшены в состояние О. Под воздействием единичных значений сигналов с инвертирующих выходов разрядов регистра 15 на входы второго элемента И 12 на его выходе формируется
ра 10 импульсов,
После обнуления на инвертирующих выходах разрядов регистра 15 устанавливаются значения 1, под воздействием которых на выходе второго элемента- И 12 формируется единичный сигнал. Этот сигнал через первый элемент 13 задержки поступает на вход группы 14, Сигнал через переключатели труппы 14 поступает на единичные входы соответствуюпщх триггеров регистра 15 и устанавливает их в состояние 1, После этого на выходе второго элемента И 12 вырабатывается нулевой сигнал.
55
Сигнатурный анализатор подготовлен к работе.
Рассмотрим один такт контроля информации, который выполняется по сигналу на синхровходе 4,
На информационные входы 1 анализатора поступают сигналы с выходов объекта контроля. Сигнал синхронизации ана.лизатора с входа 4 через первый элемент И 9 запускает генератор 10 импульсов. По тактовым импульсам генератора 10 на выходах элементов И 16 второй группы последовательно формируются единичные сигналы следующим образом. На выходе первого элемента И 16 второй группы единичный сигнал формируется по тактовому импульсу при условии, что первый разряд регистра 15 имеет единичное значение. Этот сигнал поступает на второй вход 1-го элемента И 11 первой группы и на второй нулевой вход 1-го разряда регистра 15, устанавливая его в состояние О,
Пусть i-наименьший порядковый номер разряда регистра 15, содержащий единицу (,.,,,п). Тогда на входы i-ro элемента И 16 подаются разрешающие сигналы с инверсных выходов разрядов с номерами 1,.,,,(i-1) и с прямого выхода i-ro разряда регистр а 15. По очередному тактовому импульсу с генератора 10 на выходе i-ro элемента И 16 формируется единичный сигнал, который поступает на второй вход i-r,o элемента И 11 первой группы, а таке осуществляет обнуление i-ro разяда регистра 15 по его второму нуевому входу. Таким образом, к следущему импульсу наименьший порядковый омер разряда регистра 15, содержаего единицу, определяется без учета -го разряда. По очередному тактовосигнал 1. Этот сигнал осуществляет останов генератора импульсов 10, а также через первый элемент 13 задержки производит установку в состояние 1 разрядов регистра 15 в соответствии с кодом, набранным на переключателях группы 14, Элемент 13 задержки осуществляет задержку сигнала с целью восстановления кода в регистре 15 после останова генератора 10.
По сигналам на выходах элементов И 16 осуществляется последовательный ввод информации через элементы И 11 с тех входов 1 анализатора, которым соответствуют единичные значения код набора в переключателях группы 14. .Единичные значения кода определяются
импульсов, триггер, два элемента И, первый элемент задержки и две группы по п элементов И, где п - число информационных входов анализатора, причем единичный и нулевой входы триггера являются соответственно входами Старт и Стоп анализатора, выход триггера соединен с первым входом первого элемента И, второй вход которого является синхровходом анализатора, выход первого элемента И соединен с входом запуска генератора импульсов,группа выходов формирователя сигнатур является группой информационных выходов анализатора, отличающийся тем, что, с целью расширения класса контролируемых объектов, анализатор дополнительно содержит п-разрядный
название | год | авторы | номер документа |
---|---|---|---|
Сигнатурный анализатор | 1986 |
|
SU1386995A1 |
Сигнатурный анализатор | 1983 |
|
SU1223230A1 |
Логический анализатор | 1986 |
|
SU1432527A1 |
Сигнатурный анализатор | 1987 |
|
SU1427370A1 |
Многовходовый сигнатурный анализатор | 1986 |
|
SU1383362A1 |
Устройство для контроля лоических блоков | 1986 |
|
SU1453409A1 |
Устройство для контроля цифровых узлов | 1983 |
|
SU1120338A1 |
Устройство для контроля блоков постоянной памяти | 1983 |
|
SU1104590A1 |
Многоканальный сигнатурный анализатор | 1984 |
|
SU1211731A1 |
Устройство для контроля цифровых блоков | 1986 |
|
SU1343417A1 |
Изобретение относится к вычислительной технике и может быть использовано в контрольно-испытательной аппаратуре цифровых объектов. Целью изобретения является расширение класса контролируемых объектов. Сигнатурнбш анализатор содержит труп пу 1 информационных входов, управляющие входы Старт и Стоп 2,3, син хровход 4, группу 5 информационных . f выходов, сумматор 6 по модулю два, регистр 7 сдвига, триггер 8, первый элемент И 9, генератор 10 импульсов, первую группу 11 элементов И, второй элемент И 12, первый элемент 13 задержки, коммутатор 14, регистр 15, вторую группу 16 элементов И, элемент ИЛИ 17 и второй элемент 18 задержки. Сумматор 6 по модулю два и регистр 7 сдвига в совокупности образуют формирователь 19 сигнатур. В предложенном сигнатурном анализаторе возможно задание произвольного количества информационных выходов объекта контроля (в пределах числа информационных входов анализатора), причем набор контролируемых выходов объекта контроля может быть задан в любой комбинации, при этом осуществляется избирательное подключение выходов объекта контроля к вхоДам анализатора. 1 ил. i (Л со N 00 ел CD
замыканием цепей переключателей груп- JQ регистр, группу переключателей, элепы 14. Информационные сигналы с выходов соответствующих элементов И 11 через элемент ИЛИ 17 последовательно поступают на информационный вход формирователя 19 сигнатур. Синхронизация25 формирователя 19 сигнатур осуществляется задержанными на втором элементе- 18 задержки тактовыми импульсами генератора 10. Задержка тактовых импульсов производится на время, необходи- п мое для формирования очередного результата суммирования на выходе сумматора 6 по модулю два.
В очередном такте контроля осуществляется смена контролируемой информации на входах 1 анализатора и при появлении синхросигнала на входе 4 работа анализатора повторяется.
Окончание работы анализатора на вхо35
ществляется по сигналу
40
мент ИЛИ и второй элемент задержки, причем первые входы элементов И первой группы являются информационными входами анализатора, выходы элементов И первой группы подключены к входам элемента ИЛИ, выход которого соединен с информационным входом формирователя сигнатур, размыкающие контакты переключателей группы подключены к соответствующим информационным входам регистра, вход сброса формирователя сигнатур соединен с первым входом установки в О регистра и с единичным входом триггера, неинвертирующие разрядные входы регистра соединены соответственно с первыми входами элементов И второй группы, выход генератора импульсов соединен с вторыми входами элементов И второй группы и входом второго элемента задержки, входы с второго по (1-1)-й i-ro элемента И второй группы подключены к инвертирующим выходам (i-l)-x разрядов регистра (i-2,...,n), выходы элементов И второй группы подключены к вторым входам соответствующих элементов И первой группы и второму входу установки в О регистра, входы второго элемента И подключены к инвертирующим разрядным выходам реги- выход второго элемента И соединен с входом останова генератора импульсов и входом первого элемента задержки, выход которого подключен к размыкающим контактам переключателей группы, выход второго элемента задержки соединен с синхровходом формирователя сигнатур.
де 3. При этом триггер 8 устанавливается в состояние О и тем самым запрещает прохождение импульсов с с хровхода 4 анализатора на выход элемента И 9.
Окончательная сигнатура содержит в регистр е 7 сдвига и вьщается с выходов 5 анализатора для дальнейшего сравнения с эталоном.
Таким образом, предлагаемый сигнтурный анализатор позволяет осущест влять подключение и контроль информционных выходов объекта контроля в любой комбинации без их предварителной коммутации вне анализатора. Формула изобретени
Сигнатурный анализатор, содержащ формирователь сигнатур, генератор
5 п
5
0
5
стра,
мент ИЛИ и второй элемент задержки, причем первые входы элементов И первой группы являются информационными входами анализатора, выходы элементов И первой группы подключены к входам элемента ИЛИ, выход которого соединен с информационным входом формирователя сигнатур, размыкающие контакты переключателей группы подключены к соответствующим информационным входам регистра, вход сброса формирователя сигнатур соединен с первым входом установки в О регистра и с единичным входом триггера, неинвертирующие разрядные входы регистра соединены соответственно с первыми входами элементов И второй группы, выход генератора импульсов соединен с вторыми входами элементов И второй группы и входом второго элемента задержки, входы с второго по (1-1)-й i-ro элемента И второй группы подключены к инвертирующим выходам (i-l)-x разрядов регистра (i-2,...,n), выходы элементов И второй группы подключены к вторым входам соответствующих элементов И первой группы и второму входу установки в О регистра, входы второго элемента И подключены к инвертирующим разрядным выходам реги- выход второго элемента И соединен с входом останова генератора импульсов и входом первого элемента задержки, выход которого подключен к размыкающим контактам переключателей группы, выход второго элемента задержки соединен с синхровходом формирователя сигнатур.
Зарубежная радиоэлектроника | |||
Дверной замок, автоматически запирающийся на ригель, удерживаемый в крайних своих положениях помощью серии парных, симметрично расположенных цугальт | 1914 |
|
SU1979A1 |
Веникодробильный станок | 1921 |
|
SU53A1 |
Сигнатурный анализатор | 1983 |
|
SU1180896A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1988-02-28—Публикация
1986-09-10—Подача