Коммутационное устройство Советский патент 1989 года по МПК H04M3/00 

Описание патента на изобретение SU1478371A1

Изобретение относится к коммутационной технике и может использоваться в электронных автоматических телефонных станциях.

Целью изобретения является повы- шение надежности коммутации путем децентрализации передачи сигналов управления.

На фиг.1 приведена структурная схема коммутационного устройства; на фиг.2 - пример выполнения последовательно-параллельного и параллелно-последовательного преобразователей; на фиг.З - реализация блока вы- деления управляющей информации; на фиг.4 - реализация блока записи.

Устройство содержит счетчик 1, блок 2 выделения управляющей информации, блок 3 записи, элемент И-ИЛИ 4, инвертор 5, блок 6 памяти управления, мультиплексор 7 адреса, элемент ИЛИ 8, мультиплексор 9 номеров входящих каналов, последовательно- параллельный преобразователь 10, блок 11 памяти информации и параллельно-последовательный преобразователь 12.

Последовательно-параллельный 10 и параллельно-последовательный 12 преобразователи содержат регистры 13 сдвига, первый дешифратор 14 и регистры 15 сдвига.

Блок 2 выделения управляющей информации содержит -второй дешифратор 16, регистры 17 сдвига, элемент ИЛИ 18, компараторы 19, элемент ИЛИ-НЕ2 элемент ИЛИ 21, элемент ИЛИ-НЕ 22, элемент И 23 и элемент ИЛИ 24.

Блок 3 записи содержит коммутатор 25, инвертор 26, элемент И-НЕ 27, блок 28 памяти служебных каналов, элементы ИЛИ 29 и 30, блок 31 памяти исходящих каналов, элементы И 32 и 33, элемент ИЛИ 34 и инверторы 35- 37.

Устройство работает следующим образом.

Управляющая информация о номерах каналов, входящих и исходящих трак- тов, подлежащих соединению в коммутационном устройстве, передается на вход устройства в служебном и информационных каналах входящего тракта с ИКМ. При этом в служебном (шестнадцатом) канале тракта, который связывает данное коммутационное устройство и вызывающее терминальное устройство (например, абонентский

0

0

5

0

5

5

с

0

0

5

концентратор), передается номер входящего канала, подлежащего соединению в коммутационном устройстве, и сигнал занятия, а номер исходящего канала и тракта передается в содержимом входящего канала. Например, если в шестнадцатом канале пятого входящего тракта записано в двоичном коде число 19 и сигнал занятия имеет значение логической единицы, а в девятнадцатом канале данного тракта записан номер третьего тракта и четырнадцатого канала, то это означает, что за время, равное цикловому интервалу входящего тракта с ИКМ, должно быть установлено соединение между девятнадцатым каналом пятого входящего тракта и четырнадцатым каналом третьего исходящего тракта. Сброс установленного соединения при данном алгоритме происходит посредством передачи в служебном канале номера входящего канала, подлежащего рассоединению, и нулевого значения сигнала занятия, а в позиции входящего канала - номера исходящего канала и тракта.

На входы параллельной загрузки восьмиразрядных регистров 13 сдвига последовательно-параллельного преобразователя 10 поступают сигналы восьми входящих трактов с ИКМ. Первый дешифратор 14, подключенный к младшим разрядам счетчика 1, управляет поочередной записью в регистры 13 параллельных выборок одноименных разрядов канальных слов входящих трактов с ИКМ. После окончания записи в регистрах 13 сдвига под управлением сигнала тактовой частоты, приходящего со счетчика 1, осуществляется поразрядный сдвиг информации вправо. Сигналы с выходов регистров 13 сдвига подаются на входы семи регистров 15 сдвига, которые обеспечивают задержку своих входных сигналов на 7,6,5...1 тактовый интервал, начиная с верхнего (фиг.2). Выходной сигнал нижнего регистра 13 сдвига проходит на выход без задержки. В результате осуществленных задержек выборок разрядов канальных слоев на выходах последовательно-параллельного преобразователя формируется групповой сигнал восьми входящих трактов с ИКМ, в котором вначале следуют нулевые каналы входящих трактов, начиная с первого по восьмой, затем первые каналы и так

алее. Канальные слова на выходах егистров 15 сдвига параллельно- оследовательного преобразователя 10 представлены восьмиразрядными слоами в параллельном коде с длительостью, равной периоду тактовой частоты входящих трактов с ИКМ.

Устройство обеспечивает при подаче на его входы группового сигнала (восьми трактов в параллельной форме) его обратное преобразование в последовательную форму. После последовательно-параллельного преобразования содержимое шести старших разрядов канальных слов входящих трак

тов с ИКМ поступает в блок 2 выделения управляющей информации, второй дешифратор 16 которого в момент времени прохождения шестнадцатых каналов входящих трактов обеспечивает запись их содержимого (номеров входящих каналов) в параллельные шестиразрядные регистры 17. Сигналы с второго дешифратора 16 поступают, кроме того, на элемент ИЛИ 18, который формирует сигнал логической единицы, длительностью равный времени записи информации служебных каналов восьми входящих трактов с ИКМ. Поступая на второй вход элемента ИЛИ 8, он блокирует запись содержимого служебных каналов в блок 11 ггамяти информации и, будучи поданным через шестой вход блока 3 записи на управляющий вход коммутатора 25, а также на вход инвертора 26 и второй вход элемента И 27, обеспечивает запись в блок 28 памяти служебных каналов сигналов логического нуля по адресам, приходящим с трех младших разрядов счетчика 1 через второй групповой вход коммутатора 25. Таким образом, в блоке 28 памяти служебных каналов емкостью восемь однобитовых слов обеспечивается стирание информации, записанной в предыдущий цикловый интервал.

Записанные в восемь регистров 17 блока 2 сигналы служебных каналов, несущие информацию о номерах входящих каналов в течение времени, равного цикловому интервалу входящих трактов с ИКМ, сравниваются в восьми компараторах 19 с разрядными сигналами, поступающими со счетчика 1. Причем на три младших разряда вторых труп- - повых входов компараторов 19 постоянно поданы двоичные сигналы, соответс- твутошие тем номерам входящих трактов.

0

5

0

5

0

5

0

5

информация с которых подается на данные компараторы. При совпадении восьмиразрядных слоев на обоих групповых входах компараторов 19 и на их выходах формируются сигналы логических единиц, которые поступают на входы элемента ИЛИ-НЕ 20. Выходной сигнал элемента ИЛИ-НЕ 20 складывается в элементе ИЛИ 21 с сигналом, поступающим с выхода элемента ИЛИ-НЕ 22, блокирующим выдачу сигнала выхода элемента ИЛИ 21 и запись в блок 11 в моменты времени прохождения нулевых каналов входящих трактов. Таким образом, сигнал логического нуля на выходе элемента ИЛИ 21 блока 2 выделения управляющей информации появляется в моменты времени, соответствующие времени поступления входящего канала с выхода последовательно-параллельного преобразователя 10, при условии, что номер данного входящего канала был записан в служебном канале любого из входящих трактов. Исключение составляют нулевые каналы входящих трактов, в моменты времени прохождения которых сигнал логического нуля на выходе элемента ИЛИ 21 отсутствует. Сигналы занятия, передаваемые в служебных каналах входящих трактов с ИКМ, записываются в старших разрядах регистров 17 блока 2. В зависимости от значений этих сигналов (логическая единица при установлении данного соединения и логический нуль при рассоединении) в моменты совпадения номеров входящих каналов с данными, поступающими со счетчика 1, элементами И 23 и элементом ИЛИ 24 на втором выходе блока выделения управляющей информации формируется сигнал логической единицы или логического нуля.

Поступая с третьего выхода блока 2 на восьмой вход блока 3 записи, сигнал логического нуля подается на вторые входы элементов ИЛИ 29 и 30, подготавливая тем самым блок 28 памяти служебных каналов и блок 31 памяти исходящих каналов к записи. На адрес ные входы блока 31 в данный момент времени с параллельно-последовательного преобразователя 10 подается содержащийся в позиции входящего канала номер исходящего канала и тракта, а на адресные входы блока 28 через коммутатор 25 - номер исходящего тракта, Под воздействием указанных адресных

сигналов и под управлением сигналов, формируемых инвертором 26, элементами И-НЕ 27, И 32 и 33, ИЛИ ЗА и инвертором 35, при единичном значении сигнала занятия в первые три четверти периода сигнала тактовой частоты происходит считывание с блоков 28 и 31 ранее записанной туда информации. При считывании сигнала логической единицы, указывающей, что требуемый информационный или служебный канал нужного исходящего тракта занят, блокируется- элемент ИЛИ 29, единичный сигнал с которого подается на вход элемента ИЛИ 34, и на втором выходе блока 3 записи устанавливается сигнал, соответствующий уровню логической единицы. При считывании с блока 28 и блока 31 сигналов логических нулей на выходе элемента ИЛИ 29 устанавливается сигнал логического нуля, который, проходя через элементы ИЛИ 34, И 32 и 33, в последнюю четверть тактового интервала записывает в указанные бло- ки сигналы логических единиц по адресам служебного и исходящего каналов требуемого тракта. Одновременно сигнал логического нуля с выхода элемента ИЛИ 34 поступает через второй выход блока 3 записи на вход разрешения записи блока 6, осуществляя запись в него приходящей с последовательно-параллельного преобразователя 10 информации, соответствующей номеру исходящего каната и тракта, по адресу, равному номеру входящего канат ла и тракта, приходящему со счетчика 1. Когда сигнал с второго выхода блока 3 записи, поступающий на вход

разрешения записи блока 6, принимает- значение логической единицы, ранее записанные данные считываются с выхода блока 6 под управлением адресных сигналов со счетчика 1 и поступают на второй вход мультиплексора 7 адреса, управление которым осуществляв ется сигналом тактовой частоты со счетчика 1.

Данные с блока 6 поступают на выход мультиплексора 7 адреса во вторую половину периода сигнала тактовой частоты. Считанная в следующий цикловой интервал времени информация с выхода блока 6 через мультиплексор 7 адреса и мультиплексор 9 номеров- входящих каналов поступает на адресный вход блока 11, на вход разрешения записи которого поступает сигнал

10

- 25 -4783716

с выхода элемента ИЛИ 8, сформированный таким образом, что запись происходит в последнюю четверть периода тактовой частоты, а считывание информации - в первые три четверти периода тактовой частоты. Сигналы с выхода последовательно-параллельного преобразователя 10 записываются в блок 11 под управлением адресных сигналов, которыми являются данные, считанные из блока 6. Причем считываемые под управлением сигналов счетчика 1 восьмиразрядные слова из блока 6 предс15 тавляют собой номера исходящих каналов и трактов, а временные позиции, которые они занимают в выходном сигнале, соответствуют тем номерам входящих каналов и трактов, с которыми

2о данные исходящие каналы должны быть соединены. Таким образом, содержимое каналов входящих трактов, поступающих с выхода последовательно-параллельного преобразователя 10, записывается в блок 11 по тем адресам исходящих каналов, поступающих с блока 6, с которыми они должны быть скоммутированы. Считывание данных с блока 11 под действием адресных сигналов с первого входа мультиплексора 7 адреса обеспечивает пространственно-временную коммутацию требуемых каналов входящих и исходящих трактов.

Параллельно-последовательный преобразователь 12 обеспечивает обратное преобразование параллельного формата сигнала с выхода блока 11 в сигналы восьми исходящих последова. тельных трактов с ИКМ.

Мультиплексор 9 номеров входящих каналов, управляемый сигналом с первого выхода блока 3 записи, предназначен для обеспечения передачи управляющей информации в служебных каналах на следующий каскад коммутационного поля. Это обеспечивается разовой записью в блок 11 данных, содержащихся во входящем канале (номера исходящего канала), и сигнала занятия по адресу служебного канала того исходящего тракта, в который производится коммутация данного вхр7 дящего канала. Для этого в момент записи управляющих сигналов в блок 6 сигнал логической единицы на управляющем входе мультиплексора 9 но меров входящих каналов переключает на его выход двоичное восьмиразрядное

30

35

45

50

55

слово, сигналы трех младших разрядов которого, поступающие с выхода последовательно-параллельного преобразователя 10, соответствуют номеру исходящего тракта, а сигналы пяти старших разрядов представляют собой записанный в двоичном коде номер служебного (шестнадцатого) канала. Сигнал занятия с второго выхода блока 2 выделения управляющей информации записывается в блок 11 вместе с номером исходящего канала по третьему информационному входу блока 11 посредством элемента И-ИЛИ 4.

В момент совпадения сигналов со счетчика 1 с номером входящего канала, записанным в один из регистров 17 блока 2,нулевой сигнал с его третьего выхода, поступая через восьмой вход блока 3 записи на инвертор 36, устанавливает на первом выходе блока 3 сигнал логической единицы. Данный сигнал, будучи поданным на четвертый вход элемента И-ИЛИ 4, вместе с сигналом с третьего выхода блока 2, подключенным к первому входу элемента И-ИЛИ 4, осуществляют передачу на третий вход блока 11 сигнала занятия с второго выхода блока 2 выделения управляющей информации. Сигнал с третьего выхода последовательно-параллельного преобразователя 10 при этом блокируется нулевым сигналом с третьего выхода блока 2. При единичном сигнале с третьего выхода блока 2 на третий вход блока 11 поступает сигнал с третьего выхода последовательно-параллельного преобразователя 10. Таким образом, по адресу служебного канала того исходящего тракта, в информационный канал которого производится коммутация входящего канала, записывается сигнал занятия и номер исходящего канала. В следующий цикловый интервал из блока 11 под управлением адресных сигналов со счетчика 1 во временной позиции служебного канала требуемого исходящего тракта считывается сигнал занятия и номер исходящего канала, являющийся номером входящего канала для коммутационного устройства второго каскада коммутационного поля, а во временной позиции исходящего канала, скоммутированного в первый цикл с входящим, - информация, поступающая во входящем канале во второй цикл. Исходящий тракт данного коммутацией0

5

0

5

0

5

0

5

0

5

кого устройства является входящим для коммутационного устройства следующего каскада коммутационного поля, это обеспечивает унификацию и.единообразие их функционирования в составе многокаскадного коммутационного поля. При сбросе установленного соединения между определенными каналами входящего и исходящего трактов с ИКМ в пяти разрядах служебного канала входящего тракта передается номер данного входящего , а сигнал занятия в шестом разряде канального слова устанавливается в нулевое значение . Во входящем.канале, как и при установлении соединения, передается номер исходящего канала и тракта. Процесс записи и обработки информации номеров входящих каналов в устройствах блока 2 происходит аналогично процессу установления соединения, однако в каждый момент совпадения восьмиразрядных слов со счетчика 1 и регистров 17 нулевой сигнал разряда занятия с шестого выхода регистра 17 через один из элементов И 23 и элемент ИЛИ 24 выдается на второй выход блока 2 выделения управляющей информации. Поступая на седьмой вход блока 3 записи, этот сигнал, будучи поданным на вход инвертора 35, первый вход элемента ИЛИ 30 и вход данных блока 31, обеспечивает запись в него сигнала логического нуля по адресу исходящего канала и тракта, приходящему с выхода последовательно- параллельного преобразователя 10.

Формула изобретения

Коммутационное устройство, содержащее последовательно соединенные преобразователь последовательного кода в параллельный и блок памяти информации, преобразователь параллельного кода в последовательный, управляющие входы которого, объединенные с управляющими входами преобразователя последовательного кода в параллельный, адресными входами блока памяти управления и первыми входами мультиплексора адреса, вторые входы которого подключены к выходу блока памяти информации, соединены с выходами счетчика, отличающееся тем, что, с целью повышения надежности коммутации путем децентрализации передачи сигналов

управления, введены последовательно соединенные блок выделения управляющей информации, первые входы которого соединены с выходом счетчика, блок записи, мультиплексор номеров входящих каналов, выходы которого соединены с адресными входами блока памяти информации, и элемент И-ИЛИ, выход которого соединен с первым уп- равляющим входом блока памяти информации, последовательно соединенные инвертор и элемент ИЛИ, выход которого подключен к второму управляющему входу блока памяти информации, выходы которого соединены с входами преобразователя параллельного кода в последовательный, выходы которого являются выходами коммутационного устройства, входами которого являются входы преобразователя последовательного кода в параллельный, выходы которого подклюнены к вторым входам блока выделения управляющей информации и блока записи и информационным входам блока памяти управления, управляющий вход

которого соединен с вторым выходом блока записи, третьи входы которого подключены к выходам счетчика, тактовый вход которого, объединенный с четвертым входом блока записи, подключен к второму входу элемента ИЛИ, третий и четвертый входы которого соединены соответственно с одним из первых и вторым выходами блока выделения управляющей информации, соответствующие первые выходы которого соединены с вторым и третьим входами элемента И-ИЛИ соответственно, четвертый вход которого подключен к одному из выходов преобразователя последовательного кода в параллельный, соответствующие выходы которого подключены также к первым входам мультиплексора номеров входящих каналов, вторые входы которого соединены с выходами мультиплексора адреса, управляющий вход которого объединен с входом инвертора и подключен к соответствующему выходу счетчика.

Похожие патенты SU1478371A1

название год авторы номер документа
Устройство для автоматического установления соединений и обмена сообщениями 1989
  • Гаврилов Алексей Алексеевич
  • Гаврилов Владислав Алексеевич
SU1737760A1
ЦИФРОВАЯ КОММУТАЦИОННАЯ СИСТЕМА 1994
  • Старовойтов А.В.
  • Оськин В.А.
  • Андрианов В.В.
  • Каминский В.Г.
  • Тимлин Ю.В.
  • Пирожков В.И.
  • Смирнов В.А.
RU2127025C1
Устройство для приема цифровых сигналов 1989
  • Чуркин Владимир Павлович
SU1646065A1
Устройство для асинхронной коммутации цифровых сигналов 1987
  • Чуркин Владимир Павлович
SU1506584A1
Устройство сопряжения асинхронных разноскоростных цифровых сигналов 1990
  • Яковлев Юрий Кириллович
SU1755386A1
СПОСОБ ДВУХТАКТНОЙ АССОЦИАТИВНОЙ МАРШРУТИЗАЦИИ 1999
  • Валов С.Г.
  • Евсюков С.Г.
RU2140132C1
Устройство для контроля коммутационной системы 1986
  • Чуркин Владимир Павлович
SU1401639A1
Электронный коммутатор 1988
  • Буланов Владимир Алексеевич
  • Буланова Татьяна Алексеевна
  • Горохов Вадим Алексеевич
  • Левашов Борис Иванович
SU1626444A1
Адресно-коммутационное устройство 1983
  • Паниткин Дмитрий Витальевич
  • Попов Вячеслав Михайлович
SU1133680A1
Устройство для приема цифровых сигналов 1986
  • Чуркин Владимир Павлович
SU1394444A1

Иллюстрации к изобретению SU 1 478 371 A1

Реферат патента 1989 года Коммутационное устройство

Изобретение относится к коммутационной технике и может использоваться в электронных автоматических телефонных станциях. Цель изобретения - повышение надежности коммутации путем децентрализации передачи сигналов управления. Устройство содержит счетчик 1, блок 6 памяти управления, мультиплексор 7 адреса, последовательно-параллельный преобразователь 10, блок 11 памяти информации, параллельно-последовательный преобразователь 12. Поставленная цель достигается введением блока 2 выделения управляющей информации, блока 3 записи, элемента И-ИЛИ 4, инвертора 5, элемента ИЛИ 8 и мультиплексора 9 номеров входящих каналов. Мультиплексор 9 совместно с блоками 2 и 3 осуществляет обработку и трансляцию управляющей информации, передаваемой в служебных и информационных каналах исходящих трактов на следующие каскады коммутационного поля. 4 ил.

Формула изобретения SU 1 478 371 A1

Фиг. Z

Документы, цитированные в отчете о поиске Патент 1989 года SU1478371A1

СПОСОБ ЛЕЧЕНИЯ БРОНХИАЛЬНОЙ АСТМЫ И АСТМАТИЧЕСКОГО БРОНХИТА ПО Л.В.ДУБИНИНОЙ 1996
  • Дубинина Лариса Васильевна
RU2105551C1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 478 371 A1

Авторы

Данилов Аркадий Яковлевич

Даты

1989-05-07Публикация

1987-06-09Подача