Изобретение относится к вычислительной технике и автоматике и может быть использовано в автоматизированных системах контроля для автоматической проверки качества электрического монтажа с управлением от ЭВМ.
Целью изобретения является повышение быстродействия устройства.
На фиг. 1 представлена схема устройства; на фиг. 2 - ячейка блока компараторов; на фиг. 3 - временная диаграмма работы устройства.
Устройство содержит коммутационные группы 1, дешифраторы 2 связи с объектом, разделительные диоды 3 и коммутаторы 4 опроса, дешифраторы 5 и 6 опорного и текущего адресов соответственно, счетчик 7 групп, блок 8 компараторов, регистр 9 последнего адреса, схему 10 сравнения, мультиплексор 11, первый элемент ИЛИ 12, первую комбинационную схему 13, третий элемент ИЛИ 14, элемент НЕ 15, элемент И 16, генератор 17 импульсов, второй элемент ИЛИ 18, вторую комбинационную схему 19, второй триггер 20, одновибратор 21, первый триггер 22, информационный вход 23, вход 24 признака режима, вход 25 признака записи, вход 26 признака чтения, информационный выход 27, первый 28 и второй 29 выходы готовности устройства. Блок 8 компараторов (фиг. 2) состоит из ячеек 30, содержащих компаратор 31, резисторы 32 и 33 делителя напряжения и токозадающий резистор 34.
Устройство связано с параллельным интерфейсом ЭВМ, причем выходной регистр ЭВМ является регистром опорного адреса устройства, выход регистра состояния ЭВМ подключен к входу 24, выходы 28 и 29 готовности подключены к входам запроса прерывания ЭВМ.
I
Устройство работает следующим образом,
5 Адрес последнего коммутатора 4 опроса (последний адрес), зависящий от количества точек в объекте, записывается по входу 23 в регистр 9, режим записи которого устанавливается первой
0 комбинационной схемой 13 сигналами по входам 24 и 25. В дальнейшем до конца контроля регистр 9 находится в режиме хранения. Адреса опорных точек (опорные адреса) задаются от ЭВМ и записываются в счетчик 7, который устанавливается в режим записи при отсутствии сигнала на входе 24. Опорный адрес после дешифрования дешифратором 5 преобразуется в достаточ- но усиленный сигнал логического О на соответствующем выходе дешифратора 2 группы 1. От источника питания (не показан) по одной или нескольким (в зависимости от наличия электричес5 ких связей в объекте) цепям - резис5
51481800
ЗА ячейки 30 блока 8 компараторов,
вы ад ка то че сч ед
канал выбранного дешифратором 6 ком- мутатора 4, цепь в объекте, диод 3, адресованный выход дешифратора 2 - протекает ток, образуя на резисторе 34 падение напряжения, которое сравнивается компаратором 31 с опорным напряжением, задаваемым делителем на резисторах 32 и 33. При этом ток адресованного выхода дешифратора 2 не превышает суммарного тока всех входов блока 8 компараторов, а остальные выходы дешифратора 2 отключены диодами 3 или :не имеют связи с проверяемой цепью. Таким образом, открывается возможность проверять объекты с неограниченным числом точек в цепи и осуществлять самоконтроль устройства на целостность цепей связи с объектом установкой объекта-замыкателя.
С выхода блока 8 компараторов информация о связях контролируемых точек с опорной (наличие логической 1 на выходах соответствующих ячеек 30) поступает на включенные параллельно элемента ИЛИ 12 и мультиплексора 11 и далее на выход 27. После записи опорного адреса управляющая ЭВМ производит чтение состояния блока 8 компараторов по выходу 27. При выполнении операции чтения на вход 26 поступает стробирующий импульс, который в комбинации с отсутствием сигнала на входе 24 устанавливает триггер 20 в состояние 1.
По фронту очередного импульса от генератора 17 триггер 20 устанавливается в состояние 0. и одновибра- тор 21 вырабатывает короткий импульс устанавливая триггер 22 в состояние О. Таким образом, на выход элемента ИЛИ 18 проходит спад счетного импульса, который поступает на вход счетчика 7 и добавляет к записанному ранее адресу единицу. Таким обра- зом осуществляется синхронизация обращений ЭВМ с частотой генератора 17. В соответствии с новым адресом к бло- ку 8 компараторов подключается очередной коммутатор 4. Если ни одна точка, подключенная к адресованному коммутатору 4, не связана с опорной, то на информационный вход триггера 22 через первый вход элемента ИЛИ 14 поступает сигнал логического О с элемента ИЛИ 12, а если связана, то - логической 1.
На второй вход элемента ИЛИ 14 с выхода схемы 10 сравнения последнего адреса поступает логический О, так как на ее входах разные адреса, Поэтому, в случае существования электрической связи триггер 22 по фронту счетного импульса устанавливается в единичное состояние и запрещает прохождение импульсов через элемент ИЛИ 18 на вход счетчика 7. Логическая 1 с выхода триггера 22 через вторую комбинационную схему 19 (см. таблицу) поступает на выход 28 и
вызывает прерывание программы. Управляющая ЭВМ устанавливает сигнал на входе 24, управляя, таким образом, мультиплексором 11, и производит чтение состояния счетчика 7. Далее ЭВМ .
снимает сигнал с входа 24 и производит чтение состояния блока 8 компараторов, разрешая дальнейшую работу счетчика 7. Данные истинности комбинационных схем приведены в таблице. .
Таким образом, поиск электрических связей продолжается до совпадения адреса на выходе счетчика 7 с последним адресом, записанным в регистре 9. В этом случае на выходе схемы 10 сравнения появляется сигнал логической 1, которъй после прохождения через элемент ИЛИ 14 поступает на ин-
формационный вход триггера 22. Логическая 1 с выхода триггера 22 поступает через вторую комбинационную схему 19 на выход 29 и вызывает пре : рывание программы. Управляющая ЭВМ воспринимает прерывание по выходу 29 как конец цепи и, если проверены не все опорные точки, устанавливает следующий опорный адрес. Таким образом, началом отсчета для следующего цикла
поиска является очередная опорная точка. Поэтому количество контролируемых точек уменьшается по мере приближения опорного адреса к последнему, записанному в регистре 9.
Формула изобретения
Устройство для проверки электрического монтажа, содержащее дешифра- тор опорного адреса, дешифратор текущего адреса, генератор импульсов, счетчик групп, регистр последнего адреса, схему сравнения, первый триггер, элемент И, группу дешифраторов связи с объектом и группу коммутаторов .опроса, стробирующий вход каждого дешифратора связи с объектом группы соединен с одноименным выходом дешифратора опорного адреса, стробирую- щий вход и информационные входы каждого коммутатора опроса группы подключены соответственно к одноименному выходу дешифратора текущего адреса и выводам устройства, используемым для подключения объекта, контроля, информационный вход устройства соединен с информационными входами счетчика групп и регистра последнего адреса, выход которого подключен к первым входам схемы сравнения, вторые входы которой соединены с выходом счетчика групп и .входом дешифратора текущего адреса, отличающееся тем, что, с целью повышения быстро- действия устройства, в него введены разделительные диоды по числу выходов дешифраторов связи с объектом группы, элемент НЕ, с первого по третий элементы ИЛИ, одновибратор, вто- рой триггер, блок компараторов, мультиплексор, первая и вторая комбинационные схемы, информационные входы дешифратора опорного адреса и дешифраторов связи с объектом подключе- ны к информационному входу устройства, выходы коммутаторов группы соединены по схеме МОНТАЖНОЕ ИЛИ и подключены к входу блока компараторов, выход которого соединен с входом пер- вого элемента ИЛИ и первым информационным входом мультиплексора, второ информационный и стробирующий входы которого соединены соответственно с выходом счетчика групп и входом признака режима устройства, который подключен к входу элемента НЕ и первому входу первой комбинационной схемы, второй вход, первый и второй выходы которой соединены соответственно с входом признака записи устройства, стробирующим входом регистра последнего адреса и входом разрешения записи счетчика групп, вход сложения которого подключен к синхровходу первого триггера и выходу второго элемента ИЛИ, первый вход которого соединен с синхровходом второго триггера и с выходом генератора импульсов, второй-вход второго элемента ИЛИ подключен к второму входу второй комбинационной схемы и к выходу первого триггера, информационный вход и вход сброса которого соединены соответственно с выходом третьего элемента ИЛИ и выходом одновибра- тора, вход которого подключен к выходу второго триггера, информационны и установочный входы которого соединены соответственно с шиной нулевого потенциала и выходом элемента И, .первый и второй входы которого подключены соответственно к входу признака чтения устройства и выходу элемента НЕ, выход мультиплексора соединен с информационным выходом устройства, выход первого элемента ИЛИ подключен к первому входу третьего элемента ИЛИ, второй вход которого соединен с выходом схемы сравнения и первым входом второй комбинационной схемы, выходы которой подключены к выходам готовности устройства, выходы дешифраторов связи с объектом соединены с одноименными входами коммутаторов группы через разделительные диоды.
.L
f
g
.poo
oo о о
Т
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля и диагностирования цифровых узлов | 1989 |
|
SU1755207A1 |
Многоканальное устройство для регистрации аналоговых и цифровых сигналов | 1988 |
|
SU1564649A1 |
Вычислительное устройство для реализации логических функций | 1983 |
|
SU1269130A1 |
ТЕЛЕВИЗИОННАЯ СИСТЕМА ВЫСОКОГО РАЗРЕШЕНИЯ | 1996 |
|
RU2127961C1 |
Устройство для отладки микроЭВМ | 1985 |
|
SU1410708A1 |
Многоканальная система для контроля и диагностики цифровых блоков | 1984 |
|
SU1269137A1 |
Устройство для исследования графов | 1984 |
|
SU1238099A1 |
Устройство для проверки функциональных блоков | 1980 |
|
SU1008745A1 |
Устройство для измерения параметров многополюсников | 1986 |
|
SU1478147A1 |
СТЕНД ДЛЯ ИЗУЧЕНИЯ ЭЛЕКТРОННЫХ СРЕДСТВ АВТОМАТИЗАЦИИ | 2005 |
|
RU2279718C1 |
Изобретение относится к вычислительной технике и автоматике и может быть использовано в автоматизированных системах контроля для автоматической проверки качества электрического монтажа с управлением от ЭВМ. Цель изобретения - повышение быстродействия устройства. Устройство содержит коммутационные группы 1, дешифраторы 2 связи с объектом, диоды 3 и коммутаторы 4 опроса параллельного типа, дешифраторы опорного 5 и текущего 6 адресов, счетчик 7 групп, блок 8 компараторов, регистр 9 последнего адреса, схему 10 сравнения, мультиплексор 11, первый элемент ИЛИ 12, первую комбинационную схему 13, третий элемент ИЛИ 14, элемент НЕ 15, элемент И 16, генератор 17 импульсов, второй элемент ИЛИ 18, вторую комбинационную схему 19, второй триггер 20, одновибратор 21, первый триггер 22, информационный вход 23, входы признака режима 24, признака записи 25 и признака чтения 26, информационный выход 27, первый 28 и второй 29 выходы готовности устройства. Принцип контроля монтажа, принятый в устройстве, основан на последовательном выявлении электрических связей каждой точки монтажа (опорной точки) со всеми последующими и исключении из дальнейшего контроля точек, проверенных ранее. Нулевой сигнал с одного из выходов группы дешифраторов 2 через объект контроля и коммутатор 4 поступает на блок 8 компараторов. Сигнал о наличии соединения с выхода блока компараторов поступает на выход готовности устройства и блокирует через элемент ИЛИ 18 дальнейшую работу счетчика 7. 3 ил.
Авторское свидетельство СССР 758174, кл | |||
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Устройство для проверки электрического монтажа | 1983 |
|
SU1203540A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1989-05-23—Публикация
1987-09-15—Подача