(21)4271106/24-24
(22)29.06.87
(46) 23.05.89. Бюл. № 19 (72) А.И. Беляков и В„П. Андреев (53) 681.327.6(088.8) (56) Белов Е.А. О схеме регенерации для динамических полупроводниковых ЗУ с произвольной выборкой. - В сб. Технические средства мини- ЭВМ. Труды ИНЭУМА, вып.61. М., 1977, с. 62- 65.
Авторское свидетельство СССР № 1251174, кл. G 11 С 7/00, G 06 F 12/00, 1986.
(54) УСТРОЙСТВО ДНЯ УПРАВЛЕНИЯ ОПЕРАТИВНОЙ ДИНАМИЧЕСКОЙ ПАМЯТЬЮ (57) Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, содержащих накопитель, выполненных на динамических элементах памяти. Цель изобретения - упрощение устройства. Устройство содержит элементы И-НЕ, элементы задержки, триггер регенерации, блок приоритета, элемент ИЛИ, одновибраторы, формирователь импульса, элемент И и гене- .ратор. 3 ил.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для управления обращением к общей памяти | 1987 |
|
SU1495804A1 |
Устройство для управления оперативной динамической памятью | 1985 |
|
SU1251174A1 |
Буферное запоминающее устройство | 1985 |
|
SU1287236A1 |
Устройство для регенерации динамической памяти | 1988 |
|
SU1534509A2 |
Устройство для управления регенерацией в полупроводниковой динамической памяти | 1991 |
|
SU1807521A1 |
Буферное запоминающее устройство | 1985 |
|
SU1316050A1 |
Буферное запоминающее устройство | 1985 |
|
SU1288757A1 |
Устройство для регенерации информации динамической памяти | 1988 |
|
SU1635213A1 |
Устройство для ввода информации | 1987 |
|
SU1509914A1 |
УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ ДИНАМИЧЕСКОЙ ПАМЯТИ | 1992 |
|
RU2049363C1 |
Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, содержащих накопитель, выполненных на динамических элементах памяти. Цель изобретения - упрощение устройства. Устройство содержит элементы И-НЕ, элементы задержки, триггер регенерации, блок приоритета, элемент ИЛИ, одновибраторы, формирователь импульса, элемент И и генератор. 3 ил.
1
Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, содержащих накопитель, выполненный на динамических элементах памяти, в качестве устройства управления накопителем.
Цель изобретения - упрощение устройства.
На фиг. 1 приведено устройство для управления оперативной динамической памятью; на фиг. 2 - пример реализации блока приоритета; на фиг. 3 - пример реализации формирователя импульсов.
На фиг. 1-3 обозначены первый - третий элементы И-НЕ 1-3, первый 4 и второй 5 элементы задержки, триггер 6 регенерации, блок 7 приоритета, элемент ИЛИ 8, первьй 9 и второй 10 одновибраторы, формирователь 11 импульса, элемент И 12, генератор 13, вход 14 канального сигнала
записи информации (Вывод), вход 15 канального сигнала считывания информации (Ввод), вход 16 канального сигнала обращения, выход 17 сигнала записи в накопитель, выход 18 второго сигнала разрешения работы накопителя (CAS), выход 19 сигнала ответа, выход 20 сигнала разрешения адреса столбца, выход 21 сигнала модификации адреса регенерации, выход 22 первого сигнала разрешения работы нако- пителя (RAS), выход 23 сигнала разре- |иения адреса регенерации, элементы ИПИ-НЕ 24 и 25, элементы НЕ 26 и 27, элементы И 28 и 29 и элемент И-НЕ 30.
Устройство работает следующим образом.
Канальный сигнал обращения единичного значения с входа 16 поступает на первый вход блока 7 приоритета. Если устройство не занято в этот момент обработкой запроса на регенерацию информации, т.е. на второй вход
Ф
(Л
3
00
00
ел
блока 7 приоритета с выхода триггера 6 регенерации поступает нулевой сигнал, то канальный сигнал обращения проходит на первый выход блока 7, разрешая формирование управляющих сигналов, необходимых для обработок канального обращения. Если устройство находится в режиме обработки обращения с регенерацией информации, т.е. на втором входе и выходе блока 7 приоритета присутствуют единичные сигналы, то прохождение канального сигна- ,ла обращения на первый выход блока 7 разрешается только после окончания режима регенерации, т.е. после установки нулевого сигнала на втором входе блока 7. С первого выхода блока 7 канальный сигнал обращения поступает на первый вход элемента ИЛИ 8, на выходе которого формируется сигнал RAS, далее поступающий на выход 22 устройства. Канальный сигнал обращения через первый элемент 4 задержки также поступает на вторые входы пер- вого 1 и второго 2 элементов И-НЕ и на выход 20 устройства, разрешая подключение к адресным входам накопителя сигналов адреса столбца (при нулевом значении сигнала на этом выходе к адресным входам накопителя подключены сигналы адреса строки). Элемент 4 задержки обеспечивает задержку переключения сигнала адреса строки по отношению к фронту сигнала RAS на выходе 22, необходимую для нормальной работы накопителя. При обращении с записью информации на вход 14 устройства поступает канальный единичный сигнал Вывод. Так как на втором входе элемента И-НЕ 1 присутствует единичный сигнал, то на его выходе формируется нулевой сигнал записи в накопитель, поступающий на выход 17 устройства. При этом на выходе треть- его элемента И-НЕ 3 формируется единичный сигнал, поступающий на выход 18 устройства. Проходя через второй элемент 5 задержки, этот сигнал в
виде сигнала ответа поступает на вьрход 19 устройства, сигнализируя об окончании обработки канального обращения. Величина задержки элемента 5 определяется быстродействием накопителя. При выполнении обращения со считыванием информации на вход 15 устройства поступает единичный канальный сигнал Ввод, который, проходя через второй 2 и третий 3 элементы
Q 5 0 5 0 о 5
5
0
5
И-НЕ, поступает на выход 18 устройства и, проходя через второй элемент 5 задержки, поступает на выход 19 устройства.
В режиме формирования и обработки обращения с регенерацией информации устройство работает следующим образом. Инициализация запроса на регенерацию информации производства по переднему фронту единичного сигнала с выхода генератора 13, который поступает на второй вход элемента И 12 и через него на счетный вход триггера 6 регенерации, так как на первом входе этого элемента в этот момент присутствует единичный сигнал с выхода формирователя 11 импульса. Предположим, что триггер 6 регенерации установлен в нулевое состояние (если по включению питания триггер 6 устанавливается в единичное состояние, что соответствует запросу на регенерацию, то устройство осуществляет регенерацию, после чего производится установка триггера 6 в нулевое состояние) . В этом случае по переднему фронту сигнала с выхода элемента И 12 производится установка триггера 6 в единичное состояние Если устройство не занято в этот момент обработкой канального обращения, т.е. на первом входе блока 7 приоритета присутствует щшевой сигнал, то единичный сигнал с второго входа блока 7 поступает на его второй выход и с него на вход запуска первого одновибрато- ра 9 и на выход 23 сигнала разрешения адреса регенерации устройства. По переднему фронту сигнала запуска на выходе первого одновибратора 9 формируется единичный импульс, длительность которого определяется длительностью паузы, необходимой для нормальной работы накопителя. По заднему фронту выходного импульса одно- вибратора 9 производится запуск второго одновибратора 10. Единичный сигнал с прямого выхода второго одно- вибратора 10 через второй вход эле мента ИЛИ 8 поступает на выход 22 устройства и осуществляет в накопителе регенерацию информации. Сигналы с прямого и инверсного выходов второго одновибратора 10 поступают на первый и второй входы формирователя 11 импульса, с выхода которого сигнал поступает на вход синхронизации
триггера 6 регенерации и по его заднему фронту производится установка триггера 6 в нулевое состояние. На этом режим регенерации информации за-
канчивается. Формула
изобретения
Устройство для управления оперативной динамической памятью, содержащее блок приоритета, первый вход которого является входом канального сигнала обращения устройства, второй вход блока приоритета соединен с выходом триггера регенерации и является выходом мбдификации адреса регенерации устройства, первый выход блока приоритета подключен к входу первого элемента задержки, первый и второй одновибраторы, генератор, отличающее ся тем, что, с целью упрощения устройства, оно содержит первый, второй, третий элементы И-НЕ, второй элемент задержки, элемент ИЛИ, формирователь импульсов, элемент И, первый вход которого подключен к выходу формирователя импульсов, второй вход элемента И соединен с выходом генератора, первый вход первого элемента И-НЕ . является входом канального сигнала записи информации устройства, выход первого элемента И-НЕ соединен с первым входом третьего элемента И-НЕ
5
и является выходом сигнала записи в накопитель устройства, первый вход второго элемента И-НЕ является входом канального сигнала считывания информации устройства, выход второго элемента И-НЕ соединен с вторым входом третьего элемента И-НЕ, выход которого подключен к входу второго элемента задержки и является вторым управляющим выходом устройства, выход второго элемента задержки является выходом сигнала ответа устройства, выход первого элемента задержки соединен с вторыми входами первого и второго элементов И-НЕ и является выходом разрешения выбора адреса столбца устройства, первый выход блока приоритета соединен с первым входом элемента ИЛИ, выход которого является первым управляющим выходом устройства, второй выход блока приоритета соединен с выходом первого одновибратора и является выходом раз5 решения выбора адреса регенерации, выход первого одновибратора соединен с входом второго одновибратора, прямой выход которого соединен с вторым входом элемента ИЛИ и первым входом.
0 формирователя импульсов, второй вход которого соединен с инверсным выходом второго одновибратора, выход элемента И соединен с входом синхро- Цшзации триггера регенерации,,
0
Фиг. Z
Фие.З
Авторы
Даты
1989-05-23—Публикация
1987-06-29—Подача