Триггер со счетным входом на взаимодополняющих МДП-транзисторах Советский патент 1989 года по МПК H03K3/286 H03K3/353 

Описание патента на изобретение SU1492452A1

п

S

Похожие патенты SU1492452A1

название год авторы номер документа
Триггер со счетным входом на взаимодополняющих МДП-транзисторах 1989
  • Шейдин Зиновий Борисович
  • Габсалямов Альфред Габдулович
  • Берг Иозеф Вениаминович
SU1622925A1
Тактируемый триггер на комплементарных МДП-транзисторах 1985
  • Шейдин Зиновий Борисович
  • Габсалямов Альфред Габдуллович
  • Берг Иозеф Вениаминович
  • Лашевский Рафаил Аронович
SU1499435A1
Аналоговый переключатель 1986
  • Великсон Яков Михайлович
  • Рыбкин Игорь Иванович
SU1385288A1
Узел формирования переноса 1986
  • Заболотный Алексей Ефимович
  • Максимов Владимир Алексеевич
  • Петричкович Ярослав Ярославович
  • Филатов Валерий Николаевич
SU1363189A1
Коммутатор напряжений 1988
  • Великсон Яков Михайлович
  • Рыбкин Игорь Иванович
SU1524168A1
Усилитель считывания на дополняющих МДП-транзисторах 1981
  • Баранов Валерий Викторович
  • Герасимов Юрий Михайлович
  • Григорьев Николай Геннадьевич
  • Кармазинский Андрей Николаевич
  • Поплевин Павел Борисович
  • Савостьянов Эдгар Павлович
SU963087A1
Инвертор 1991
  • Игнатьев Сергей Михайлович
  • Неклюдов Владимир Алексеевич
  • Савенков Виктор Николаевич
  • Темкин Григорий Самуйлович
SU1817240A1
Устройство преобразования уровней сигналов на КМДП-транзисторах 1988
  • Ручин Виктор Юрьевич
SU1506543A1
Двоичный счетчик 1984
  • Каплан Борис Исаакович
  • Радугин Анатолий Иванович
SU1282321A1
Счетный триггер на МДП-транзисторах 1982
  • Дряпак Анатолий Федорович
SU1026291A1

Реферат патента 1989 года Триггер со счетным входом на взаимодополняющих МДП-транзисторах

Изобретение относится к области вычислительной техники и может найти применение при построении цифровых интегральных схем на МДП-транзисторах. Цель изобретения - повышение надежности функционирования устройства. Устройство содержит первый 14 и второй 15 инверторы с перекрестными связями, шесть п-канальных МДП-транзисторов 5-10, шину 17 питания и входную шину 18. Устройство по сравнению с прототипом обладает более высокой надежностью, что достигается за счет введения трех р-канальных МДП - транзисторов 11,12,13 и использования только одной шины входного сигнала. 1 ил.

Формула изобретения SU 1 492 452 A1

;о to

О1

кэ

10

15

20

25

Изобретение относится к вычислительной технике, а именно к григгер- ным устройствам, и может найти применение при построении цифровых интегральных схем на МДП-транэисторах.

Целью изобретения является повышение надежности устройства при длительности входного сигнала, не пре- вьшающей длительности переходных процессов устройства.

На чертеже представлена принципиальная электрическая схема триггера со счетным входом.

Триггер построен на взаимодополняющих МДП-транзисторах 1-13, р-ка- нальный транзистор 1 и п-канальный транзистор 2 образуют первьш инвертор 14, р-канальный транзистор 3 и п-канальный транзистор 4 образуют второй инвертор 15. Инверторы 14 и 15 имеют перекрестные связи с выхода одного инвертора на вход другого. Первьй и второй N-канапьные транзисторы 5 и 6 соединены последовательно и подключены к общей шине 16 и выходу инвертора 14, сток третьего п-ка- нального транзистора 7 соединен с затвором транзистора 5, четвертый и пятый Ы-канальные транзисторы 8 и 930 соединены последовательно и подключены соответственно к общей шине 16 и выходу инвертора 15, сток шестого п-канального транзистора 10 соединен с затвором транзистора 8. Исток первого р-канального транзистора 11 соединен с шиной 17 питания. Сток транзистора 11 соединен с истоками второго 12 и третьего 13 р-канальных транзисторов, истоки которых соединены дд соответственно со стоками транзисто- рон 7 и 10. Затворы транзисторов 6,9, 11 соединены с шиной 18 входного сигнала. Затворы транзисторов 7 и 12 соединены с выходом инвертора 15. Затворы транзисторов 10 и 13 соединены с выходом инвертора 14.

Устройство работает следующим образом.

В исходном состоянии на пшне 18 входного сигнала установлен уровень Лог. О. Транзисторы 6 и 9 закрыты, а транзистор 11 открыт. В триггере, образованном инверторами 14 и 15, хранится записанная информация, причем в зависимости от значения записанной информации открываются транзисторы 10,12 или 7,13 и на затворах транзисторов 5 и 8 устанавливается

45

50

55

0

5

0

5

0 д

5

0

5

уровень сигналов, соответствующий записанной информации.

Пусть в триггер быча записана информация, соответствующая Лог. 1 на выходе инвертора 14 и Лог. О на выходе инвертора 15. Транзисторы 12 и 10 открыты, а транзисторы 7 и 13 закрыты. На затворе транзистора 5 - сигнал Лог. 1, а на затворе транзистора 8 - Лог. О.

При установлении на шине 18 уровня, соответствующего Лог.1, транзисторы 6 и 9 открываются, а транзистор 11 закрывается.

На затворе транзистора 5 сохраняется сигнал Лог. 1 за счет емкостей собственной цепи затвора и цепи питания транзисторов 12 и 13. Выход инвертора 14 через открытые транзис- торы 5 и 6 подключается к общей щи- не 16, и начинается переключение триггера.

Закрытый транзистор 11 препятствует записи единичной информации в цепи питания транзистора 13 и в цепи затвора транзистора 8 до окончания переходных процессов переключения триггера и до установления на входной шине 18 уровня сигнала, соответствующего Лог. О. После этого транзисторы 6 и 9, 12 и 10 закрываются, а транзисторы 7,13 и 11 открываются в соответствии с сигналами на выходах инверторов 14 и 15 и уровнем Лог. О на шине 18. Затвор транзистора 3 через открытый транзистор 7 подключается к общей шине 16 и на затворе устанавливается полный уровень сигнала Лог. О. Затвор транзистора 8 через открытые р-ка- нальные транзисторы 13 и 11 подключается к шине 17 питания,и на затворе устанавливается полный уровень сигнала Лог. 1.

Длительность сигнала Лог. 1 на входной шине 18, таким образом, должна быть не более длительности переходных процессов переключения триггера.

Формула изобретения

Триггер со счетным входом на взаимодополняющих НЦП-транзисторах, содержащий два инвертора с перекрестными связями с выхода одного инвертора на вход другого и шесть п-канальных транзисторов, сток первого и исток второго последовательно соединенных

51А9

п-канальных транзисторов соединены соответственно с выходом первого инвертора и общей шиной, сток третьего п-канального транзистора соединен с затвором первого п-канального транзистора, сток четвертого и исток пятого последовательно соединенных п-ка- нальных транзисторов соединены соответственно с выходом второго инвертора и общей шиной, сток шестого п-канального транзистора соединен с затвором четвертого п-канального транзистора, затворы второго и пятого п-канальных транзисторов соединены с шиной вход- ного сигнала, отличающийся тем, что, с целью повьппения надежности устройства при длительности входного сигнала, не превышающей длитель2 . в ности переходных процессов устройства, введены три р-канальных транзистора, исток первого р-канального транзистора соединен с шиной питания, сток первого р-канального транзистора соединен с истоками второго и третьего р-канальных транзисторов, стоки которых соединены соответственно со стоками третьего и шестого п-каналь- ных транзисторов, затворы второго р-канального и третьего п-канального транзисторов соединены с выходом второго инвертора, затворы третьего р-канального и шестого п-канального транзисторов соединены с выходом первого инвертора, затвор первого р-канального транзистора соединен с шиной входного сигнала.

Документы, цитированные в отчете о поиске Патент 1989 года SU1492452A1

Счетный двухтактный триггер 1974
  • Кисельников Владимир Максимович
  • Смирнов Виталий Борисович
  • Торгашев Валерий Антонович
  • Шкиртиль Вячеслав Иванович
SU514418A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 492 452 A1

Авторы

Шейдин Зиновий Борисович

Габсалямов Альфред Габдуллович

Мозгирев Борис Тимофеевич

Малютина Людмила Александровна

Даты

1989-07-07Публикация

1987-07-06Подача