17
о1В о
19 о
20 о
// о
f
Изобретение относится к вычислительной технике и предназначено для контроля цифровых блоков.
Целью изобретения является расшире- ние области применения анализатора.
На чертеже показана схема сигнатурного анализатора.
Сигнатурный анализатор содержит формирователь 1 .сигнатур-, блок 2 ин- дикации, формирователь 5 окна измерения, первый - пятый элементы ИСКЛЮЧАЮЩЕЕ ИЛИ А-8, первый 9 и второй 10 триггеры, первый - четвертьй элементы И 11-14 первый 15 и второй 16 элемен- ты ИЛИ-НЕ, входы Старт 17, 18, сисе 19, Данные 20, Такт 21 и шину 22 управления режимом работы сигнатурного анализатора.
Сигнатурный анализатор допускает работу в двух режимах: асинхронном и синхронном.
В зависимости от кода, выставленного на шине 22 управления сигнатурного анализатора, реализуется один из двух перечисленных вьше режимов работы, а также производится выбор активного фронта для сигнатурного анализатора по каждому из его входов: Старт 17, Стоп 18, сисе 19, Данные 20, Такт 21. Выбор активного фронта сигналов производится подачей сигналов О или 1 на вторые выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 4-8, при этом сигналы на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ будут представлены или в прямом, или в инверсном виде соответственно.
В асинхронном режиме работы сигнатурного анализатора на линии шины 22 управления режимом работы, соединен- ные с элементами 11, 14 и 12, 13, подаются 1 и О соответственно. При этом сигналы Старт и Стоп поступают на входы формирователя 3 окна измерения через элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 5 и элементы 11, 15 и 14, 16 соответственно.
Таким образом, управление формирователем 3 окна измерения производится непосредственно сигналами Старт и Стоп. На вход фop iиpoвaтeля 1 сигнатур с выхода формирователя 3 окна измерения поступает сигнал, в пределах длительности которого производит
ся вычисление сигнатуры по сигналам Данные и Такт, поступающим на вход формирователя 1 сигнатур через элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и 8 соот;
о
Q 5
5
5
ветственно. Полученная сигнатура отображается в блоке 2 индикации.
В синхронном режиме вход 19 СИСС можно подключать к любому сигналу объекта, который синхронизирован с сигналом Такт. Это дает возможность формировать окно измерений по любому фронту любого события.
Управление триггерами 8 и 9 производится по синхросигналам, поступающим с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6. На вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 поступает сигнал СИСС, обеспечивающий синхронизацию сигналов Старт и Стоп.
Таким образом, этот режим позволяет обеспечивать работу формирователя 3 окна измерения по сигналам Старт и Стоп синхронно с сигналами, поступающими на вход СИСС.
При необходимости работы в синхронном режиме по сигналам, поступающим на вход Такт 21, входы Такт 21 и СИСС 19 замыкаются между собой. Таким образом, предлагаемьш сигнатурный анализатор может работать как в синхронном, так и в асинхронном режиме и дает возможность управлять длительностью окна измерения, выбирать активный фронт по каждому из входных сигналов, что расширяет область его применения.
Формула изобретения
Сигнатурный анализатор, содержащий формирователь сигнатур, три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, формирователь окна измерения и блок индикации, входы которого соединены с выходами формирователя сигнатур, входы разрешения и тактовый которого соединены соответственно с выходом формирователя окна измерений и выходом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы первого, второго и третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ являются входами Такт, Старт и Стоп сигнатурного анализатора, вторые входы первого, второго и третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ образуют первую группу входов Задание режима сигнатурного анализатора, отличающийся тем, что, с целью расширения области применения, он дополнительно содержит два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, два триггера, четыре элемента И, два элемента Ш1И-НЕ, выходы которых соединены с входами Старт и Стоп формирователя окна измерения, первые входы четвертого и пятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ являются соответственно информационным и синхронизирующим входами сигнатурного анализатора вторые входы четвертого и пятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ образуют вторую группу входов задания режима сигнатурного анализ атвора, выход четвертого элемен- та ИСКЛЮЧАНЩЕЕ ИЛИ соединен с информационным входом формирователя сигнатур выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информационным входом первого триггера и первым входом пер- вого элемента И, выход третьего эле- мента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информационным входом второго триггера и первым входом четвертого элемента И, выход пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с тактовыми входами первого и второго триггеров, выходы ко- торых соединены соответственно с первыми входами второго и третьего элементов И, вторые входы первого, второго, третьего и четвертого элементов И образуют третью группу входов задания режима сигнатурного анализатора, выходы первого и второго элементов И соединены с входг1ми первого элемента ИЛИ-НЕ, выходы третьего и четвертого элементов И соединены с входами второго элемента ШШ-НЕ.
название | год | авторы | номер документа |
---|---|---|---|
Сигнатурный анализатор | 1987 |
|
SU1434437A1 |
Сигнатурный анализатор | 1985 |
|
SU1367016A1 |
Сигнатурный анализатор | 1983 |
|
SU1238080A1 |
Сигнатурный анализатор | 1985 |
|
SU1270760A1 |
Сигнатурный анализатор | 1985 |
|
SU1277113A1 |
Сигнатурный анализатор | 1985 |
|
SU1287162A1 |
Сигнатурный анализатор (его варианты) | 1984 |
|
SU1252784A1 |
Сигнатурный анализатор | 1984 |
|
SU1262501A1 |
Сигнатурный анализатор для поиска перемежающихся неисправностей | 1986 |
|
SU1495799A1 |
Сигнатурный анализатор | 1987 |
|
SU1499349A1 |
Изобретение относится к вычислительной технике и может использоваться для контроля и диагностирования дискретных объектов. Цель изобретения - расширение области применения анализатора. Сигнатурный анализатор содержит формирователь 1 сигнатур, блок 2 индикации, формирователь 3 окна измерения, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4-8, два триггера 9 и 10, четыре элемента И 11 - 14, два элемента ИЛИ-НЕ 15 и 16. Анализатор может работать как в синхронном, так и асинхронном режимах, дает возможность управлять длительностью окна измерений и выбирать активные фронты по каждому из входных сигналов. 1 ил.
Электроника, 1977, № 5, с | |||
Прибор для равномерного смешения зерна и одновременного отбирания нескольких одинаковых по объему проб | 1921 |
|
SU23A1 |
Устройство для контроля цифровых блоков | 1984 |
|
SU1233156A2 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1989-10-15—Публикация
1987-07-13—Подача