10
15
Изобретение относится к алтоматг-т- ке и вычислительной технике и может быть использовано для контрольных дискретных объектов.
Целью изобретения является повыше- 5 ние достоверности контроля.
На чертеже показана блок-схема устройства.
Устройство содержит триггер 1, элемент ИЛИ 2, счетчик 3, элемент ИЛИ 4, информацирнный вход 5 сигнатурного анализа- гора, формирователь 6 сигнатур,синХровход 7 сигнатурного а1 алнзатора., взеод .8 управления режимом сигнатурного сигнализатора, вход 9 задания окна измерения сигнатурного анализатора, формирователь 10 импульсов, блок 11 индикации.
Сигнатурный анализатор работает следующим образом.
В режиме сигнатурного анализа входной информации цифровая последовательность поступает на информационный вход анализатора и через элемент ИЛИ 4 на вход формирователя 6 сигнатур в такт с синхросигналами на син- хровходе 7 сигнатурного анализатора.
Эти сигналы синхронизированы с внешними сигналами Старт/стоп на Входе 9 сигнатурного анализатора и формируют с помощью элемента ИЛИ 2 и формирователя 10 импульсов соответствующее, измерительное окно. При этом сигнал контроля на входе 8 отсутствует и триггер 1 установлен в такое состояние, при котором сигнал с его выхода удерживает счетчик 3 в нулевом состоянии.
В режиме контроля анализатора на вход 8 подается сигнал контроля (при- . чем на управляющий вход 9 и информационный вход 5 в этом режиме сигналы не подаются, т.е. подается О). Сигнал контроля синхронизирован с синливается
11 1 ТГ
. Пройдя элемент ШШ А, 1 поступает на вход формирователя 6 сигнатур.
Задним фронтом синхросигнала 1 воспринимается формирователем 6 сигнатур, выходы которого подаются на блок 11 индикации. Следующий передний фронт синхросигнала возвращает первый разряд счетчика 3 в Исходное состояние, и на выходе его младшего разряда устанавливается О, который, пройдя через логический элемент И.ПИ 4, воспринимается формирователем 6 сигнатур по заднему фронту второго синхросигнала.
Следовательно, на выходе младшего разряда счетчика 3 формируется последовательность единичных и нулевых уровней, которая поступает на вход 20 формирователя 6 сигнатур. Эта последовательность формируется до тех пор, пока на выходе старшего разряда счетчика 3 не появится сигнал 1, который передним фронтом устанавливает триггер t в исходное состояние, а на входе элемента ИЛИ 2 имитирует сигнал Стоп, который поступает на вход формирователя 10 импульсов и прекращает формирование временного интервала.
Таким образом, на входе формирователя 6 сигнатур в режиме контроля в.сегда формируется определенная последовательность за определенный ин- JJ тервал времени и преобразуется всегда в определенное состояние.
25
30
Формула изобретения
40
Сигнатурньй анализатор, содержащий формирователь сигнатур, блок индикации, формирователь импульсов, счетчик, причем выход формирователя импульсов соединен с управляющим вхо- хросигналами, поступающими на синхро- . ДОМ формирователя сигнатур, группа вход 7 сигнатурного анализатора. выходов которого соединена с группой
входов блока индикации, синх ровход формирователя сигнатур является син- хровходом сигнатурпого анализатора, отличающийся тем, что, с целью повышения достоверности контроПередний фронт сигнала контроля переключает триггер 1, который снимает сигнал установки нуля со счетчика 3, а также имитирует на входе элемента ИЛИ 2 сигнал Старт, который поступает на вход формирователя 10 импульсов и запускает ei o. I
Синхросигнал передним фронтом, который совпадает с передним фронтом сигнала контроля, перебрасывает первый (младший) разряд счетчика 3 и на его выходе младшего разряда устанав50
55
ля, в сигнатурный анализатор введены триггер и два элемента ИЛИ, причем вход задания окна измерения сигнатурного анализатора соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с единичным входом триггера и является входом управления режимом сигнатурного анали
ливается
11 1 ТГ
. Пройдя элемент ШШ А, 1 поступает на вход формирователя 6 сигнатур.
Задним фронтом синхросигнала 1 воспринимается формирователем 6 сигнатур, выходы которого подаются на блок 11 индикации. Следующий передний фронт синхросигнала возвращает первый разряд счетчика 3 в Исходное состояние, и на выходе его младшего разряда устанавливается О, который, пройдя через логический элемент И.ПИ 4, воспринимается формирователем 6 сигнатур по заднему фронту второго синхросигнала.
Следовательно, на выходе младшего разряда счетчика 3 формируется последовательность единичных и нулевых уровней, которая поступает на вход формирователя 6 сигнатур. Эта последовательность формируется до тех пор,. пока на выходе старшего разряда счетчика 3 не появится сигнал 1, который передним фронтом устанавливает триггер t в исходное состояние, а на входе элемента ИЛИ 2 имитирует сигнал Стоп, который поступает на вход формирователя 10 импульсов и прекращает формирование временного интервала.
Таким образом, на входе формирователя 6 сигнатур в режиме контроля в.сегда формируется определенная последовательность за определенный ин- тервал времени и преобразуется всегда в определенное состояние.
Формула изобретения
55
ля, в сигнатурный анализатор введены триггер и два элемента ИЛИ, причем вход задания окна измерения сигнатурного анализатора соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с единичным входом триггера и является входом управления режимом сигнатурного анализатора, выход первого элемента ИЛИ соединен с входом формирователя импульсов, информационный вход сигнатурного анализатора соединен с первым входом второго элемента ИЛИ, вы ход которого соединен с информацион ным входом формирователя сигнатур, синхровход сигнатурного анализатора
в
Редактор М. Циткина
Составитель Н, Торопова
Техред Л.Сердюкова Корректор Л. Пилипенко
Заказ 3293/50Тираж 671Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
12380804
соединен со счетным входом счетчика, вьпсод переполнения которого соединен с нулевым входом триггера и с третьим входом первого элемента ИЛИ, выход 5 триггера соединен с входом разрешения счета счетчика, выход младшего разряда которого соединен с вторым входом второго элемента ИЛИ.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля постоянной памяти | 1987 |
|
SU1451781A1 |
Сигнатурный анализатор | 1984 |
|
SU1270773A1 |
Многовходовой сигнатурный анализатор | 1986 |
|
SU1363213A1 |
Устройство для контроля электрических соединений | 1984 |
|
SU1265657A1 |
Устройство сигнатурной проверки аналого-цифровых преобразователей | 1979 |
|
SU790293A1 |
Устройство для функционального контроля логических элементов | 1984 |
|
SU1226468A1 |
Сигнатурный анализатор | 1986 |
|
SU1357961A1 |
Многовходовой сигнатурный анализатор | 1987 |
|
SU1478220A1 |
Устройство для контроля логических схем | 1986 |
|
SU1365087A2 |
Сигнатурный анализатор (его варианты) | 1984 |
|
SU1252784A1 |
Изобретение относится к области вычислительной техники и может быть использовано для контроля.дискретных объектов. Целью изобретения является повьшшние достоверности контроля. Отличительной особенностью предложенного сигнатурного анализатора является совмещение функций получения сигнатуры проверяемой информации и контроля самого сигнатурного анализатора. При этом контроль анализатора осуществляется методом подачи тестовой последовательности с выходов младшего разряда счетчика на определенном tipe- менном интервале, который задается старшим разрядом счетчика. Поставленная цель достигается за счет введения триггера и двух элементов ИЛИ. 1 ил. .
Патент США № 3976864, кл | |||
Упругая металлическая шина для велосипедных колес | 1921 |
|
SU235A1 |
Планшайба для точной расточки лекал и выработок | 1922 |
|
SU1976A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1986-06-15—Публикация
1983-04-11—Подача