31
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и в цифровой измерительной аппаратуре.
Цель изобретения - расширение фун ционалыщх возмокностей за счет расширения диапазона изменения коэффи- .циента деления в сторону уменьшения, а также уменьшения дискретности изменения коэс1к5)ициента деления.
На фиг.1 представлена структурная электрическая схема делителя; на фиг.2 - временные диаграммы работы делителя.
Управляемый частоты содержит входную шину 1, счетчик 2 импульсов, выполненный на четырех JK- триггерах 3, 4, 5, 6, элементы 7, 8, 9, 10 совпадения, шины 11 кода уп
равления, элемента ИЛИ 12, выходную шину 3, элемент НЕ 14.
Устройство работает следующим образом.
Пусть по шине 1 непрерывно поступает импульсная последовательность (например, меандр) при этом коэффициент деления равен :. 10/S (из 10 входных импульсов S-выходных). В исходном состоянии триггеры 3-6 счетчика 2 находятся в нулевом состоянии на шине, 1 1 устанавливается код коэффициента деления, например, 9. Импулсы с шины I поступают на счетчик 2 и через элемент 14 на. все элементы 7-10 совпадения. Счетчик 2, например десятичный, считает поступившие на его вход по шине 1 импульсы, выдавая на выходе результат счета в виде четырехразрядного параллельного кода на выходах 8, 4, 2, 1. По приходу десятичного импульеа на вход счетчика 2, последний формирует сигнал на выходе, который устанавливает триггеры 3-6 в нулевое положение. Таким образом, счетчик делит входную частоту на 10 (по приходу 10 импульсов на вход, счетчик 2 формирует один импульс на выходе). Это отображено на фиг,2,
Максимальное число импульсов на выходе 13 в..течение одного цикла работы (время, в течение которого на вход счетчика 1 поступает 10 импульсов) равно 9. Если S, S 1, а S-j Зэ ( код 9|о 100), то в течение этого цикла на выходе а появляется 1 импульс, на выходах о и & будет держаться низкий потенциал
логического О, на выходе fi поя
10
15
вится 8 импульсов. Эти импульсы не совпадают по времени. Если логичес- ки сложить выходные сигналы q , S , it It то получится последовательность, число импульсов которой равно 9. Путем запрета сигналов а , & , §i, 7- входными сигналами формируют последовательности импульсов на выходе 13 с числом импульсов от О до 9. Код числа S (), шина кода управления 11 имеет значение весов разрядов 8, 4, 2, 1, которые соот- ветствз ют числу импульсов, пропускаемых на выход 13 cxeMi.1 за время одного цикла работы.
В качестве элементов совпадения 7-10 используются элементы И 4. На четвертый вход каждого элемента 7- 10 совпадения поступают сигналы с шины 11 кода управления, которые либо запрещают, либо разрешают работу- этих .элементов. На первый вход каждо- 25 го элемента 7-10 совпадения приходит инвертированная входная импульсная последовательность, на оставшиеся входы приходят сигналы со счетчика. : Указанное соединение элементов 7- 10 дает возможность на выходе о формировать один импульс, на выходе S - два импульса, на выходе & - четыре импульса, на выходе i - восемь импульсов.
20
30
Если обозначить (фиг.2) выходное четырехразрядное параллельное слово десятичного счетчика 2:
1 А
2 В 4 €
8 Д,
то можно записать формулы формирования сигналов а,о,В,-21
, а АлЛл 1 5 АлВлГ 1 S АдДлГ 1
г ллгс- 1
йормула изобретения
Управляемый делитель частоты, содержащий счетчик импульсов, содержа- рщй четыре триггера, тактовый вход первого из которых соеданен с входной шиной, первый, второй, третий, четвертый элементы совпадения, кода управления, каждая из которых подключена к первому входу соответствующего элемента совпадения, выход каждого из которых соединен с соответствующим входом элемента ИЖ, выходную тину, причем инверсный выход первого триггера подключен к второму входу первого элемента совпадения, а инверсный выход четвертого триггера подключен к
та совпадения, инверсный выход первого 1Ж-триггера соединен с вторым входом третьего элемента совпадения, прямой выход второго JK-триггера соединен с вторыми J--H К-входами третьего JK-триггера и вторым J-входом четвертого JK-триггера, прямой выход третьего JK-триггера соединен с третьим JBTopoMv входу четвертого элемента входом четвертого JK-триггера, прямой
падения, о тличающийся тем, что, с целью расширения функциональных возможностей за счет расширения диапазона изменения коэффициента деления в сторону уменьшения, а 15 также уменьшения дискретности изменения коэффициента деления, в качестве триггеров используются JK-триггеры, причем прямой выход первого JK-триггера соединен с первыми J- и К-входами 20 второго, третьего, четвертого JK-триг- геров и вторым входом второго элеменвыход четвертого JK-триггера соединен с третьим входом первого элемента совпадения, а инверсный выход - с вторым J-входом второго JK-триггера и треть - ими входами третьего и четвертого элементов совпадения, причем выходная шина делителя соединена с выходом элемента ИЛИ, входная ишна Соединена с тактовыми входами второго, третьего четвертого JK-триггеров и через элемент НЕ - с четвертыми входами элементов совпадения.
1522396
та совпадения, инверсный выход первого 1Ж-триггера соединен с вторым входом третьего элемента совпадения, прямой выход второго JK-триггера соединен с вторыми J--H К-входами третьего JK-триггера и вторым J-входом четвертого JK-триггера, прямой выход третьего JK-триггера соединен с третьим Jвходом четвертого JK-триггера, прямой
выход четвертого JK-триггера соединен с третьим входом первого элемента совпадения, а инверсный выход - с вторым J-входом второго JK-триггера и треть - ими входами третьего и четвертого элементов совпадения, причем выходная шина делителя соединена с выходом элемента ИЛИ, входная ишна Соединена с тактовыми входами второго, третьего четвертого JK-триггеров и через элемент НЕ - с четвертыми входами элементов совпадения.
название | год | авторы | номер документа |
---|---|---|---|
МНОГОРАЗРЯДНЫЙ УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ | 1996 |
|
RU2119248C1 |
Синтезатор интервалов времени | 1986 |
|
SU1406558A1 |
СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ | 1992 |
|
RU2037957C1 |
Делитель частоты следования импульсов с переменным коэффициентом деления | 1983 |
|
SU1092730A1 |
Управляемый делитель частоты следования импульсов | 1989 |
|
SU1709515A1 |
Синхронный делитель частоты | 1989 |
|
SU1651374A1 |
Многофункциональное счетное устройство | 1979 |
|
SU819969A2 |
Быстродействующий управляемый делитель частоты | 1989 |
|
SU1707762A1 |
Делитель частоты следования импульсов с переменным коэффициентом деления | 1980 |
|
SU1056467A1 |
УПРАВЛЯЕМЫЙ ГЕНЕРАТОР С ПРЕДУСТАНОВКОЙ ЧАСТОТЫ | 1997 |
|
RU2121749C1 |
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и цифровой измерительной аппаратуре. Цель изобретения - расширение функциональных возможностей за счет расширения диапазона изменения коэффициента деления в сторону уменьшения, а также уменьшения дискретности изменения коэффициента деления - достигается путем введения элемента НЕ 14, использования в качестве триггеров счетчика 2 импульсов четырех JK-триггеров 3, 4, 5, 6 и образования новых функциональных связей. Кроме того, устройство содержит четыре элемента совпадения 7, 8, 9, 10 и элемент ИЛИ 12. Наиболее эффективно, с точки зрения аппаратурных затрат, применение предлагаемого делителя при больших коэффициентах деления при последовательном подключении нескольких декад. 2 ил.
Умножитель частоты следования импульсов | 1986 |
|
SU1338032A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1989-11-15—Публикация
1987-08-31—Подача