НЙГ
I
ел
ГчЭ
00
Изобретение относится к вычислительной технике и может быть использовано для индикации моментов окончания параллельных переходных процессов.
Цель изобретения - снижение потребляемой мощности Г-триггера.
На чертеже представлена схема Г- т иггера.
Г-триггер содержит входные КМОП- инверторы 1.1-l.n, каждый из которых состоит из МОП-транзисторов 2 и 3 и n-типа и р-типа, выходной инвертор 4, резистор 5 и МОП-транзисторы 6 и 7 п- и р-типа.
Выход инвертора 4 соединен с выходом 8 Г-триггера и затворами транзисторов 6 и 7, истоки которых соединеJ5 закроются транзисторы 2 инверторов 1.1-l.n, а их транзисторы 3 откроются. При этом высокий потенциал с выхода инвертора 1.п через резистор 5 поступает на вход инвертора 4 и на
ны соответственно с общей шиной пита- 2Q выходе последнего, т.е. на выходе 8
30
ния Г-триггера, а стоки - с общим входом и входом питания инверторов 1.1- l.n-1, т.е. истоками их транзисторов 2 и 3, затворы которых соединены с вхо- д0м инвертора, а стоки - с его выхо- 25 дом, выходы этих инверторов соединены с входом инвертора 4 и через резистор 5 - с выходом инвертора 1 .п. Входы ин- Iверторов 1.1-l.n соединены с входами 9.1-9.П Г-триггера.
Гт-триггер работает следующим обра зом.
Пусть исходно на всех входах 9.1- 9.и Г-триггера имеются низкие потенциалы и на его выходе 8 - также низкий потенциал. При этом открыты транзистор 3 инверторов 1.1-l.n и транзистор 7, а транзистор 2 инверторов 1.1-l.n и транзистор 6 закрыты, т.е. на входе инвертора 4 имеется высокий потенциал, что делает указанное состояние Г-триггера устойчивым до тех пор, пока хотя вы на одном из его входов 9.1-9.П имеется низкий потенциал.J5
Если на всех входах 9.1-9.П Г-триггера появятся высокие потенциалы, то закроются транзисторы 3 инверторов 1.1-l.n, а их транзисторы 2 откроютГ-триггера появитвя низкий потенциал который закроет транзистор 6 и откро ет транзистор 7, в результате чего Г-триггер окажется в исходном состоянии.
Формула изобретелия
Г-триггер, содержащий п входных КМОП-инверторов, МОП-транзисторы п- и р-типа, выходной инвертор, выход которого соединен с выходом Г-тригге ра и затворами МОП-транзисторов п- и р-типа, истоки которых соединены соответственно с общей шиной и шиной питания Г-триггера, а стоки - соответственно с первой и второй Шинами питания п-1 КМОП-инверторов, входы которых соединены с входами Г-тригге 40 ра, а выходы - с входом выходного инвертора и первым выводом резистора, о тличающийся тем, чт с целью снижения потребляемой мощности, второй вывод резистора соединен с выходом n-го входного КМОП-ин- вертора, первая и вторая шины питани которого соединены соответственно с общей шиной и шиной питания Г-триг- Irepa.
35
ся. При этом низкий потенциал с выхода инвертора 1.п через резистор 5 поступает на вход инвертора 4,- и на
выходе последнего, т.е. на выходе 8 Г-триггера появится высокий потенциал, который закроет транзистор 7 и откроет транзистор 6, что сделает указанное состояние устойчивым до тех
пор, пока хотя бы на одном из его входов 9.1-9.П имеется высокий потенциал.
Если на всех входах 9.1-9.П Г-триггера появятся низкие потенц иалы, то
закроются транзисторы 2 инверторов 1.1-l.n, а их транзисторы 3 откроются. При этом высокий потенциал с выхода инвертора 1.п через резистор 5 поступает на вход инвертора 4 и на
выходе последнего, т.е. на выходе 8
0
5
J5
Г-триггера появитвя низкий потенциал, который закроет транзистор 6 и откроет транзистор 7, в результате чего Г-триггер окажется в исходном состоянии.
Формула изобретелия
Г-триггер, содержащий п входных КМОП-инверторов, МОП-транзисторы п- и р-типа, выходной инвертор, выход которого соединен с выходом Г-триггера и затворами МОП-транзисторов п- и р-типа, истоки которых соединены соответственно с общей шиной и шиной питания Г-триггера, а стоки - соответственно с первой и второй Шинами питания п-1 КМОП-инверторов, входы которых соединены с входами Г-тригге- 40 ра, а выходы - с входом выходного инвертора и первым выводом резистора, о тличающийся тем, что, с целью снижения потребляемой мощности, второй вывод резистора соединен с выходом n-го входного КМОП-ин- вертора, первая и вторая шины питания которого соединены соответственно с общей шиной и шиной питания Г-триг- Irepa.
5
название | год | авторы | номер документа |
---|---|---|---|
Г-Триггер | 1987 |
|
SU1474831A1 |
Г-триггер | 1987 |
|
SU1443137A1 |
Устройство для сравнения двух @ -разрядных двоичных чисел | 1988 |
|
SU1594683A1 |
ЛОГИЧЕСКОЕ КОНВЕЙЕРНОЕ УСТРОЙСТВО | 2000 |
|
RU2175811C1 |
БАЗОВЫЙ УСИЛИТЕЛЬНЫЙ ЭЛЕМЕНТ ДИФФЕРЕНЦИАЛЬНОЙ ДИНАМИЧЕСКОЙ ЛОГИКИ (ВАРИАНТЫ) | 1999 |
|
RU2154338C1 |
Устройство преобразования уровней логических сигналов на КМОП-транзисторах | 1989 |
|
SU1775853A1 |
Г-ТРИГГЕР | 2007 |
|
RU2371842C2 |
Интегральный электронный КМОП синапс | 2023 |
|
RU2808951C1 |
Г-триггер | 1986 |
|
SU1370731A1 |
СТАТИЧЕСКАЯ ЗАПОМИНАЮЩАЯ ЯЧЕЙКА С ДВУМЯ АДРЕСНЫМИ ВХОДАМИ | 2011 |
|
RU2470390C1 |
Изобретение относится к вычислительной технике и может быть использовано для индикации моментов окончания параллельных переходных процессов. Целью изобретения является снижение потребляемой мощности Г-триггера. Г-триггер содержит входные КМОП-инверторы 1.1 - 1. N и выходной инвертор 4. В результате подключения второго вывода резистора 5 к выходу инвертора 1. N, вход питания и общий вход которого соединены соответственно с шиной питания и общей шиной Г-триггера, уменьшается время, когда Г-триггер потребляет энергию. 1 ил.
Редактор Л. Зайцева
Составитель А. Цехановский
Техред Л.Олийнык Корректор с. Черни
Заказ 1068
Тираж 663
РАНИЛИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж-35, Раушская наб., д. 4/-5
Подписное
Г-Триггер | 1987 |
|
SU1474831A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1990-05-07—Публикация
1987-12-16—Подача