Од Јь
О 1
4ь
Изобретение относится к вычисли- тельной технике и цифровой автоматике, а именно - к запоминающим уст- i ройствам.
Цель изобретения - упрощение устройства.
На чертеже представлена функциональная схема запоминающего устройства.
. Устройство содержит информационный блок 1 памяти, корректирующий бл 2 памяти, два блока 3 памяти адреса, элемент 4 Неравнозначность, элемент И 5, элемент ИЛИ 6, инвертор 7.
Блок 1 предназначен для хранения информации (микрокоманд, справочных данных и т.д.).
Блок 2 предназначен для хранения корректирующей инорфмации, т.е. ин- формации, которая по тем или иным прчинам должна заменить информацию блока 1. Этими причинами могут быть дефекты изготовления блока 1, изменение информации за счет технологи- ческих дефектов в процессе эксплуатации устройства, а также необходимость замены микрокоманды и т.д. Целесообразно, чтобы блок 2 был доступным дополнительному программированию во время эксплуатации.
Блоки 3 предназначены для выдачи адреса корректируемого числа в блок 2 при определенном адресном коде на их входе. Целесообразно, чтобы управляющие блоки 3, аналогично блоку 2, были доступны дополнительному программированию во время эксплуатации .
Элемент 4 предназначен для выделения случаев несовпадения информации на выходах первого и второго блоков 3, адресных кодов, один из которых поступает на адресный вход блока 2. Поэтому число разрядов выхо дов блоков 3 и элемента 4 равно числу адресных входов блока 2.
Устройство работает следующим образом.
Наличие определенного адресного кода на входах устройства приводит к появлению на выходах блоков 3 информации, которая определяет необходимость или отсутствие необходимости корректировки.
При неравнозначности информации на выходах первого и второго блоков 3 на выходе элемента 4 появляется
Q
s
0 5 Q
5
5
0
сигнал включения блока 1. Этот сиг- нал проходит через элемент ИЛИ 6 иР включает блок 1. Благодаря наличию инвертора 7 блок 2 отключается- - При равнозначности информации на выходах первого и второго блоков 3 на выходе элемента 4 сигнал включения блока 1 отсутствует. Если при этом сигнала включения блока 1 на выходе элемента И 5 также нет, блок Т отключается, а блок 2 включается, и на выходы устройства выдается откорректированная информация.
На выходе элемента И 5 сигнал включения блока 1 имеет место при нахождении всех выходов первого блока 3 в исходном состоянии, i Таким образом, блок 1 включается как при неравнозначности информации на выходах блоков 3, так и при наличии исходного состояния на выходах первого блока 3, т.е. при наличии на входах блока 2 исходной информации блоков 3 он отключается что приводит к исключению из объема емкости блока 2 одного числа.
Информация на выходах второго блока 3 определяет адрес блока 2, по которому выдается корректируемое слово.
Возможна ситуация, когда нескольг ко корректируемых слов имеют одну и ту же комбинацию уровней на входах одного из блоков 3. Для правильного исправления необходимо, чтобы этим корректируемым словам соответствовали разные состояния уровней на выходах блоков 3 и адресных входах бло ка 2. Для разрешения этой ситуации целесообразно, чтобы блоки 3 имели резервный разряд. Тогда присоединением этого резервного входа блока 3 к той адресной шине другой группы адресных входов, которая разделяет эти корректируемые слова, можно получить на выходах блоков 3 разные адреса блока 2. Формул.а изобре
тения
f
Постоянное запоминающее устройство с коррекцией информации, содержащее информационный блок памяти, две группы адресных входов и выходы которого являются адресными входами и выходами устройства соответственно, два блока памяти адреса, входы которых соединены с адресными входами первой и второй групп информационного блока
э1640741
памяти соответственно, корректирующий и второго блоков памяти адреса соот- блок памяти, выходы которого соедяне- ветственно,ччг входами элемента И и ны с выходами информационного блока адресными входами корректирующего памяти, инвертор, выход которого сое- , блока памяти соответственно, выходы динен с входом выборки корректирующе- элемента И и элемента Неравнознач- го блока памяти, отлячающе- ность соединены с первым и вторым е с я. что, с целью упрощения, входами элемента ИЛИ соответственно, оно содержит.элемент И, элемент ИЛИ, . выход которого соединен с входом вы- элемент НЕРАВНОЗНАЧНОСТЬ, входы ко- JQ борки информационного блока памяти и торого соединены с выходами первого входом инвертора.
название | год | авторы | номер документа |
---|---|---|---|
ОТКАЗОУСТОЙЧИВЫЙ ПРОЦЕССОР С КОРРЕКЦИЕЙ ОШИБОК В БАЙТЕ ИНФОРМАЦИИ | 2021 |
|
RU2758065C1 |
Полупроводниковое оперативное запоминающее устройство с коррекцией информации | 1990 |
|
SU1795520A1 |
Процессор ввода-вывода с коррек-циЕй ОшибОК | 1979 |
|
SU849221A1 |
ОТКАЗОУСТОЙЧИВЫЙ ПРОЦЕССОР | 2009 |
|
RU2417409C2 |
Запоминающее устройство с самоконтролем | 1984 |
|
SU1243032A1 |
Ассоциативное оперативное запоминающее устройство | 1989 |
|
SU1714682A1 |
Устройство для обмена данными между группой каналов ввода-вывода и оперативной памятью | 1985 |
|
SU1280642A2 |
Мультимикропроцессорная система | 1980 |
|
SU907551A1 |
ОТКАЗОУСТОЙЧИВЫЙ ПРОЦЕССОР С КОРРЕКЦИЕЙ ОШИБОК В ДВУХ БАЙТАХ ИНФОРМАЦИИ | 2021 |
|
RU2758410C1 |
Устройство для сопряжения периферийных устройств с процессором и оперативной памятью | 1983 |
|
SU1156084A1 |
Изобретение относится к вычислительной технике и цифровой автоматике, а именно к запоминающим- устройствам. Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что устрййство содержит элемент И, элемент ИЛИ б, элемент 4 НЕРАВНОЗНАЧНОСТЬ с соответствующими связями. При появлении на адресных входах информационного блока 1 памяти адреса неисправной ячейки в обоих блоках 3 памяти адреса на выходах появляется одинаковый адрес. В результате сигналом с выхода элемента 4 через элемент 6 и инвертор 7 производится выборка корректирующего блока 2 памяти, в котором по адресу, хранящемуся в блоках 3, находится исправная информация. 1 ил.
Постоянное запоминающее устройство с коррекцией информации | 1984 |
|
SU1368920A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Патент США № 4028678, кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Шеститрубный элемент пароперегревателя в жаровых трубках | 1918 |
|
SU1977A1 |
Авторы
Даты
1991-04-07—Публикация
1988-07-11—Подача