Устройство для приема дискретных сигналов в каналах с памятью Советский патент 1992 года по МПК H04L27/06 

Описание патента на изобретение SU1720165A1

ч го

о

ся

Изобретение относится к электросвязи и может быть использовано в системах передачи информации.

Цель изобретения - повышение достоверности приема дискретных сигналов со сверхточным кодированием.

На чертеже изображена структурная электрическая схема предложенного устройства.

Устройство для приема дискретных сигналов в каналах с памятью содержит блок 1 сравнения, нормирующий блок 2, блок 3 контроля, блок 4 измерения импульсной реакции канала связи, формирователь 5 ожидаемых кодовых последовательностей, первый сумматор 6, первый регистр 7 значений сигнала, ключ 8, кодер 9, нелинейный преобразователь 10, первый коммутатор 11, накапливающий сумматор 12 и второй и третий регистры 13 и 14 значений сигнала, блок 15 постоянной памяти, блок 16 синхронизации, блок 17 перебора информационных посылок, четвертый регистр 18 значений сигнала, перемножитель 19, второй сумматор 20, второй коммутатор 21, регистр 22 информационных посылок, блок 23 выбора максимума и выходной согласующий блок 24.

Устройство работает следующим образом.

На вход блока 4 измерения и второй вход блока 1 сравнения поступают квадратурные компоненты принимаемой реализации сигнала x(t). С выхода блока 4 измерения квадратурные компоненты реакции g(t) поступают на второй вход формирователя б, на первый вход которого поступают кодовые последовательности сверточного кода с выхода кодера 9. С выхода формирователя 5 квадратурные компоненты ожидаемых реализаций сигнала Zx+D(t) поступают на первый вход блока 1 сравнения, с выхода которого значения расстояния (р или pi) поступают на вход нормирующего блока 2, на управляющий вход которого подается сигнал, определяющий его коэффициент передачи. С выхода нормирующего блока 2 нормированные значения расстояний(-р /N0 или pi /N0) через сумматор 6 поступают на вход нелий- неного преобразователя 10 с экспоненци- альной характеристикой, с выхода которого первая последовательность значений сигнала (ехр( -/91/М0)илиехр(-/С2 /No) поступает на вход регистра 14. После записи в регистр 14 всей первой последовательности значений сигнала регистр Сформирует на своем выходе вторую последовательность значений сигнала, подаваемую на первый вход

ы

перемножителя 19, на второй вход которого поступает вспомогательная последовательность значений сигнала с выхода регистра 7. С выхода перемножителя 19 третья последовательность значений сигнала поступает на первый вход сумматора 20 и на вход накапливающего сумматора 12. Во время формирования третьей последовательности коммутатор 21 подключает выход регистра

0 22 к второму входу сумматора 20. В момент окончания формирования третьей последовательности в регистре 22 будет сформйро- вана четвертая последовательность значений сигнала, которая с помощью ком5 мутатора 21 подается на вход блока 23 выбора максимума, с выхода которого номер максимального значения сигнала из четвертой последовательности подается на вход выходного согласующего блока 24. с выхода которого последовательность В двоичных

0 информационных символов выдается получателю. С выхода ключа 8 новая вспомогательная последовательность значений сигнала поступает на вход регистра 7. На вход кодера 9 через регистр 13 поступают с

5 выхода блока 17 перебора информационных посылок двоичные последовательности, каждая из которых определяется очередным состоянием блока 17 перебора,, Время формирования каждого из 2

0 значений сигнала из первой последовательности значений сигнала складывается из времени выполнения следующих элементарных операций: времени изменения.состояния блока 17 перебора под

5 воздействием очередного импульса с блока 16 синхронизации, времени записи состояния блока 17 перебора в регистр 13 и фор- .мирования очередной кодовой последовательности кодером 9, времени

0 формирования квадратурных компонент очередной ожидаемой реализации сигнала в формирователе 5, времени вычисления очередного расстояния в блоке 1 сравнения, времени нормирования очередного

5 значения расстояния в нормирующем блоке 2, времени прохождения через сумматор 6 и нелинейного преобразования, времени записи очередного значения сигнала из первой последовательности в регистр 14. Пери0 од сигнала, поступающего с блока 16 синхронизации на вход блока 17 перебора, должен быть не меньше времени формирования одного значения сигнала из первой последовательности. После того, как вся

5 первая последовательность значений сигнала записана в регистр 14, выполняется периодическая запись из регистра 14 в регистр 18 этой последовательности и считывание ее с выхода регистра 18 на первый

вход перемножителя 19. При считывании из регистра 18 каждого значения сигнала происходит умножение в перемножителб 1°9, сложение в сумматорах 12 и 20, сдвиг в регистре 22. После поступления каждых 2Ь значений сигнала из третьей последовательности с выхода перемножителя 19 на вход сумматора 12 ключ 8 замыкается и производится сдвиг регистра 7, после чего накапливающий сумматор 12 обнуляется. В течение оставшейся после формирования первой последовательности части такта обработки перезапись из регистра 14 в регистр 18 производится раз, перемножитель 19 выполняет умножений, сумматоры 12 и 20 выполняют 2 операций суммирования, ключ 8 коммутируется 2 раз, сдвиг информации в регистре 22 происходит в 2Ь 0+1 раз, а в регистре 7 - 2Ь раз, после чего коммутатор 21 подключает выход регистра 22 .к входу блока 23 выбора максимума, четвертая последовательность значений сигнала поступает на вход блока 23 выбора максимума с выхода регистра 22, затем с выхода выходного блока 24 выдается получателю последовательность В двоичных информационных символов. В начале каждого такта обработки необходимо установить счетчик 17 в исходное нулевое состояние, обнулить регистр 22. Перед началом nepeoi о (начального) такта обработки необходимо, кроме перечисленных действий, обнулить накапливающий сумматор 12 и с помощью коммутатора 11 записать в регистр 7 последовательность 2 одинаковых ненулевых значений сигнала из блока 15 постоянной памяти. Последние две операции осуществляются в момент включения питания, а также перед приемом очередного пакета информации по сигналу цикловой синхронизации (при использовании пакетной передачи),

Формула изобретения Устройство для приема дискретных сигналов в каналах с памятью, содержащее блок узловой синхронизации, выход которого подключен к входу блока перебора информационных посылок, первый коммутатор, регистр информационных посылок, выход которого соединен с входом второго коммутатора, блок выбора максимума, выход которого подключен к входу выходного согласующего блока, кодер, выход которого соединен с первым входом формирователя ожидаемых кодовых последовательностей, выход которого подключен к первому входу блока сравнения, и блок из- 5 мерения импульсной реакции канала связи, выход которого подключен к второму входу формирователя ожидаемых кодовых последовательностей, отличающееся тем, что, с целью повышения достоверности при0 ема дискретных сигналов с сверточным кодированием, в него введены четыре регистра значений сигнала, два сумматора, ключ, перемножитель, накапливающий сумматор, нелинейный преобразователь, нор5 мирующий блок, блок контроля и блок постоянной памяти, выходы которого соединены с сигнальными входами первого коммутатора, управляющий вход которого подключен к первому входу накапливающе0 го сумматора, выход которого подключен к входу ключа, выход которого соединен с управляющим входом первого регистра значений сигнала и с входом блока контроля, выход которого соединен с первым входом

5 первого сумматора, выход которого соединен с входом нелинейного преобразователя, выход которого подключен к входу третьего регистра значений сигнала, выходы которого соединены с входами четверто0 го регистра значений сигнала, выход которого подключен к первому входу перемножителя, второй вход которого подключен к выходу первого регистра значений сигнала, сигнальные входы которого под5 ключены к. выходам первого коммутатора, выход перемножителя соединен с вторым входом накапливающего сумматора и с первым входом второго сумматора, второй вход которого подключен к выходу второго

0 коммутатора, выход которого соединен с входом блока выбора максимума, вход блока измерения импульсной реакции канала соединен с вторым входом блока сравнения, выход которого соединен с входом нор5 мирующего блока, выход которого соединен с вторым входом первого сумматора, при этом выходы блока перебора информацией- ных посылок подключены к входам второго регистра значений сигнала, выход которого

0 соединен.с входом кодера, а выход второго сумматора подключен к входу регистра информационных посылок.

Похожие патенты SU1720165A1

название год авторы номер документа
Устройство для приема дискретных сигналов в каналах с памятью 1987
  • Кловский Даниил Давыдович
  • Карташевский Вячеслав Григорьевич
  • Белоус Сергей Анатольевич
SU1653172A1
УСТРОЙСТВО ДЛЯ ДЕМОДУЛЯЦИИ ДИСКРЕТНЫХ СИГНАЛОВ В КАНАЛАХ С ГРУППИРОВАНИЕМ ОШИБОК 1998
  • Карташевский В.Г.
  • Мишин Д.В.
RU2127956C1
Устройство для измерения защищенности сигналов от помех 1989
  • Курносов Валерий Игорьевич
  • Борисов Сергей Геннадиевич
  • Мурашков Александр Константинович
  • Федоренко Владимир Васильевич
  • Сычужников Виктор Борисович
SU1658399A1
Устройство для передачи и приема информации 1987
  • Зарицкий Анатолий Федорович
  • Свалов Юрий Леонидович
  • Зарицкий Александр Федорович
SU1449989A1
Адаптивное телеметрическое устройство 1989
  • Кищенский Сергей Жанович
  • Игнатьев Валерий Эдмундович
  • Крекер Александр Яковлевич
  • Решетников Владимир Александрович
SU1635206A1
Декодер кодов Рида-Соломона 1988
  • Портной Сергей Львович
  • Ковалев Сергей Иванович
  • Тузков Александр Евгеньевич
  • Дейч Аркадий Львович
  • Жиронкин Сергей Борисович
SU1690202A1
Устройство для контроля аналоговых объектов 1989
  • Федоренко Владимир Васильевич
  • Машинистов Александр Владимирович
  • Лысенко Владимир Борисович
SU1718189A1
Система передачи информации перфорированным сверточным кодом с восьмифазной модуляцией 1990
  • Хацкелевич Яков Давыдович
  • Дубова Тамара Федоровна
  • Березкин Владимир Владимирович
SU1795499A1
Анализатор сигнала тактовой синхронизации 1988
  • Белоус Анатолий Васильевич
  • Маслов Евгений Николаевич
SU1587656A1
АВТОМАТИЗИРОВАННОЕ УСТРОЙСТВО КОНТРОЛЯ И ДИАГНОСТИРОВАНИЯ РАДИОЭЛЕКТРОННЫХ ИЗДЕЛИЙ 1998
  • Власов В.И.
  • Пастухов Д.О.
  • Волков С.В.
RU2174699C2

Реферат патента 1992 года Устройство для приема дискретных сигналов в каналах с памятью

Изобретение относится к электросвязи. Цель изобретения - повышение достоверности приема. Устройство для приема диск- ретных сигналов в каналах с памятью содержит блок 1 сравнения, нормирующий блок 2, блок 3 контроля, блок 4 изменения импульсной реакции канала связи, формирователь 5 ожидаемых кодовых последовательностей, сумматоры 6 и 20, регистры 7, 13, 14 и 18 значений сигнала, ключ 8, кодер 9, нелинейный преобразователь 10, коммутаторы 11 и 21. накапливающий сумматор 12, блок 15 постоянной памяти, блок 16 синхронизации, блок 17 перебора информационных посылок, перемножитель 19. регистр 22 информационных посылок, блок 23 выбора максимума и выходной согласующий блок 24. Цель изобретения достигается благодаря отсутствию в устройстве цепей формирования сигнала предыскажения, наличие которого ведет к ошибочным решениям при приеме сигналов. 1 ил. 1 СО С

Формула изобретения SU 1 720 165 A1

SU 1 720 165 A1

Авторы

Кловский Даниил Давыдович

Карташевский Вячеслав Григорьевич

Белоус Сергей Анатольевич

Даты

1992-03-15Публикация

1989-01-05Подача