Изобретение относится к накоплению информации, а именно к устройствам для считывания сигналов взаимодействия.
Известно устройство Для считывания сигналов взаимодействия, содержащее блок запоминания информации, подсоединенный к выходу формирователя управляющих сигналов и к выходной шине.
Недостаток известного устройства для считывания сигналов взаимодействия сострит в малой помехоустойчивости.
Известно также устройство для считывания сигналов взаимодействия, содержащее многоступенчатый делитель частоты, подсоединенный входом к выходу источника тактовых импульсов и соединенный первой группой выходов с входами адресов записи блока буферной памяти, подключен- ного выходами к информационным входам мультиплексора, блок запоминания управляющих сигналов, подсоединенн ый входами адресов считывания к второй группе выходов многоступенчатого делителя частоты, блок запоминания информации и выходную шину.
Недостаток устройства для считывания сигналов взаимодействия состоит в значительной погрешности результата считывания сигналов взаимодействия при большом потреблении энергии.
Цель изобретения - уменьшение погрешности результата считывания сигналов взаимодействия при одновременном снижении потребления энергии.
Поставленная цель достигается тем, что в устройство для считывания сигналов взаимодействия, содержащее многоступенчатый делитель частоты, подсоединенный входом к выходу источника тактовых импульсов и соединенный первой группой выходов с входами адресов записи блока буферной памяти, подключенного выходами с информационным входам мультиплексора, блок запоминания управляющих сигналов, подсоединенный входами адресов считывания к второй группе выходов многоступенчатого делителя частоты, блок запоминания информации и выходную шину, введены дополнительный мультиплексор, подсоединенный тактовым входом к первому выходу многоступенчатого делителя частоты и соединенный первой группой информационных входов с выходами мультиплексора, подсоединенного перым управляющим входом к второму выходу многоступенчатого делителя частоты, фор(Л
4
СО
ю ел
мирователь импульсов тока, соединенный входом с третьим выходом многоступенча- того делителя частоты и подключенный пер- вым и вторым выходами к входам питания соответственно блока запоминания информации и блока запоминания управляющих сигналов, формировательуправляющих сигналов, подсоединенный тактовым входом к четвертому выходу многоступенчатого делителя частоты и соединенный информационными входами с группой входов блока запоминания управляющих сигналов, скремблер, подсоединенный тактовым входом к выходу блока запоминания управляющих сигналов и соединенный адресными входами с третьей группой выходов многоступенчатого делителя частоты, первый регистр сдвига, подсоединенный тактовым входом к пятому выходу многоступенчатого делителя частоты, второй регистр сдвига, подключенный выходом к быходной шине и соединенный входом привязки с выходом источника тактовых импульсов, преобразователь параллельного кода в последовательный, подсоединенный тактовым входом к шестому выходу многоступенчатого делителя частоты, блок объединения, соединенный информационным входом с седьмым выходом многоступенчатого делителя частоты, делитель на полином восьмой степени, подсоединенный тактовым входом к восьмому выходу многоступенчатого делителя частоты, подключенного четвертой группой выходов к входам адресов считывания блока запоминания информации, выходыкоторогосоединены с информационными входами блока буферной памяти, подсоединенного входами адресов считывания к другой группе выходов блока запоминания управляющих сигналов и подключенного выходами к информационным входам мультиплексора, и импульсный речевой информатор, причем мультиплексор соединен вторым управляющим входом с первым выходом формирователя управляющих сигналов, подключенного вторым выходом к входу разрешения дополнительного мультиплексора, выходы которого соединены с группой информационных входов блока объединения и с информационными входами преобразователя параллельного кода в последовательный, подключенного выходом к информационному входу делителя на полином восьмой степени, выход которого соединен с информационным входом блока объединения, подключенного выходами к информационным входам скремблера, выходы которого соединены с информационными входами второго регистра сдвига, а первый регистр сдвига подсоединен информационным входом к выходу импульсного речевого информатора и соединен выходами с второй группой информа- ционных входов дополнительного
5 мультиплексора.
На чертеже изображен один из возможных вариантов предлагаемого устройства для считывания сигналов взаимодействия, представляющего собой цифровой генера 0 тор сигналов взаимодействия.
Устройство содержит многоступенчатый делитель 1 частоты, подсоединенный входом к выходу источника 2 тактовых импульсов и соединенный первой группой вы5 ходов с входами адресов записи блока 3 буферной памяти, подключенного выходами к информационным входам мультиплексора 4, блок 5 запоминания информации, блок 6 запоминания управляющих сигналов
0 и выходную шину 7. При этом блок 6 запоминания управляющих сигналов подсоединен входами адресов считывания к второй группе выходов многоступенчатого делителя 1 частоты. Блок 5 запоминания информа5 ции и блок б запоминания управляющих сигналов могут быть выполнены в виде элементов статической записи, в которые подлежащие записи сигналы заносятся прожиганием.
0 Устройство содержит также дополнительный мультиплексор 8, подсоединенный тактовым входом к первому выходу многоступенчатого делителя 1 частоты и соединенный первой группой информационных
5 входов с выходами мультиплексора 4, формирователь 9 импульсов тока, формирователь 10 управляющих сигналов, скремблер 11, первый регистр 12 сдвига, второй регистр 13 сдвига, преобразователь 14 парал0 лельиого кода в последовательный, блок 15 объединения, делитель 16 на полином восьмой степени и импульсный речевой информатор 17. Мультиплексор 4 подсоединен первым управляющим входом к второму вы45 ходу многоступенчатого делителя 1 частоты. Формирователь 9 импульсов тока соединен входом с третьим выходом многоступенчатого делителя 1 частоты и подключен первым м вторым выходами к входам питания
50 соответственно блока 5 запоминания информации и блока б запоминания управляющих сигналов. Формирователь 10 управляющих сигналов подсоединен тактовым входом к четвертому выходу многосту55 пенчатого делителя 1 частоты и соединен информационными входами с группой входов блока 6 запоминания управляющих сигналов. Скремблер 11 подсоединен тактовым входом к выходу блока б запоминания уп- равляющих сигналов и соединен адресными
входами с третьей группой выходов многоступенчатого делителя 1 частоты Первый регистр 12 сдвига подсоединен тактовым входом к пятому выходу многоступенчатого делителя частоты. Второй регистр 13 сдвига подключен выходом к выходной шине 7 и соединен входом привязки с выходом источника 2 тактовых импульсов. Преобразователь 14 параллельного кода в последовательный подсоединен тактовым входом к шестому выходу многоступенчатого делителя 1 частоты. Блок 15 объединения соединен информацимонным входом с седьмым выходом многоступенчатого делителя 1 частоты. Делитель 16 на полином восьмой степени подсоединен тактовым входом к восьмому выходу многоступенчатого делителя 1 частоты, подключенного четвертой группой выходов к входам адресов считывания блока 5 запоминания информации, выходы которого соединены с информационными входами блока 3 буферной памяти, подсоединенного входами адресов считывания к другой группе выходов блока б запоминания управляющих сигналов и подключенного выходами к информа- ционным входам мультиплексора 4 Мультиплексор 4 соединен вторым управляющим входом с первым ВУ одсм формирователя 10 управляющих сигналов, подключенного вторым выходом к входу разрешения дополнительного мультиплексора 8, Выходы дополнительного мультиплексора 8 соединены с группой информационных входов блока 15 объединения и с информационными входами преобразователя 14 параллельного кода в последовательный, подключенного выходом к информационному входу делителя 16 на полином восьмой степени Выход делителя 16 на полином восьмой степени соединен с информационным входом блока 15 Объединения, подключенного выходами к информационным входам скремблера 11, соединенного выходами с информационными входами второго регистра 13 сдвига, При этом первый регистр 12 сдвига подсоединен информационным входом к выходу импульсного речевого информатора и соединен выходами с второй группой информационных входов дополнительного мул-типлексора 8
Устройство для считывания сигналов взаимодействия работает следующим образом.
В источнике 2 тактовых имгульсов формируется тактоЕа последовательность импульсов имеющая скорость 204J кбит/с и поступающая на вход многоступенчатого делителя 1 частоты. По управляющим ммпульсам, поступающим с многоступенчатого де лителя 1 частоты со скоростью передачи 16 кбит/с, формирователь 8 импульсов тока обеспечивает вырабатывание коротких им- 5 пульсов тока, подаваемых на вход питания блока 5 запоминания информации и на вход питания блока 6 запоминания управляющих сигналов На входы адресов считывания, блока 5 запоминания информации с много0 ступенчатого делителя 1 частоты поступает код считывания. В соответствии с этим кодом считывания в блок 3 буферной памяти вводится из блока 5 запоминания информации записанная в нем информация При на5 личии импульсов питания информация в блоке 5 запоминания информации считывается в параллельном виде синхронно с импульсной последовательностью, имеющей скорость передачи 512 кбит/с В байте счи0 тайной информации содержится по четыре бита двух смежных сигналов, записанных в памяти блока 5 запоминания информации Информация, поступающая из блока 5 запоминания информации, заносится в блок 3
5 буферной памяти в соответствии с параллельным кодом адресов записи, подаваемым на его входы адресов записи с многоступенчатого делителя 1 частоты Информация из бпока 3 буферной памяти вы0 водится на мультиплексор 4, на который подрется сигнап с многоступенчатого делителя 1 частоты Формирователь 10у.,равля ющих сигналов формирует сиг.нгл разрешения, который подается на упрзвля5 ющий вход мультиплексора 4. При этом на информационные вхо,ць формирователя 10 управляющих сигналов поступают сигналы с блока 6 управляющих сигналов, а на тактовый вход - сигнал с многоступенчатого
0 депчтеля 1 частоты На первую группу входов дополнительного мультиплексора 8 через первый регистр 12 сдвига подается информация с импульсного речевого информатора 17 Импульсный речевой информа5 тор 17 обеспечивает обслуживание процесса установления соединений путем передачи абонентзм информации з виде коротких фраз речи записанных в нею заранее Импульсный речевой информатор 7
0 автоматически подключается ,, соответствующему участку ре евого тракта и передает абоненту необходимую информацию, например, фразы Номер изменен, Ждите ответа, Номер не задействован, Линия
5 повреждена Аппарат отключен абонентом
На информационные входы скремблера 11 информация подается или посредством мультиплексора 4, дополнительного мультиплексора 8 и Очокэ 15 объединения с блока
3 буферной памяти, или посредством первого регистра 12, дополнительного мультиплексора 8 и блока 16 объединения с импульсного речевого информатора 17, или посредством блока 15 объединения информация с делителя 16 на полином восьмой степени, на который воздействует преобразователь 14 параллельного кода в последовательный. Сигналы, поступающие на информационные входы скремблера 11, в зависимости от управляющего сигнала из блока 6 запоминания управляющих сигналов или скремблируются, или пропускаются на второй регистр 13 сдвига неизменными. Во втором регистре 13 сдвига осуществляется привязка сигналов, поступающих на его информационные входы, к фронтам импульсов тактовой частоты, поступающим на егр вход привязки с Источника 2 тактовых импульсов С выхода второго регистра 13 на выходную шину 7 поступает сигнал, представляющий собой уплотненный скремблированный цифровой поток со скоростью передачи 1024 кбит/с При этом длительность цикла передачи сигналов взаимодействия определяется требованием формирования всех заданных длительностей и пауз сигналов, необходимых для функционирования электронных цифровых телефонных станций
Формула изобретения
Устройство для считывания сигналов взаимодействия, содержащее многоступенчатый делитель частоты, подсоединенный входом к выходу источника тактовых импульсов и соединенный первой группой выходов с входами адресов записи блока буферной памяти, подключенного выходами к информационным входам мультиплексора, блок запоминания управляющих сигналов, подсоединенный входами адресов считывания к второй группе выходов многоступенчатого делителя частоты, блок запоминания информации и выходную шину, отличающееся тем, что, с целью уменьшения погрешности результата воспроизведения сигналов взаимодействия и уменьшения потребления энергии, в него введены дополнительный мультиплексор, подсоединенный тактовым входом к первому выходу многоступенчатого делителя частоты и соединенный первой группой информационных входов с выходами мультиплексора, подсоединенного первым управляющим входом к второму выходу многоступенчатого делителя частоты, формирователь импульсов тока, соединенный
входом с третьим выходом многоступенчатого делителя частоты и подключенный первым и вторым выходами к входам питания соответственно блока запоминания информации и блока запоминания управляющих сигналов, формирователь управляющих сигналов, подсоединенныйтактовым входом кчет- вертому выходу многоступенчатого делителя частоты и соединенный информа0 ционными входами с группой входов блока запоминания управляющих сигналов, скремблер, подсоединенный тактовым входом к выходу блока запоминания управляющих сигналов и соединенный адресными
5 входами с третьей группой выходов многоступенчатого делителя частоты, первый регистр сдвига подсоединенный тактовым входом к пятому выходу многоступенчатого делителя частоты, второй регистр сдвига,
0 подключенный выходом к выходной шине и соединенный входом привязки с выходом источника тактовых импульсов, преобразователь параллельного кода в последовательный-, подсоединенныйтактовым входом
5 к шестому выходу многоступенчатого делителя частоты, блок объединения, соединенный информационным входом с седьмым выходом многоступенчатого делителя частоты, делитель на полином восьмой степе0 ни, подсоединенный тактовым входом к восьмому выходу многоступенчатого делителя частоты, подключенного четвертой группой выходов к входам адресов считывания блока запоминания информации, выхо5 ды которого соединены с информационными входами блока буферной памяти, подсоединенного входами адресов считывания к другой группе выходов блока запоминания управляющих сигналов
0 и подключенного выходами к информационным входам мультиплексора, и импульсный речевой информатор, причем мультиплексор соединен вторым управляющим входом с первым выходом Формирователя управля5 ющих сигналов, подключенного вторым выходом к входу разрешения дополнительного мультиплексора, выходы которого соединены с группой информационных входов блока объединения и с информационными
0 входами преобразователя параллельного кода в последовательный, подключенного выходом к информационному входу делителя на Иолином восьмой степени, выход которого сседикен с информационным
5 входом блока объединения, подключенного выходами к информационным входам скремблера, выходы которого соединены с информационными входами второго регистра сдвига, а первый регистр сдвига подсое- динен информационным входом к выходу
импульсного речевого информатора и сое- ционных входов дополнительного мульти- динен выходами с второй группой информа- плексора.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для считывания кодов аналоговых сигналов | 1990 |
|
SU1705872A1 |
Устройство для цифровой записи воспроизведения речевой информации | 1990 |
|
SU1771533A3 |
Программируемая линия задержки | 1990 |
|
SU1723656A1 |
Устройство для записи-считывания звуковых сигналов | 1989 |
|
SU1712964A1 |
Устройство для цифровой записи-воспроизведения речевой информации | 1986 |
|
SU1327174A1 |
Устройство для магнитной записи-воспроизведения речевых сигналов | 1990 |
|
SU1739384A1 |
Устройство для цифровой записи-воспроизведения речевой информации | 1987 |
|
SU1490691A1 |
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ И ПЕРЕДАЧИ СИГНАЛОВ КОДОВОЙ РЕЛЬСОВОЙ ЦЕПИ | 1991 |
|
RU2005639C1 |
УСТРОЙСТВО ДЕСКРЕМБЛИРОВАНИЯ | 2006 |
|
RU2310991C2 |
Устройство для тестового контроля цифровых блоков | 1986 |
|
SU1386999A1 |
Изобретение относится к приборостроению и может быть использовано в автоответчиках. Цель изобретения - уменьшение энергопотребления - достигается за счет введения мультиплексора, формирователя импульсов тока, первого и второго регистров сдвига, узлов кодирования и декодирования речевой информации. 1 ил.
Запоминающее устройство | 1985 |
|
SU1305772A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Шеститрубный элемент пароперегревателя в жаровых трубках | 1918 |
|
SU1977A1 |
Авторы
Даты
1992-07-15—Публикация
1990-12-17—Подача