(Л
С
название | год | авторы | номер документа |
---|---|---|---|
СПОСОБ КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ ДАННЫХ ДЛЯ СИСТЕМЫ ПЕРСОНАЛЬНОГО РАДИОВЫЗОВА И ДЕКОДЕР ДЛЯ СИСТЕМЫ ПЕРСОНАЛЬНОГО РАДИОВЫЗОВА | 1994 |
|
RU2108667C1 |
Устройство приемо-передачи двоичной информации | 1982 |
|
SU1019654A1 |
УСТРОЙСТВО КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ С МЯГКИМИ РЕШЕНИЯМИ | 2010 |
|
RU2428801C1 |
СПОСОБ КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ | 2011 |
|
RU2450436C1 |
Декодер | 1978 |
|
SU896614A1 |
УСТРОЙСТВО КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ С ИНТЕГРИРОВАННЫМИ МЯГКИМИ И ЖЕСТКИМИ РЕШЕНИЯМИ | 2011 |
|
RU2450464C1 |
Пороговый декодер сверточного кода | 1986 |
|
SU1443180A1 |
Устройство для исправления стираний | 1989 |
|
SU1633498A1 |
Устройство тактовой синхронизации | 1984 |
|
SU1356248A1 |
Декодер сверточного кода | 1988 |
|
SU1520669A1 |
Устройство содержит: коммутатор 1, сдвигающий регистр 2, два дешифратора 3, 4, два элемента И 5, 6, RS-триггер 7, элемент ИЛИ 8, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, распределитель циклов 10, декодер 11, блок защиты 12. 1-2-3-5-8-10-1-9-11-12-10-12,2-5- 6-7-9, 5-7, 6-8,10-11,2-5, 2-6,2-11.2-10, 2-12. 1 ил.
vj ел ел XI го ю
со
Изобретение относится к технике связи и может использоваться при построении цифровых систем передачи информации с фазовой манипуляцией.
Целью изобретения является устране- ние обратной работы при увеличении количества применяемых кодов.
На чертеже приведена структурная электрическая схема устройства.
Устройство содержит коммутатор 1, сдвигающий регистр 2/Г1е рвый дешифратор 3 (прямой синхронизирующей последовательности), второй дешифратор 4 (обратной синхронизирующей последоватепьности), первый и второй элементы И 5 и б, RS-триг- гер 7, элемент ИЛИ 8, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, распределитель 10 циклов, декодер 11, блок 12 защиты.
Устройство для устранения обратной работы в системах передачи дискретных со- общений с фазовой манипуляцией работает следующим образом.
На вход устройства поступает демоду- лированное кодовое сообщение в прямом или обратном виде, содержащее синхрони- зирующую последовательность (сикхропо- сылку) и кодовые комбинации (кодовые слова). Количество кодовых комбинаций в кодовом сообщении определяется организационными методами в зависимости от объемов передаваемой информации для каждой системы связи и персонально.
Управляющий сигнал с распределителя циклов 10, приходящий на коммутатор 1. не препятствует прохождению кодового сооб- щения на сдвигающий регистр 2, Записываемые в регистр символы кодового сообщения обновляются с поступлением каждого последующего символа. Ввиду того, что нам заранее известна структура син- хронизирующей последовательности, то дешифраторы 3 и 4 построены так, что срабатывают только на прямую и обратную синхропосылки соответственно. В зависимости от вида поступающей синхропосылки срабатывает один из дешифраторов, который формирует импульс, равный по длительности одному символу кодового сообщения. На элементах И 5 и 6 осуществляются стробирование этого импульса син- хронизирующим импульсом с целью разнесения по времени моментов дешифрации синхропосылки и принятия решения о ее приеме. Таким образом, при обнаружении в кодовом сообщении всех признаков синхронизирующей последовательности на элементе И 5 или 6 формируется сигнал, равный по длительности половине периода синхроимпульса и расположенный во второй его части, Под действием этого импульса происходит установка триггера 7, который управляет работой элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9, В случае демодуляции фазомодулированного сигнала кодового сообщения в прямом виде импульс дешифрации формируется по выходу дешифратора 3 и через элемент И 5 триггер 7 устанавливается в состояние низкого уровня сигнала, который воздействуя по первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9 не производит преобразований сигнала, действующего по второму входу. В случае демодуляции сигнала кодового сообщения в обратном (инверсном) виде импульс дешифрации формируется по выходу дешифратора обратной синхропосылки 4 и через элемент И 6 триггер 7 переключается в состояние высокого уровня сигнала, который воздействуя по первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9 осуществляет инверсию сигнала действующего по второму входу.
Таким образом, на вход декодера 11 кодовые слова поступают всегда в прямом виде независимо от того, как они были демодулированы.
Простробированный синхронизирующими импульсами сигнала дешифрации синхропосылки поступает по любому из входов элемента ИЛИ 8 и через него воздействует на вход управления распределителя 10 циклов, при этом распределитель 10 циклов изменяет свое состояние и переходит из режима поиска синхропосылки в режим обработки кодовых слов. По второму выходу распределителя 10 циклов сигнал управления переключается из высокого уровня сигнала - в низкий уровень. При этом коммутатор 1 переключается для передачи кодовых слов через элемент 9 в декодер 11, и отключает информационный поток со входа сдвигающего регистра 2. Одновременно разрешается работа блока 12 защиты сигналов управления с распределителя 10 циклов. Поступающие на информационный вход декодера 11 информационные символы записываются в нем инвертированными синхронизирующими импульсами.
Распределитель 10 циклов по первому выходу выставляет сигнал управления декодеры 11, под действием которого в декодере осуществляется разделение информационной и проверочной частей каждого кодового слова. По окончании записи информационных символов данного кодового слова в декодере 11 происходит формирование проверочных символов под действием инвертированных синхронизирующих импульсов.
Синхронно в декодере 11 происходит посимвольное сравнение сформированных
проверочных символов с поступающими по входу устройства проверочными символами данного кодового слова. При сравнении проверочных символов декодером 11 импульсов ошибки не вырабатывается, а не- сравнение в любом из проверочных символов каждого слова приводит к формированию импульса ошибки, который поступает на соответствующий вход блока 12 защиты для принятия решения.
Декодер 11 выставляет информационную часть кодового сообщения на выход информации устройства. Распределитель 10 циклов вырабатывает из входных синхронизирующих импульсов выходные синхрони- зирующие импульсы для записи информационных символов потребителем информации и выставляет их на выход синхронизирующих импульсов устройства.
В момент обработки последнего симво- ла каждого кодового слова распределитель 10 циклов формирует импульс окончания кодового слова, который поступает на второй вход блока 12 защиты. Если при декодировании данного кодового слова ошибок не обнаружено и импульс ошибки не был сформирован, то на основании этого в блоке 12 защиты путем стробирования синхроимпульсов импульса окончания кодового слова вырабатывается сигнал верно, который сообщает потребителю информации о том, что информация принятого кодового слова ошибок не содержит. Наличие сигнала Верно по приему всех кодовых слов данного кодового сообщения свидетельствует о при- еме всей информации кодового сообщения без ошибок. Обнаружение ошибок декодером 11 в кодовых словах данного кодового сообщения фиксируется в блоке 12 защиты. По накоплению информации о приеме N ко- довых слов, содержащих ошибки, блоком 12 защиты вырабатывается импульс сброса распределителя 10 циклов, который и переводит его в исходный режим поиска синхронизирующей последовательности. В случае обнаружения ошибок в кодовом слове сигнал Верно блоком 12 защиты не вырабатывается.
Формула изобретения Устройство для устранения обратной работы в системах передачи дискретных сообщений с фазовой манипуляцией, содержащее первый и второй дешифраторы, первый и второй элементы И, выходы которых соединены с соответствующими входами элемента ИЛИ, блок защиты и последовательно соединенные распределитель циклов и декодер, отличающее- с я тем, что, с целью устранения обратной работы при увеличении количества применяемых кодов, введены последовательно соединенные коммутатор и сдвиговый регистр, первая и вторая группы выходов которого подключены соответственно к входам первого и второго дешифраторов, а его тактовый вход является входом синхроимпульсов и соединен с первыми входами первого и второго элементов И, распределителя циклов и блока защиты и вторым входом декодера, и последовательно соединенные RS-триггер и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого подключен к третьему входу декодера, второй выход распределителя циклов соединен с вторым входом блока защиты и с первым входом коммутатора, второй вход которого является информационным входом устройства, а второй его выход подключен к второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы первого и вторЪго дешифраторов соединены соответственно с вторыми входам первого и второго элементов И, выходы которых подключены соответственно к R и S-входу RS-триггера, выход элемента ИЛИ соединен с вторым входом распределителя циклов, третий выход которого подключен к третьему входу блока защиты, а четвертый его выход является выходом синхроимпульсов, первый выход декодера соединен с четвертым входом блока защиты, первый выход которого подключен к третьему входу распределителя циклов, второй его выход является выходом Верно, а второй выход декодера является информационным выходом устройства.
Устройство для устранения обратной работы в системах передачи дискретных сообщений с фазовой модуляцией | 1976 |
|
SU599368A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1992-08-15—Публикация
1990-05-21—Подача