Изобретение относится к технике налаживания блоков электрической аппаратуры, а именно к устройствам для контроля логических блоков и может найти применение для программного контроля печатных плат
Известно устройство для контроля логических блоков, содержащее формирователь сигнала ошибки, соединенный с выходной шиной сигнала контроля и с выходной шиной испытательного сигнала
Недостато известного устройства для контроля логических блоков состоит в значительной погрешности результата контроля
Известно также устройство для контроля логических блоков содержащее первый триггер, прямым выходом соединенный с первой выходной шиной устройства, второй триггер, вход t оторого соединен с первой из входных шин устройства третий триггер, вход которого подключен ко «торой входной шине устройства, четвертый и пятый триггеры, инвертор, элемент задержки и вторую выходную шину устройства
Недостато подобного устройства для контроля логических блоков состоит в ограниченных функциональных возможностях, так как он не обеспечивав- возможность
воздействия на выбранные контакты контролируемого логического блока высокочастотной кодовой последовательностью, возможность создания на входном контакте контролируемого логического блока циклической кодовой последовательности произвольной длительности и возможность использования унифицированного блока контроля для задания воздействия на входные контакты контролируемого логического блока и снятия сигналов отклика с выходных контактов контролируемого логического блока
Целью изобретения является расширение функциональных возможностей устройства для контроля логических блоков.
С этой целью в устройство Для контроля логических блоков, содержащее первый триггео, прямым выходом соединенный с первой выходной шиной устройства, второй триггер, вход которого соединен с первой из входных шин устройства, третий триггер, вход которого подключен ко второй входной шине устройства, четвертый и пятый триггеры, инвертор, элемент задержки и вторую выходную шину устройства, введены элемент И, элемент 2И-ИЛИ-НЕ, первый, второй третий и четвертый элементы И-НЕ,
(/)
С
х|
00
4 оо
регистр, и первый и второй ключи, причем выход элемента 2И-ИЛИ-НЕ подключен ко входу первого триггера, прямой выход которого соединен с другим входом третьего триггера, выход которого подключен к первому входу первого элемента И-НЕ, второй вход которого соединен с выходом четвертого триггера, третий вход - с третьей входной шиной устройства, а выход первого элемента И-НЕ соединен со второй выходной шиной устройства и первым выводом второго ключа, второй выход которого соединен с первым выводом первого ключа, второй вывод которого соединен с первым входом регистра, второй вход которого соединен с четвертой входной шиной устройства и с первым входом элемента И, второй вход которого соединен с пятой входной шиной устройства, а выход - с первым входом элемента 2И ИЛИ-НЕ, второй вход которого соединен со входом четвертого триггера и шестой входной шиной устройства, третий вход элемента 2И-ИЛИ- НЕ соединен с седьмой входной шиной устройства, а четвертый - со второй выходной шиной устройства, другой вход первого триггера соединен с выходом элемента задержки, вход которого соединен со второй входной шиной устройства, первый вход второго элемента И НЕ соединен с прямым выходом второго триггера, другой вход которого соединен со входом пятого триггера и выходом третьего элемента И-НЕ, первый вход которого соединен с третьим входом второго элемента И- НЕ и пятой входной шиной устройства вторая входная шина которого соединена со вторым входом второго элемента И-НЕ выход которого соединен с другим входом четвертого элемента И-НЕ, второй вход которого соединен с восьмой входной шиной устройства, а выход - с третьим входом регистра четвертый вход которого соединен с выходом инвертора вход которого соединен с инверсным выходом пятого триггера пятый вход регистра соединен с шестой входной шиной устройства, выход регистра соединен с объединенными выводами ключей а другой вход четвертого триггера соединен с девятой входной шиной устройства
Один из возможных вариантов предлагаемого устройства для контроля логических блоков изображен на чертеже.
Устройство содержит первый триггер 1, прямым выходом соединенный с первой выходной шиной 2 устройства, являющейся выходной шиной сигнала контроля, второй триггер 3, вход которого, представляющий собой инверсный вход установки единицы соединен с первой входной шиной устройства, представляющей собой первую входную шину сигнала управления, третий триггер 5, вход которого, представляющий собой вход синхронизации, подключен ко
второй входной шине б устройства, являющейся первой входной шиной управления, четвертый и пятый триггера 7 и 8, инвертор 9, элемент 10 задержки, вторую выходную шину 11 устройства, являющуюся выходной
0 шиной испытательного сигнала, и третью, четвертую, пятую, шестую, седьмую, восьмую и девятую входные шины 12, 13, 14, 15, 16, 17 и 18 устройства При этом третья, четвертая, пятая и шестая входные шины 12,
5 13, 14 и 15 устройства являются соответственно входной шиной наличия воздействия, второй входной шиной управления, входной шиной команд и входной шиной данных, а седьмая восьмая и девятая входные шины
0 16, 17 и 18 устройства - соответственно входной шиной сигнала опроса, входной шиной тактового сигнала и входной шиной сигнала приема
Устройство содержит также элемент И
5 19 элемент 2И-ИЛИ-НЕ 20, первый, второй, третий и четвертый элементы И-НЕ 21, 22 23 и 24, регистр 25 и первый и второй ключи 26 и 27 Выход элемента 2И-ИЛИ-НЕ 20 подключен ко входу первого триггера 1,
0 прямой выход которого соединен с другим входом третьего триггера 5 Прямой выход третьего триггера 5 подключен к первому входу первого элемента И-НЕ 21, второй вход которого соединен с прямым выходом
5 четвертого триггера 7. Третий вход первого элемента И -НЕ 21 соединен с третьей входной шиной 12 устройства Выход первого элемента И-НЕ 21 соединен со второй выходной шиной 11 устройства и с первым
0 выводом второго ключа 27. Второй вывод второго ключа 27 соединен с первым выви- дом первого ключа 26, второй вывод которого соединен с первым входом регистра 25, представляющим собой вход последовэ5 тельной записи Второй вход регистра 25, представляющий собой вход управления записью, соединен с четвертой входной шиной 13 устройства и с первым входом элемента И 19 Второй вход элемента И 19
0 соединен с пятой входной шиной 14, а выход - с первым входом элемента 2И-ИЛИ- НЕ 20. Второй вход элемента 2И-ИЛИ-НЕ соединен со входом четвертого триггера 7, являющимся информационным входом, и с
5 проводом одной из пар шестой входной шины 15 устройства Третий вход элемента 2И- ИЛИ-НЕ 20 соединен с седьмой входной шиной 16 устройства, а четвертый вход - со второй выходной шиной 11 устройства Другой вход первого триггера 1 являющийся
инверсным входом установки нуля, соединен с выходом элемента 10 задержки, вход которого соединен со второй входной шиной 6 устройства. Первый вход второго элемента И-НЕ 22 соединен с прямым выходом второго триггера 3. Другой вход второго триггера 3, являющийся инверсным входом установки нуля, соединен с входом пятого триггера являющимся инверсным входом установки нуля, и с выходом третьего элемента И-НЕ 23. Первый вход третьего элемента И-НЕ 23 соединен с третьим входом второго элемента И-НЕ 22 и с пятой входной шиной 14 устройства. Вторая входная шина 6 устройства соединена со вторым входом третьего элемента И-НЕ 22, выход которого соединен с другим входом штото триггера 8, являющимся инверсным входом установки единицы. Прямой выход пятого триггера 8 соединен с первым входОм чет- вертого элемента И-НЕ 24. Второй вход которого соединен с восьмой входной шиной 17 устройства, а выход - с третьим входом регистра 25, являющимся инверсным входом синхронизации. Четвертый вход регистра 25, являющийся входом разрешения, соединен с выходом инвертора 9, вход которого соединен с инверсным выходом пятого триггера 8. Пятый вход регистра 25, состоящий из входов параллельной записи, соединен с проводами всех пар шестой входной шины 15 устройства. Выход регистра 25. Выход регистра 25 соединен с объединенными вторым выводом второго ключа 27 и первым выводом первого ключа 26 а другой вход четвертого триггера 7. являющийся инверсным входом синхронизации, соединен с девятой входной шиной 18 устройства. При этом второй вход третьего элемента И-НЕ 23 соединен с седьмой входной шиной 16 устройства.
Работа предлагаемого устройства для контроля логических блоков происходит следующим образом.
Если к устройству подключен входной контакт контролируемого логического блока, то сигналом на девятой входной шине 18 устройства четвертый триггер 7 устанавливается в единичное состояние. При этом четвертый триггер 7 управляет состоянием выхода первого элемента И-НЕ 21. Единичное состояние четвертого триггера 7 соответствует открытому состоянию выхода первого элемента И-Н Е 21, а нулевое состояние четвертого триггера 7 - бестоковому высокоимпедансному состоянию выхода первого элемента И-НЕ 21.
При совпадении сигналов на четвертой и пятой входных шинах 13 и 14 устройства элемент 2И-ИЛИ-НЕ стробирует сигнал.
поступающий с одной из пар шестой входной шины 15 устройства. В результате первый триггер 1 устанавливается в единичное состояние при низком уровне сигнала и не 5. устанавливается при высоком уровне сигнала.
Сигнал, поступающий по второй входной шине 6 устройства, обеспечивает перезапись состояния первого триггера 1 в
0 третий триггер 5 и сброс первого триггера 1 через элемент 10 задержки.
По сигналу, поступающему на третью входную шину 12 устройства, через первый элемент И-НЕ 21 на вторую выходную шину
5 11 устройства поступает испытательный сигнал.
Если к устройству подключен выходной контакт контролируемого логического блока, то сигналом на девятой входной шине 18
0 устройства, четвертый триггер 7 устанавливается в нулевое состояние; что соответствует бестоковому высокоимпедансному состоянию выхода первого элемента И-НЕ 21. Сигнал с выхода первого элемента И-НЕ
5 21 поступает на вторую выходную шину 11 и на элемент 2И-ИЛИ-НЕ 19, через который он проходит по сигналу на седьмой входной шине 16 устройства на первый триггер 1, воздействующий на первую выходную шину
0 2 устройства.
Если на вход контролируемого логического блока необходимо воздействовать высокочастотнойкодовойпоследовательностью, то четвертый триггер
5 7 устанавливают в нулевое состояние, обеспечивающее отключение третьего триггера 5 и первого элемента И-НЕ 21 от второй выходной шины 11 устройства. При этом второй ключ 27 устанавливается в замкну0 тое состояние, обеспечивающее подключение выхода регистра 25 ко второй выходной шине 11 устройства. Запись высокочастотной кодовой последовательности, поступающей по шестой входной шине 15
5 устройства, в регистр 25 производится по сигналу, поступающему на четвертую входную шину 13 устройства.
Сигнал, поступающий по первой входной шине 4 устройства, подается на второй
0 триггер 3, воздействующий на второй элемент И-НЕ 22, на который подаются также сигналы, поступающие по второй и пятой входным шинам 6 и 14 устройства. При конъюнкции второй элемент И-НЕ 22 обеспечи5 вает срабатывание пятого триггера 8. Сигнал с инверсного выхода пятого триггера 8 через инвертор 9 проходит на четвертый вход регистра 25, который переводится по выходу в открытое состояние. Сигнал с прямого выхода пятого триггера 8 подается
на четвертый элемент И-НЕ через который на третий вход регистра 25 проходит высокочастотный тактовый сигнал, поступающий по восьмой входной шине 17, При поступлении сигналов по пятой и седьмой входным шинам устройства третий элемент И-НЕ 23 обеспечивает сброс второго и пятого триггеров 3 и 8, что вызывает перевод регистра 21 в высокоимпедансное состояние по выходу.
При необходимости подачи на вход контролируемого логического блока циклической кодовой последовательности производят замыкание первого и второго ключей26 и 27, что обеспечивает подключение выхода регистра 25 ко второй выходной шине 11 устройства и соединение выхода регистра 25 с его первым входом. При поступлении высокочастотного тактового сигнала на третий вход регистра 25 на вторую выходную шину 11 устройства выводится испытательный сигнал в виде высокочастотной циклической последовательности. Длина всей последоеательности определяется интервалом времени от переднего фронта сигнала, поступающего по второй входной шине 6 устройства, и передним фронтом сигнала, поступающего по седьмой входной шине 16 устройства
Формула изобретения Устройство для контроля печатных логических блоков, содержащее первый триггер, прямым выходом соединенный с первой выходной шиной устройства, второй триггер, инверсный вход которого соединен с первой входной шиной управления устройства, третий триггер, С-вход которого подключен к второй входной шине устройства, четвертый и пятыйтриггеры, инвертор, элемент задержки, первую и вторую выходные шины устройства, отличающееся тем, что. с целью расширения функциональных возможностей, в него введены элемент И, элемент 2И-ИЛИ--НЕ, первый, второй, третий и четвертый элемент И-НЕ, регистр, первый и второй ключи, причем выход элемент 2И- ИЛИ-НЕ подключен к входу первого триггера, прямой выход которого соединен с
входом третьего триггера, выход которого подключен к первому входу первого элемента И-НЕ, второй вход которого соединен с выходом четвертого триггера, третий вход с второй шиной устройства, а выход первого элемента И-НЕ соединен с второй выходной шиной устройства и первым выводом второго ключа, второй вывод которого соединен с первым выводом первого ключа,
второй вывод которого соединен с первым входом регистра, второй вход которого соединен с третьим входом устройства и с первым входом элемента И, второй вход которого соединен с четвертой входной шиной устройства, а выход - с первым входом элемента 2И-ИЛИ-НЕ, второй вход которого соединен с прямым входом четвертого триггера и пятой входной шиной устройства, третий вход элемент 2И-ИЛИ-Н Е соединен с шестой входной шиной устройства, а четвертый - с второй выходной шиной устройства, инверсный вход первого триггера соединен с выходом элемента задержки, вход которого соединен с седьмой входной
шиной устройства и С-входом третьего D- триггера, первый вход второго элемента И- НЕ соединен с прямым выходом второго триггера, инверсный вход которого соединен с инверсным входом пятого триггера и
выходом третьего элемента И-НЕ, первый вход которого соединен с третьим входом второго элемента И-НЕ и четвертой входной шиной устройства, шестой вход которого соединен с вторым входом третьего
элемента И-НЕ, выход которого соединен с прямым входом пятого триггера, прямой выход которого соединен с первым входом четвертого элемента И-НЕ, второй вход которого соединен с восьмой входной шиной устройства, а выход - с третьим входом регистра, четвертый вход которого соединен с выходом инвертора, вход которого соединен с инверсным выходом пятого триггера, пятый вход регистра соединен с
пятой входной шиной устройства, выход регистра соединен с объединенными выводами ключей, С-вход четвертого D-триггера соединен с девятой входной шиной устройства.
8
f7
название | год | авторы | номер документа |
---|---|---|---|
ПРЕОБРАЗОВАТЕЛЬ ИНЕРЦИАЛЬНОЙ ИНФОРМАЦИИ | 2006 |
|
RU2325620C2 |
ДИСКРЕТНЫЙ СОГЛАСОВАННЫЙ ФИЛЬТР | 2014 |
|
RU2589404C2 |
Преобразователь кодов | 1980 |
|
SU917340A1 |
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ТЕМПЕРАТУРЫ | 2003 |
|
RU2253846C1 |
Устройство для сравнения периодов следования импульсов | 1988 |
|
SU1615873A2 |
Устройство декодирования при воспроизведении цифровой магнитной записи | 1990 |
|
SU1778787A1 |
Устройство для отладки программно-аппаратных блоков | 1985 |
|
SU1315984A1 |
АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО ДЛЯ ВЫПОЛНЕНИЯ ДИСКРЕТНОГО ПРЕОБРАЗОВАНИЯ ФУРЬЕ | 1991 |
|
RU2015550C1 |
Автоматический следящий делитель периодов следования импульсов | 1983 |
|
SU1140247A2 |
Источник вторичного электропитания для сети постоянного напряжения | 1990 |
|
SU1786476A1 |
Устройство содержит пять триггеров, элемент задержки 3, элемент И 8, интегратор 12,элемент 2И-ИЛИ-НЕ 17, элемент И-НЕ 18, 19„20 и 21, регистр 22, первый и второй ключи 23 и 24, девять входных шин (5, 7, 9, 13,14, 15, 25, 26, 27), две выходные шины (2, 16) с соответствующими связями 1 ил
Устройство для контроля печатных плат | 1987 |
|
SU1492498A1 |
Кипятильник для воды | 1921 |
|
SU5A1 |
Кипятильник для воды | 1921 |
|
SU5A1 |
Авторы
Даты
1992-12-15—Публикация
1990-01-03—Подача