Изобретение относится к импульсной технике, а именно к преобразователям последовательности импульсов, и может найти применение для синхронизации цифрового сигнала.
Цель изобретения - повышение стабильности частоты при обеспечении регулируемого фазового сдвига.
На чертеже изображен один из возможных вариантов предложенного преобразователя последовательности импульсов.
Преобразователь последовательности импульсов содержит управляемый генератор 1 импульсов, выход которого соединен со входом делителя 2 частоты, входную шину 3, первый триггер 4, элемент 5 совпадения и шину 6 питания.
Преобразователь последовательности импульсов содержит также первую и вторую выходные шины 7 и 8, второй триггер 9, первый и второй диоды 10 и 11. первый и второй транзисторы 12 и 13. первый, второй.
третий, четвертый, пятый, шестой и седьмой резисторы 14-20 и первый, второй, третий и четвертый конденсаторы 21-24. При этом выход делителя 2 частоты соединен с первой выходной шиной 7 и тактовыми входами первого и второго триггеров 4 и 9. Выход второго триггера 9 соединен со второй выходной шиной 8, а D-вход - с входной шиной 3, с первым входом элемента 5 совпадения и с R-аходом первого триггера 4, D-вход которого соединен с шиной 25 лог,1, на которой уровень лог.1 формируется за счет соединения с шиной 6 питания через дополнительный резистор, не изображенный на чертеже. Прямой выход первого триггера 4 соединен с катодом первого диода 10 и с первым выводом первого конденсатора 21. Инверсный выход первого триггера 4 соединен со вторым входом элемента 5 совпадения, выход которого через параллельно-соединенные первый резистор 14 и второй конденсатор 22 соединен с первым выводом второго резистора 15 и
ел
с
00
со к
W
о
СА)
базой первого транзистора 12. Эмиттер первого транзистора 12 через третий резистор 16 соединен со вторым выводом вто- рого резистора 15, с первым выводом четвертого резистора 17 и с шиной 6 питания. Коллектор первого транзистора 12 соединен со входом управления управляемого генератора 1 импульсов, с первыми выводами пятого резистора 18 и третьего конденсатора 23 и с коллектором второго транзистора 13. База второго транзистора 13 соединена с первым выводом шестого резистора 19, со вторым выводом первого конденсатора 21 и через второй диод 11 - со вторым выводом четвертого резистора и с анодом первого диода 10. Эмиттер второго транзистора 13 через седьмой резистор 20 соединен со вторыми выводами шестого резистора 19 и третьего конденсатора 23, а также с общей шиной 26 и с первым выводом четвертого конденсатора 24, второй вывод которого соединен со вторым выводом пятого резистора 18,
Работа предложенного преобразователя последовательности импульсов, используемого в качестве устройства для синхронизации цифрового сигнала в системах связи, происходит следующим образом.
Входная цифровая последовательность, подлежащая восстановлению, поступает по входной шине 3 на первый вход элемента & совпадения, на R-вход первого триггера 4 и на D-вход второго триггера 9, с прямого выхода которого на вторую выходную шину 8 подается выходная цифровая последовательность. На второй вход элемента 5 совпадения с выхода делителя 2 частоты поступают импульсы тактовой частоты, получаемые делением на два частоты следования импульсов, подаваемых с выхода управляемого генератора 1 импульсов. При этом импульсы тактовой частоты подаются также на первую выходную шину 7.
Элемент 5 совпадения формирует на его выходе цифровую последовательность, которая с точностью до инверсии повторяет части входной цифровой последовательности, предшествующие активным фронтам импульсов тактовой частоты на выходе делителя 2 частоты. Первый триггер 4 формирует на его прямом выходе цифровую последовательность, которая повторяет части входной цифровой последовательности, следующие за активными фронтами импульсов тактовой частоты на выходе делителя 2 частоты. Цифровая последовательность с выхода элемента 5 совпадения проходит через первый резистор 14 на базу первого транзистора 12. Первый транзистор 12 за время каждой нулевой посылки этой цифровой последовательности совместно с вторым и третьим резисторами 14 и 15 производит заряд третьего конденсатора 23, который совместно с пятым резистором 18
и четвертым конденсатором 24 образует фильтр нижни х частот второго порядка. При этом второй конденсатор 22 обеспечивает уменьшение времени задержки появления и пропадания тока заряда третьего конденсатора 23. Цифровая последовательность с прямого выхода первого триггера 4 передается посредством первого и второго диодов 10 и 11 и первого конденсатора 21 на базу второго транзистора 13, который совместно
с четвертым, шестым и седьмым резисторами 71,19 и 20 обеспечивает разряд третьего конденсатора 23 за время каждой единичной посылки этой цифровой последовательности. При этом первый и второй диоды 10
ц 11 образуют переключатель базового тока второго транзистора ,13.
За каждую единичную посылку входной цифровой последовательности третий конденсатор 23 сначала заряжается посредстеом первого транзистора 12, а затем разряжается посредством второго транзистора 13. При этом остаточное напряжение на третьем конденсаторе 23 определяется положением активных фронтов импульсов
тактовой частоты на выходе делителя 2 частоты относительно соответствующих единичных посылок входной цифровой последовательности. Это остаточное напряжение на третьем конденсаторе 23 обеспечивает изменение частоты следования импульсов, вырабатываемых управляемым генератором 1 импульсов. Это изменение частоты следования импульсов управляемого генератора 1 импульсов происходит
таким образом, что активные фронты импульсов тактовой частоты на выходе делителя 1 частоты занимают заранее заданное положение относительно соответствующих единичных посылок входной
цифровой последовательности, В частном случае активный фронт каждого импульса тактовой частоты появляется после начала соответствующей единичной посылки входной цифровой последовательности через
интервал времени, равный половине длительности этой посылки.
Формула изобретения Преобразователь последовательности импульсов, содержащий управляемый генератор импульсов, выход которого соединен с входом делителя частоты, входную шину, первую выходную шину, первый триггер и элемент совпадения, отличающийся тем. что. с целью повышения стабильности
j4acTOTbt при обеспечении регулируемого фазового сдвига, в него введены вторая выходная шина, второй триггер, диоды, транзисторы, резисторы и конденсаторы, причем выход делителя частоты соединен с первой выходной шиной и тактовыми входами первого и второго триггеров, выход второго триггера соединен с второй выходной шиной, а D-вход - с входной шиной, первым входом элемента совпадения и R-входом первого триггера, D-вход которого соединен с шиной логической единицы, прямой выход - с катодом первого диода и первым выводом первого конденсатора, а инверсный выход - с вторым входом элемента совпадения, выход которого через параллельно соединенные первый резистор и второй конденсатор соединен с первым выводом второго резистора и базой первого транзистора, эмиттер которого через третий резистор соединен с вторым выводом второго резистора, первым выводом четвертого резистора и шиной питания, а коллектор - с
входом управления управляемого генератора импульсов, с первыми выводами пятого резистора и третьего конденсатора и коллектором второго транзистора, база которого соединена с первым выводом шестого
резистора, с вторым выводом первого конденсатора и через второй диод с вторым выводом четвертого резистора и анодом первого диода, а эмиттер через седьмой резистор - с вторыми выводами шестого резистора и
третьего конденсатора, а также с общей шиной и первым выводом четвертого конденсатора, второй вывод которого соединен с вторым выводом пятого конденсатора.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для выделения тактовой частоты при воспроизведении цифрового сигнала | 1991 |
|
SU1770985A1 |
Устройство для формирования сигнала ошибки цикловой синхронизации | 1990 |
|
SU1828566A3 |
Устройство для цикловой синхронизации | 1990 |
|
SU1786675A1 |
УСТРОЙСТВО ДЛЯ СОГЛАСОВАННОГО СОЕДИНЕНИЯ ДВУХПРОВОДНОГО И ЧЕТЫРЕХПРОВОДНОГО ТРАКТОВ | 1992 |
|
RU2014735C1 |
Устройство для формирования импульсов | 1990 |
|
SU1775850A1 |
Устройство для формирования импульсов ответа | 1989 |
|
SU1709499A1 |
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ | 1992 |
|
RU2018943C1 |
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ КОДА | 1991 |
|
RU2010428C1 |
Устройство для разъединения и объединения цифровых каналов | 1990 |
|
SU1713107A1 |
ТАЙМЕР С КОНТРОЛЕМ | 1990 |
|
RU2037872C1 |
Использование: преобразователь последовательности импульсов может использоваться в устройствах связи и в автоматике для синхронизации принимаемой информации в виде последовательного кода. Сущность изобретения: устройство содержит управляемый генератор импульсов, делитель частоты, триггер, элемент совпадения, входную шину и шину питания. В преобразователе последовательности импульсов также имеются триггер, диоды, транзисторы, резисторы, конденсаторы. 1 ил.
Умножитель частоты следования импульсов | 1983 |
|
SU1119165A1 |
Умножитель частоты следования импульсов | 1985 |
|
SU1279058A2 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1993-04-30—Публикация
1990-05-24—Подача