Устройство для формирования импульсов ответа Советский патент 1992 года по МПК H03K3/37 H03K5/153 

Описание патента на изобретение SU1709499A1

О

ю

Изобретение относится к вычислительной технике, в частности к устройствам для формирования импульсов ответа, и может, например, найти применение в устройствах управления цифрового телефонного аппарата.

Известно устройство для формирования импульсов ответа, содержащее триггеры, элементы И и элементы НЕ, включенные между входной шиной информации и выХОДНОЙШИНОЙ.

Недостаток известного устройства для формирования импульсов ответа состоит в значительной погрешности формирования импульсов ответа./

Наиболее близким по технической сущности к предлагаемому является устройство для формирования импульсов ответа, содержащее первый триггер, подключенный прямым выходом к первому входу первого элемента И-НЕ, второй триггер, соединенный прямым выходом с первым входом второго элемента И-4ЧЕ, третий триггер, подключенный прямым выходом.к выходной шине, первый элемент НЕ, вход которого подсоединен к первым выводам;диода и резистора, второй, третий и четвертый элементы НЕ, конденсатор, входную шину информации и шину уровня логической единицы.

Недостатком подобного устройства для формирования импульса ответа является значительное потребление энергии вследствие сложного конструктивного решения и непрерывности работы ус1;ройства.

Целью изобретения является уменьшение потребления энергии при формировании импульсов ответа на кодовые комбинации.

С этой целью в устройство формирования сигнала ответа, содержащее первый триггер, подключенный прямым выходом к первому входу первого элемента И-НЕ, второй триггер, соединенный прямым выходом с прямым входом второго элемента И-НЕ, третий триггер, подключенный прямым выходом к выходной шине, первый элемент НЕ, вход которого подсоединен к первым выводам диода и резистора, второй, третий и четвертый элементы НЕ, конденсатор, входную шину информации и шину уровня логической единицы, введены четвертый триггер, по ;соедИненный информационным входом к пр:ямому ВЫХОДУ второго триггера и соединенный инверсным выходом с вторым входом первого элемента И-НЕ, подключенного выходом к информационному входу третьего триггера и соединенного третьим входом с выходом второго элемента И-НЕ, второй вход которого подсоединен

к выходу второго элемента НЕ, снабженного соединенной с его входом входной шиной сигнала расширения, первый элемент ИЛИНЕ, подсоединеннь1й первым и втррым входами соответственно к входной шине информации и к выходу третьего элемента НЕ, снабженного соединенной с его входом входной шиной начальной установки, которая подключена к входу установки единицы третьего триггера, соединенного входом установки нуля с шиной уровня логической единицы, подключенной к четвертому входу первого элемента И-НЕ, второй элемент ИЛИ-НЕ, снабженный соединенной с его первым входом входной шиной сигнала передачи и подключенный выходом к информационному входу первого триггера, соединенного прямым выходом с информационным входом второго триггера, третий элемент ИЛИ-ЯЕ, снабженный подсоединенной к его первому входу входной шиной сигнала разрешения и подключенный выходом к входу первого элемента НЕ, соединенного выходом с первым выводом конденсатора, с инверсным входом синхронизации , третьего триггера с входом четвертого элемента НЕ, выход которого подключен к прямому входу синхронизации третьего триггера, первый и второй дополнительные резисторы, подсоединенные первыми выводами к вторым выводам соответственно диода и резистора, и пятый триггер, причем выход первого элемента ИЛИ-НЕ подключен к входам установки нуля первого, второго, четвертого и пятого триггеров, соединенных прямыми входами синхронизации с, выходом первого элемен та НЕ и подсоединенных инверсными входами синхронизации к выходу четвертого элемента НЕ, второй выход третьего элемента ИЛИ-НЕ соединен с вторыми выводами , конденсатора и первого и второго дополнительных резисторов, а прямой выход четвертого триггера подключен к информационному входу пятого триггера, соединённого прямым выходом с вторым входом второго элемента ИЛИ-НЕ.

На фиг. 1 изображено предлагаемое устройство для формирования импульса ответа; на фиг. 2 - временные диаграммы его работы.

Предлагаемое устройство содержит первый триггер 1, подключенный прямым выходом к первому входу первого элемента И-НЕ 2, второй триггер 3, соединеннь1й прямым выходом с первым входом второго элемента И-НЕ 4, третий триггер 5, подключенный прямым выходом выходной шине 6, первый элемент НЕ 7, вход которого подсоединен к первым выводам диода 8 и резистора 9, второй, третий и четвертый элементы НЕ 10, 11 и 12, конденсатор 13, входную шину 14 информации и шину 15 уровня логической единицы. Предлагаемое устройство содержит также четвертый триггер 16, подключенный информационным входом к прямому выходу втррого триггера 3 и соединенный инверсным выходом с вторым входом первого элемента И-НЕ 2, подключенного выходом к информационному входу третьего триггера 5 и соединенного третьим входом с выходом второго элемента И-НЕ 4, второй вход которого подсоединен к выходу второго элемента НЕ 10, снабженного соединенной с его входом входной шиной 17 сигнала расширения, пятый триггер 18,первый, второй и третий элементы ИЛИ-НЕ 19, 20 и 21 и первый и второй дополнительные резисторы 22 и 23.

Первый элемент ИЛИ-НЕ 19 подсоеди. нен первым и вторым входами соответственно к входной шине 14 информации и к выходу третьего элемента НЕ 11, снабженного соединенной с его входом входной шиной 24 начальной установки, которая подключена к входу установки единицы третьего триггера 5, соединенного входом установки нуля с шиной 15 уровня логической единицы, подключенной к четвертому входу первого элемента И-НЕ 2. Второй элемент ИЛИ-НЕ 20 снабжен соединенной с его первым входом входной шиной 25 сигнала передачи и подключен выходом к информационному входу первого триггера 1, соединенного прямым выходом с информационным входом второго триггера 3. Третий элемент ИЛИ-НЕ 21 снабжен подсоединенной к его первому входу входной шиной 26 сигнала разрешения и подключен выходом к входу первого элемента НЕ 7, соединенного выходом с первым выводом конденсатора 13, с инверсным входом синхронизации третьего триггера Бис входом четвертого элемента НЕ 12, выход которого подключен к прямому входу синхронизации третьего триггера 5. Первый и второй дополнительные резисторы 22 и 23, подсоединенные первыми выводами к вторым выводам соответственно диода 8 и резистора 9. Выход первого элемента ИЛИ-НЕ 19 подключен к входам установки нуля первого, втррого, четвертого и пятого триггеров 1,3, 16 и 18, соединенных прямыми входами синхронизации с выходом первого элемента НЕ 7 и подсоединенных инверсными входами синхронизации к выходу четвертого элемента НЕ 12. Второй вход третьего элемента ИЛИНЕ 21 соединен с вторыми выводами конденсатора 13 и первого и второго дополнительных резисторов 22 и 23. Прямой выход четвертого триггера 16 подключен к информационному входу пятого . триггера 18, соединенного прямым выходом с вторым входом второго элемента 5 ИЛИ-НЕ 20.

Работа предлагаемого устройства происходит следующим образом.

По входной шине 25 сигнала передачи поступает импульс логического нуля на первый вход второго элемента ИЛИ-ИН 20, на второй вход которого поступает уровень логического нуля с прямого выхода пятого триггера 18, находящегося в исходном состоянии. На выходе второго элемента ИЛИ5 НЕ 20 возникает уровень логической единицы, который поступает на информационный вход первого триггера 1, на прямой и инверсный входы синхронизации которого поступают импульсы соответственно с первого элемента НЕ 7 и четвертого элемента НЕ 12 генератора высокой частоты, собранного на третьем элементе ИЛИ-НЕ 21, первом элементе НЕ 7, четвертом элементе НЕ 12 и дополнительных резисторах 9, 23. 22,

5 диоде 8, конденсаторе 13. Период следования импульсов генератора равен минимальной длительности информационного сигнала Т1. Управление генератором осуществляется сигналом логического нуля по шине 26 разрешения, воздействующим на третий элемент ИЛИ-НЕ 21 генератора. На прямом выходе первого триггера 1 возникает уровень логической единицы, заде|эжанный на 0,5 Т1 относительно отрицательного

5 фронта информационного сигнала. С приходом второго импульса с генератора высокой частоты сигнал переписывается на выход второго триггера 3, задержанный на 1,5 Т1 относительно информационного сигнала, с

0. приходом третьего импульса с генератора сигнал переписывается на выход четвертого триггера 16с задержкой 2,5 Т1 относительно информационного сигнала, на выход пятого триггера 18 переписывается сигнал,

5 задержанный на 3,5 Т1. Установка в исходное состояние первого, второго, четвертого и пятого триггеров 1,3, 16 и 18 осуществляется сигналом начальной установки по шине 24 начальной установки или сигналом информации с шины 14 информации через третий элемент НЕ 11 и первый элемент ИЛИ-НЕ 19. Если на шине 17 расширения уровень логической единицы, то на выходе второго элемента НЕ 10 - не мешающий

5 уровень для второго элемента И-НЕ 4. На входы первого элемента И-НЕ 2 приход$гг сигналы с первого триггера .1, с четвертого триггера 16, с выхода второго элемента ИНЕ 4 и с шины 15 уровня логической едини14Ы. На выходе первого элемента И-НЕ 2

возникает импульс логического нуля длительностью Т1, задержанный относительно информационного Сигнала на 0,5 JL Этот сигнал поступает на информационный вход третьего триггера 5. На прямой и инверсный входы третьего триггера 5 поступают импульсы с четвертого элемента НЕ 12 и с первого элемента НЕТ генератора высокой частоты. На выходе третьего триггера 5 возникает импульс логического нуля, задержанный относительно отрицательного фронта информационного сигнала на Т1 и длительностью также Т1. Если на шине 17 разрешения поисутствует уровень логического нуля, то сигнал с выхода второго элемента И-НЕ 4 имеет уровень логической единицы и при сравнении на первом элементе И-НЕ 2 возникает импульс логического нуля длительностью 2 Т1, который переписывается на прямой выход третьего триггера 5.

Технико-экономическая эффективность предлагаемого устройства для формирования импульсов ответа связана с уменьшением потребления энергии. Последнее при прочих равных условиях позволяет снизить стоимость предлагаемого устройства для формирования импульсов ответа. Формула изобретения Устройство для формирования импульсов ответа, содержащее первый триггер, подключенный прямым выходом к первому входу первого элемента И-НЕ, второй триггер, соединенный прямым выходом с первым входом второго элемента И-НЕ, третий триггер, подключенный прямым выходом к выходной шине, первый элемент НЕ, вход которого подсоединен к первым выводам диода и резистора, второй, третий и четвертый элементы НЕ, конденсатор, входную шину информации и шину уровня логической единицы, отличающееся тем, что, с целью уменьшения потребления энергии при формировании импульсов ответа на кодовые комбинации, в него введены четвертый триггер, подсоединённый информационным входом к прямому выходу второго триггера и соединенный инверсным выходом с вторым входом первого элемента И-НЕ, подключенного выходом к информационному входу третьего триггера и соединенного третьим входом с выходом второго элемента И-НЕ, второй вход которого подсоединён к выходу второго элемента

НЕ, снабженного соединенной с его входом входной шиной сигнала расшире.ния, первый элемент ИЛИ-НЕ, подсоединенный первым и вторым входами соответственно к входной шине информации и к выходу

третьего элемента НЕ, снабженного соединеной с его входом входной шиной начальной установки , которая подключена к входу установки единицы третьего триггера, соединенного входом установи нуля с шиной

уровня логической единицы, подключенной к четвертому входу первого элемента И-НЕ, второй элемент ИЛИ-НЕ, снабженный соединенной с его первым входом входной шиной сигнала передачи и подключенный

выходом к информационному входу первого триггера, соединенного прямым выходом с информационным входом второго триггера, третий элемент ИЛИ-НЕ, снабженный подсоединенной К-его первому входу входной

шиной сигнала разрешения и подключенный выходом к входу первого элемента НЕ, соединенного выходом с первым выводом конденсатора, с инверсным входом синхронизации третьего триггера и с входом четвертого элемента НЕ, выход которого подключен к прямому входу синхронизации третьего триггера, первый и второй дополнительные резисторы, подсоединенные первыми выводами к вторым выводам соответственно диода и резистора, и пятый триггер, причем выход первого элемента ИЛИ-НЕ подключен к входам установки нуля первого, второго, четвертого и пятого триггеров, соединенных прямыми входами

синхронизации с выходом первого элемента НЕ и подсоединенных инверсными входами синхронизации к выходу четвертого элемента НЕ, второй выход третьего элемента ИЛ И-НЕ соединен с вторыми выводами конденсатора и первого и второго дополнительных резисторов, а прямой выход четвертого триггера подключен к информационному входу пятого триггера, соединенного прямым выходом с вторым

входом второго элемента ИЛИ-НЕ.

(7 J LnJlJ Lnjn r IJnriJlJl-rLrLr

ff jrbnJTriJi rLrL jnjojijnjarLru

Похожие патенты SU1709499A1

название год авторы номер документа
Устройство для синхронизации воспроизведения цифровой магнитной записи 1986
  • Цвентух Федор Андреевич
  • Новиков Борис Васильевич
  • Яковлев Юрий Сергеевич
  • Далидович Владимир Иванович
  • Коновалов Игорь Васильевич
SU1337918A1
Устройство для выделения тактовой частоты при воспроизведении цифрового сигнала 1991
  • Добровольский Владимир Георгиевич
SU1770985A1
Устройство для синхронизации воспроизведения цифровой магнитной записи 1985
  • Цвентух Федор Андреевич
  • Новиков Борис Васильевич
  • Юрасов Александр Алексеевич
  • Яковлев Юрий Сергеевич
SU1278941A1
Частотно-фазовый детектор 1990
  • Тукмаков Павел Константинович
  • Павлов Николай Илларионович
  • Юсупов Энвер Наильевич
  • Дмитриев Геннадий Никифорович
SU1775844A1
УСТРОЙСТВО ДЛЯ ПРИЕМА, ПРЕОБРАЗОВАНИЯ И СИНХРОНИЗАЦИИ ЦИФРОВОГО ДИФФЕРЕНЦИАЛЬНОГО СИГНАЛА 2004
  • Киселев Евгений Федорович
RU2279182C1
Сравнивающее устройство 1986
  • Власов Геннадий Сергеевич
  • Князев Юрий Александрович
SU1370756A1
Устройство фиксации переходов через нуль периодического сигнала 1984
  • Мишин Владимир Александрович
  • Соловьева Екатерина Александровна
SU1187145A1
ЭЛЕКТРОННЫЙ ДВОИЧНО-КОДОВЫЙ ЗАМОК 1995
  • Ермаков Алексей Иванович
RU2075584C1
Способ детектирования манипулированных по частоте и фазе сигналов воспроизведения цифровой магнитной записи и устройство для его осуществления 1987
  • Кот Борис Никифорович
  • Корень Юрий Николаевич
SU1529282A1
Устройство для декодирования данных 1988
  • Иванов Анатолий Петрович
  • Казаков Александр Рафаилович
  • Сапин Владимир Ефимович
SU1629912A1

Иллюстрации к изобретению SU 1 709 499 A1

Реферат патента 1992 года Устройство для формирования импульсов ответа

Изобретение относится.к вычислительной технике и может найти применение для формирования импульсов ответа. Цель изобретения - уменьшение потребления энергии при формировании импульсов ответа на кодовые комбинаций. Цель достигается за счет того, что в устройство для формирования импульсов ответа, содержащее три триггера 1, 3, 5, два элемента И-НЕ 2 и 4, элементы НЕ 7, 10, 11 и 12, введены четвертый 16 и пятый 18 триггеры и элементы ИЛ И-НЕ 19 и 21. Устройство также содержит диод 8, конденсатор 13, резисторы 9, 22. 23. 2 ил.

Формула изобретения SU 1 709 499 A1

Документы, цитированные в отчете о поиске Патент 1992 года SU1709499A1

Патент США № 4751631,кл
Способ получения мыла 1920
  • Петров Г.С.
SU364A1
Паровоз для отопления неспекающейся каменноугольной мелочью 1916
  • Драго С.И.
SU14A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 709 499 A1

Авторы

Абугов Гелий Петрович

Прохоров Владимир Анатольевич

Рахман Арон Моисеевич

Даты

1992-01-30Публикация

1989-12-19Подача