Устройство для формирования сигнала ошибки цикловой синхронизации Советский патент 1993 года по МПК H04L7/04 

Описание патента на изобретение SU1828566A3

СО

ю

СО

ел о о

со

Изобретение относится к технике электрической связи, а именно к устройствам для формирования сигнала ошибки синхронизации, и может найти применение для цикловой синхронизации передаваемой информации,

Цель изобретения - повышение точности формирования сигнала ошибки цикловой синхронизации.

На чертеже изображен один из возможных вариантов предлагаемого устройства для формирования сигнала ошибки цикловой синхронизации.

Устройство содержит первый триггер 1, конденсатор 2, первый вывод которого соединен с общей шиной 3. а также первый, второй, третий и четвертый резисторы 4-7.

Устройство содержит также первый, второй и третий диоды 8, 9 и 10, первый, второй и третий элементы ИЛИ-НЕ 11, 12 и 13, элемент И-НЕ 14 и второй триггер 15. При этом первый вывод первого резистора 4, аноды первого и второго диодов 8 и 9 и катод третьего диода 10 соединены со вторым выводом конденсатора 2 и с информационным входом второго триггера 15. Прямой и инверсный выходы второго триггера 15 соединены соответственно с первым входом первого элемента ИЛИ-НЕ 11 и с первым входом элемента И-НЕ 14, выход которого соединен с катодом первого диода 8 через второй резистор 5. Второй вход элемента И- НЕ 14 соединен со вторым входом первого элемента ИЛИ-НЕ 11, с первым входом второго элемента ИЛИ-НЕ 12 и с инверсным выходом первого триггера 1. Прямой выход первого триггера 1 соединен с первым входом третьего элемента ИЛИ- НЕ 13, с другим выводом первого резистора 4 и с первым выводом третьего резистора 6. Второй вывод третьего резистора 6 соединен с катодом второго диодз 9, а выход первого элемента ИЛИ-НЕ 11 соединен через четвертый резистор 7 с анодом третьего диода 10. Выходы второго и третьего элементов ИЛИ-НЕ 12 и 13 соединены соответственно со входом установки Г и со входом установки О первого триггера 1, Информационный и тактовый входы первого триггера 1 являются соответственно информационным входом 16 устройства и тактовым входом 17 устройства. Тактовый вход второго триггера 15 является входом 18 сигнала опроса устройства. Соединенные между собой вторые входы второго и третьего элементов ИЛИ-НЕ 12 и 13 являются входом 19 сигнала ожидания импульса цикловой синхронизации устройства, а прямой выход еторого триггера 15 является выходом 20 устройства.

Работа предложенного устройства для формирования сигнала ошибки цикловой синхронизации происходит следующим образом.

Со входа 19 сигнала ожидания импульса

цикловой синхронизации устройства на вторые входы второго и третьего элементов ИЛИ-НЕ 12 и 13 поступает сигнал ожидания импульса цикловой синхронизации, который представляет собой последовательность импульсов длительностью в один период сигнала тактовых импульсов, поступающих с тактового входа 17 устройства, и периодом повторения, равным периоду сле5 дования импульсов цикловой синхронизации. Когда сигнал ожидания импульса цикловой синхронизации переходит в состояние лог, 1, на выходах второго и третьего элементов ИЛИ-НЕ 12и Сформируется

0 уровень лог. О, который поступает на входы установки О и 1 первого триггера 1. При этом по положительному фронту сигнала тактовых импульсов, поступающего с тактового входа 17 устройства на тактовый вход

5 первого триггера 1, в него записывается информация, подаваемая на его информационный вход с информационного входа 16 устройства. После перехода сигнала ожидания импульса цикловой синхронизации в со0 стояние лог. О на выходе второго элемента ИЛИ-НЕ 12 или на выходе третьего элемента ИЛИ-НЕ 13 в зависимости от информации, записанной в первом триггере 1, формируется уровень лог. 1, который по5 ступает на вход установки 1 или вход уста- новки О первого триггера 1 и будет подтверждать состояние последнего до следующего появления уровня лог. 1 на входе 19 сигнала ожидания импульса цикловой

0 синхронизации.

В режиме слежения за синхронизмом второй триггер 15 находится в состоянии лог. Г, а конденсатор 2 заряжен. Если на ожидаемой позиции циклового синхрониз1

5 ма вместо посылки лог. Г, будет принята посылка лог. О, то первый триггер 1 установится в состояние лог. О и начнется разряд конденсатора 2 через второй диод 9 и третий резистор 6, а также через первый

0 резистор 4. Если на ожидаемой позиции синхроимпульса в информационном сигнале будет принята посылка лог. 1, то первый триггер 1 перейдет в состояние лог. 1 и начнется подзаряд конденсатора 2 через

5 первый резистор 4. Если сбои синхроимпульса будут редкими, то разряд конденсатора 2 через третий резистор 6 и второй диод 9 будет компенсироваться зарядом этого конденсатора 2 через первый резистор 4. Если сбои синхроимпульса будут чзстыми или если на ожидаемой позиции синхроимпульса будет принято подряд три-четыре посылки лог. О, то напряжение на конденсаторе 2 упадет ниже порогового значения и по положительному фронту сигнала опроса, приходящего с входа 18 сигнала опроса устройства, второй триггер 15 установится в состояние лог, 0. а устройство перейдет в режим поиска синхроимпульса.

В режиме поиска синхроимпульса второй триггер 15 находится в состоянии лог. О, а конденсатор 2 разряжен. Если на ожидаемой позиции синхроимпульса принима- ется посылка лог, 1, то первый триггер 1 переходит в состояние лог. 1, а на выходе элемент И-НЕ 14 устанавливается уровень лог. 1 и начинается заряд конденсатора 2 через второй резистор 5 и первый диод 8. При этом постоянная времени заряда составляет семь-восемь периодов следования импульсов цикловой синхронизации. Если на ожидаемой позиции синхроимпульса будет принято подряд семь-восемь по- сылок лог. 1, то заряд на конденсаторе 2 превысит пороговое значение, а второй триггер 15 по положительному фронту сигнала опроса перейдет в состояние лог. 1, а устройство - в режим слежения за синхронизмом. Если в режиме поиска синхроимпульса на ожидаемой позиции синхроимпульса принята посылка лог. О, то первый триггер 1 перейдет в состояние лог. О и произойдет быстрый раз- ряд конденсатора 2 через четвертый резистор 7 и третий диод 10 посредством первого элемента ИЛИ-НЕ 11, на первый вход которого поступает уровень лог. 1 с инверсного выхода вто- рого триггера 15, а на второй вход - уровень лог. 1 с инверсного выхода первого триггера 1.

0

5 0 5 0 5 0

Формула изобретения Устройство для формирования сигнала ошибки цикловой синхронизации, содержащее первый триггер, конденсатор, первый вывод которого соединен с общей шиной, а также первый, второй, третий и четвертый резисторы, отличающееся тем, что, с целью повышения точности формирования сигнала ошибки цикловойсинхронизации, в него введены диоды, элементы ИЛИ-НЕ, элемент И-НЕ и второй триггер, при этом первый вывод первого резистора, аноды первого и второго диодов и катод третьего диода соединены с вторым выводом конденсатора и с информационным входом второго триггера, прямой и инверсный выходы которого соединены соответственно с первым входом первого элемента ИЛИ-НЕ и с первым входом элемента И-НЕ, выход которого соединен с катодом первого диода через второй резистор, а второй вход элемента И-НЕ соединен с вторым входом первого элемента ИЛИ-НЕ, с первым входом второго элемента ИЛИ-НЕ и с инверсным выходом первого триггера, прямой выход которого соединен с первым входом третьего элемента ИЛИ-НЕ, с другим выводом первого резистора и с первым выводом третьего резистора, второй вывод которого соединен с катодом второго диода, выход первого элемента ИЛИ-НЕ соединен через четвертый резистор с анодом третьего диода, а выходы второго и третьего элементов ИЛИ-НЕ соединены соответственно с входами установки в 1 и О, первого триггера, информационный и тактовый входы которого являются информационным и тактовым входами устройства, входами сигнала опроса и сигнала цикловой синхронизации которого являются соответственно тактовый вход второго триггера и соединенные между собой вторые входы второго и третьего элементов ИЛИ-НЕ.

Похожие патенты SU1828566A3

название год авторы номер документа
Преобразователь последовательности импульсов 1990
  • Александров Сергей Александрович
SU1813230A3
Устройство для цикловой синхронизации 1990
  • Макеев Александр Александрович
SU1786675A1
Устройство для выделения тактовой частоты при воспроизведении цифрового сигнала 1991
  • Добровольский Владимир Георгиевич
SU1770985A1
Устройство для цикловой синхронизации 1991
  • Кордонский Борис Шлемович
SU1836809A3
Устройство для цикловой синхронизации 1990
  • Абугов Гелий Петрович
  • Кордонский Борис Шлемович
SU1706049A1
УСТРОЙСТВО ДЛЯ ПРИЕМА ЦИФРОВОГО СИГНАЛА ИЗ ДВУХПРОВОДНОЙ ЛИНИИ ДУПЛЕКСНОЙ СВЯЗИ 1992
  • Абугов Г.П.
  • Поляк М.У.
RU2048688C1
Устройство для формирования импульсов ответа 1989
  • Абугов Гелий Петрович
  • Прохоров Владимир Анатольевич
  • Рахман Арон Моисеевич
SU1709499A1
Устройство для селекции сигнала вызова 1990
  • Прохоров Владимир Анатольевич
  • Рахман Арон Моисеевич
SU1748288A1
УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ 1992
  • Абугов Г.П.
  • Кордонский Б.Ш.
  • Силкин А.А.
RU2019046C1
Дельта-декодер 1990
  • Шемякин Геннадий Викторович
  • Брискман Семен Михайлович
SU1728969A1

Реферат патента 1993 года Устройство для формирования сигнала ошибки цикловой синхронизации

Использование: в технике электрической связи, а именно в устройствах для формирования сигнала ошибки синхронизации. Сущность изобретения: устройство для формирования сигнала ошибки синхронизации содержит первый, второй триггеры 1, 15, конденсатор 2, общую шину 3, резисторы 4, 5.6.7, диоды 8,9,10, элементы ИЛИ-НЕ 11, 12,13, элемент И-НЕ 14. Изобретение обеспечивает повышение точности формирования сигнала ошибки цикловой синхронизации. 1 ил.

Формула изобретения SU 1 828 566 A3

Документы, цитированные в отчете о поиске Патент 1993 года SU1828566A3

Анализатор состояний приемника цикловой синхронизации 1984
  • Зенкин Валентин Федорович
  • Силкин Александр Александрович
SU1350838A1
кл
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 828 566 A3

Авторы

Бурштейн Даниил Анатольевич

Рахман Арон Моисеевич

Даты

1993-07-15Публикация

1990-03-29Подача