УСТРОЙСТВО для ЗАПИСИ и СЧИТЫВАНИЯ ПОСЛЕДОВАТЕЛЬНЫХ КОДОВ Советский патент 1970 года по МПК G06F7/06 

Описание патента на изобретение SU274500A1

Изобретение относится к вычислительной технике и может быть использовано в системах автоматического контроля электрических параметров сложных систем или в системах автоматического унравления, например станками.

Известны устройства для записи и считывания, содержащие регистры памяти, распределители и схемы совпадения. При контроле сложных систем и управлении большим количеством механических станков или же регуляторов информации, передаваемая из регистра памяти по назначению, имеет большое количество бит. Поэтому необходим регистр на столько же разрядов, а следовательно, и распределитель должен иметь такое же количество разрядов. Аппаратура получается громоздкой, усложняется управление сдвигом распределителя, так как с увеличением количества разрядов увеличивается ток по шинам сдвига.

Предложенное устройство отличается тем, что в нем два распределителя выполнены кольцевыми и соединены последовательно, причем единичные выходы первого распределителя соединены с каждой группой схем совпадения считывания и заниси, и число групп соответствует числу разрядов второго кольцевого распределителя, единичные выходы которого через силовые схемы совиадения и контакты реле записи и считывания соединены также с входами схем совнадения записи н счптывания, связанными друг с другом через триггерЕз регистра памяти. Это позволяет уменьшнгь количество разрядов распределителя и повысить надежность работы устройства.

Количество разрядов кольцевых распределителей определяется из условия

I т-п К

т -{- min целое число

(К - количество разрядов регистра памяти, которое известпо; т - количество разрядов одного распределителя; п - количество разрядов другого распределителя), то есть:

.(.-ьА

0. Берется такое блпжайшее цеdm

лое число, чтобы К делилось на него без остатка. Иапример, если количество разрядов регистра памяти равно 48, то минимальные m и п будут соответственно 6 и 8. При этом общее количество разрядов обоих распределителей равно вместо 48. Эти два распределителя соединены по сдвигу последовательно так, что последний разряд первого распределителя сдвигает второй распределитель, решение иа выходы схем совпадения записи пли считывания погрупппо. Группа состоит из схем совпадеиия, количество которых равно количеству разрядов иервого распределителя. Следовательио, иервый расиределитель обхо- 5 дит все разряды регистра погрупппо, а на еледующую грунпу переключает второй распределитель, который сдвигается, когда срабатывает последний разряд первого распределителя, и т. д. Такпм образом, общее количество разрядов распределителя уменьшается в несколько раз и унрощается управление сдвигом. На фиг. 1 представлеиа фуикциоиальная схема предлагаемого устройства; иа фпг. 2- 15 напряжеппй при заипси (а - тактовые импульсы генератора; б - импульсы модуля. тора по длительности; в - .импульсы распределителя 2; г и д - импульсы распределителя У);, -на фиг. 3 - эпюры матфяжений при 20 считывании (а-программ ные имиульсы; б - имшульсы расиределителя 2; в - импульсы дискриминатора). Устройство состоит из триггеров Т, Т-1,...,Т„ регистра иамяти, схем совпадения для счпты- 25 вания Ясч и для записи Ядп Двух расиределнтелей У и 2 с количеством разрядов соответственно т и п снловых схем совнадения И, И-2,..., И„ и схемы 3 разделения. Единичные выходы расиределителя 2 соеди- 30 иеиы со входами схем совнадения для заниси и считывания соответственно первый - с первой, л+1, 2л+1 и т. д.; второй - со второго 11 + 2, 2п + 2 и т. д.; третий - с третьей, п + 3, 2п + 3 и т. д. Вторые входы схем совпадения заннси соединеиы с соответствующими единичными выходами триггеров регистра памяти. Выходы схем совнадения записи соединены через схему разделения с модулятором, а выходы схем 40 совпадения считывания соединены с соответствующими едиинчными входами триггеров регистра памяти. Едииичиые выходы кольцевого распределителя 1 соединены со входами силовых схем совпадения. Вторые входы этих 45 схем совиадеиия соедииены с нереключающимся контактом контактной грунпы реле, на нормально замкнутый контакт которой постунает постоянное разрешенне для схем совпадения, а иормально разомкнутый соединен с 50 дискрнмииатором значащих (едииичных) разрядов. Выходы снловых схем совпадения соединеиы ииднвидуальио с переключающимся контактом контактных груии реле. Нормально 55 замкнутые контакты этих грунн соедииень каждый с тремя входами своей группы схем совнаденпя записи, нормально разомкиутые- со вторыми входами груины схем совпадения считывання. В нсходном состояннн контактов реле устройство работает на занись. При этом схемы совпадения считывания по входам, соединенным с конта ктами «реле, закрыты. Иифор1035 гистр памяти. После нажатия кнопки «Пуск модулятор автономно вырабатывает нмпульс начала отсчета (ИНО), передним фронтом которого пронзиоднтся сброс обоих распределптелей, при этом па едииичиых выходах распределителя 2 имеются «нулн, нервый выход расиределителя / имеет «единицу, а на остальных выходах распределителя / - «нулп. Первая группа схем совпадения записи открыта по третьему входу, так как на вторые Бходы силовых схем совиадения иостуиает разрешение, остальные входы закрыты. Задний фронт ИНО производит пуск распределителя, т. е. заносит «едииицу в первый его разряд и открывает первую схему совпадеиия первой группы по первому, входу. Если ири этом по второму входу, соедипенному с триггером регистра памяти, поступает «единина, то на выходе этой схемы совпадепия, а следовательно, и схемы разделеипя имеется «единица и модулятор в зависимости от тина модулянии выдает едииичное значение информации. Задним фронтом этого нмнульса раснределитель 2 сдвигается. Если ио второму входу схемы совиадения, соединенной со вторым триггером регистра памяти, поступает «нуль, то на выходе этой схемы, а следовательно, и схемы разделения будет «пуль, и модулятор выработает нулевое значение информации, Так будет происходить до последнего разряда расиределителя 2. После этого распределитель 2 закольцовывается, а расиределитель / сдвигается на один разряд и выдает разрешение ио второму входу следующей группе схем совнадения записи. Расиределитель 2 начинает работу сначала, но онрашнвает при этом триггеры, выходы которых соединены со входами следующей группы схем совпадения. После закольцовки распределителя 2 во второй раз, распределитель / сдвигается еще раз так иа третьем его выходе имеется единичное состояние, которым подклЕочается следующая группа схем совпадения к следующей группе триггеров, и распределитель 2 опрашивает их состояние. Последний разряд распределителя 2 и последпий разряд распределителя / имеют «единицы : Задпим фронтом модулированного ппследнего нмиульса расиределитель 2 закпгГ-цовывается, а следовательио, закольцовывается п распределитель У. При этом иервая груипа схем совпадения подключена для опроса первой группы триггеров регистра намяти. Далее вводнтся новая информация в регистр памяти, и нажатием кнопки «Пуск ироцесс заииси начинается сначала. При считывании все контакты реле нереключаются, н, естественно, синхронмнульсы и импульс начала отсчета иостунают из нрограммного устройства через усилитель считываиия. Процесс сброса, пуска и сдвига распределителей ири считываипи совершенно аналогнчеи нроцессу при заппси, ио при этом

вается в исходное состояние дополнительно регистр памяти. Выходы силовых схем совпадения теперь соединены со вторыми входами схем совпадения считывания, а вторые входы силовых схем совпадения соединены с выходом дискриминатора, который выделяет только единичные (значащие) разряды последовательного кода памяти. Так как для каждого импульса программы предназначается определенный триггер регистра памяти, то при совпадении в определенном месте программы единичного выхода первого распределителя и единичного выхода дискриминатора, а следовательно, и единичного выхода определенной силовой схемы совпадения, в этот триггер запишется единичное значение.

Когда запишется вся программа в регистр памяти, она передается по назначению, затем сбрасывается передним фронтом импульса начала отсчета, и процесс начинается сначала.

При совпадении единичных выходов распределителя 2 и дискриминатора на выходе определенной схемы совпадения считывания

получается «единица, а следовательно, триггер регистра памяти, единичный вход которого соединен с ее выходом, опрокидывается в единичное состояние.

Предмет изобретения

Устройство для записи и считывания последовательных кодов, содержащее регистр памяти, распределители, реле и схемы совпадения, отличающееся тем, что. с целые упрощения и повышения надежности, два paci.jKUc.btтеля выполнены кольцевыми и соединены последовательно, причем единичные . выходы первого распределителя соединены с каждой группой схем совпаденпя записи и считывания, а число групп соответствует числу разрядов второго кольцевого распределителя, единичные выходы которого через силовые схемы совпадения н контакты реле записи и считывания соединены также со входамн схем совпадения записп ц считывания, связанными между собой через триггеры регистра памяти.

Похожие патенты SU274500A1

название год авторы номер документа
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО КОМАНД 1970
SU268020A1
ИЗМЕРИТЕЛЬ СТАРТ-СТОПНЫХ ТЕЛЕГРАФНЫХ ИСКАЖЕНИЙ 1972
SU356809A1
Устройство управления вызовом лифтов 1974
  • Батанист Моисей Лазаревич
SU578253A1
УСТРОЙСТВО для ВВОДА ИНФОРМАЦИИ 1973
  • Вители К. Г. Митюшкин В. А. Богданов
SU395830A1
РЕГИСТР ЦИФРОВОГО АВТОМАТИЧЕСКОГО ПРИБОРА С ПОРАЗРЯДНЫМ ВЗВЕШИВАНИЕМ 1970
SU277019A1
ШАГОВЫЙ ГРАФОПОСТРОИТЕЛЬ 1970
SU267216A1
Устройство для сопряжения источника и приемника информации 1986
  • Кривошеин Геннадий Евгеньевич
  • Лоскутов Алексей Арсентьевич
SU1401468A1
Устройство для сопряжения вычислительной машины с каналом связи 1985
  • Волков Александр Иванович
  • Агеев Сергей Викторович
  • Котов Виталий Семенович
  • Виноградова Валентина Георгиевна
  • Аполенова Ирина Дмитриевна
  • Фомин Николай Алексеевич
SU1291994A1
Устройство обмена 1971
  • Светников Олег Григорьевич
SU439810A1
Многоканальное буферное запоминающее устройство 1990
  • Сметанин Игорь Николаевич
  • Рукоданов Юрий Петрович
  • Друзь Леонид Вольфович
SU1721631A1

Иллюстрации к изобретению SU 274 500 A1

Реферат патента 1970 года УСТРОЙСТВО для ЗАПИСИ и СЧИТЫВАНИЯ ПОСЛЕДОВАТЕЛЬНЫХ КОДОВ

Формула изобретения SU 274 500 A1

/ г оЗуля/пор1/ записи fuf J

6h

J 3 3

SU 274 500 A1

Даты

1970-01-01Публикация