Известны запоминающие элементы на МОП-транзисторах, содержандие запомин ющие и нагрузочные транзисторы.
Недостатками известных запоминающих элементов являются потребление и рассеивание значительной энергии во время хранения информации.
Предлагаемый запоминающий элемент отличается тем, что между затвором и стоком каждого нагрузочного транзистора включен конденсатор. Это нозволяет уменьшить рассеиваемую энергию во время хранения информации.
На чертеже изображена схема запоминающего элемента на МОП-транзисторах.
Запоминающий элемент представляет собой триггерную ячейку. Транзисторы 1 и 2 являются запоминающими, транзисторы 3 и 4- нагрузочными. Между затвором и стоком транзисторов 3 и 4 включены конденсаторы 5 и 6. (Реализация конденсаторов 5 и 6 по планарной технологии не требует дополнительных технологических операций и полностью совместима с технологией изготовления структур типа МОП).
Конденсаторы 7 н 8 являются паразитными. Например, конденсатор 7 образован затвором - и стоком транзистора У и переходами истоковой области транзистора 4 и стоковой области транзистора 2. Запоминающий элемент имеет вход 9 для подачи восстанавливающего сигнала. Описываемый элемент не требует ностоянного источника питания.
Открытое состояние одного из транзисторов
J или 2 и закрытое состояни-е другого поддерживаются за счет наличия или отсутствия заряда на паразитных конденсаторах 7 и S благодаря подаче на вход 9 восстанавливающих сигналов медленно нарастающего и медленно
спадающего напряжения (цепи записи информации в запоминающий элемент и цепи считывания на чертеже не показаны).
Предположим, что транзистор / открыт, а транзистор 2 закрыт. Такое состояние запоминающего элемента может сохраняться, если паразитный конденсатор 7 заряжен, а паразитный конденсатор 8 разряжен. Если на входе 9 восстанавливающие импульсы отсутствуют, то паразитный конденсатор 7 медленно
разряжается током обратно смещенных р - «-переходов, образованных истоковой областью транзистора 4 и стоковой областью транзистора 2.
Чтобы не допустить разряда конденсатора
ниже минимально необходимой величины, на вход 9 периодически подаются восстанавливающие импульсы. При этом открывается транзистор 4, и паразитный конденсатор 7 подзаряжается от источника восстанавливающих
Денсатор 6. Одновременно заряжается и конденсатор 5, так как замыкается день: источник во.сстанавливающих сигналов, два последовательно соединенных и открытых, транзистора / и 3, общая шина. Очевидно, что паразитный конденсатор 8 зарядиться не может, так как оказывается зашунтированным открытым транзистором /.
Таким образом, при периодической подаче восстанавливающих сигналов на вход 9 запоминающий элемент сохраняет свое состояние -записанную на него двоичную информацию.
Предмет изобретения
Запоминающий элемент на МОП-транзисторах, содержащий запомннающие и нагрузочные транзисторы, отличающийся тем, что, с целью уменьшения рассеиваемой энергии во время хранения информации, между затвором и стоком каждого нагрузочного транзистора включен конденсатор.
название | год | авторы | номер документа |
---|---|---|---|
Динамический элемент памяти | 1988 |
|
SU1599898A1 |
ЯЧЕЙКА ПАМЯТИ НА МОП-ТРАНЗИСТОРАХ | 1972 |
|
SU326641A1 |
Ячейка оперативной памяти | 2024 |
|
RU2826859C1 |
ПАТЕНТШ4Е}Ш14ЕСКАЯ| БИБЛИОТЕКА I | 1973 |
|
SU373771A1 |
Элемент памяти | 1990 |
|
SU1786508A1 |
Усилитель считывания для матрицы однотранзисторных запоминающих элементов | 1976 |
|
SU661605A1 |
КМОП-ФОТОПРИЕМНАЯ ЯЧЕЙКА | 2003 |
|
RU2262775C2 |
Усилитель считывания на моп-транзисторах /его варианты/ | 1980 |
|
SU883968A1 |
Авторегулируемый формирователь напряжения записи для электрически программируемых постоянных запоминающих устройств на КМОП-транзисторах | 1988 |
|
SU1631606A1 |
ЯЧЕЙКА ПАМЯТИ | 1970 |
|
SU284042A1 |
I
х
Даты
1970-01-01—Публикация