1
Предложение относится к области автоматики и вычислительной техники и предназначено для преобразования кодов.
Известно устройство для преобразования двоичных чисел в двоично-десятичные, содержащее двоично-десятичный дешифратор, тетрады-сумматоры (по числу тетрад выходного кода), выходной регистр и блок управления.
Предложенное устройство отличается тем, что в нем выходы двоично-десятичного дешифратора 1соединены со входами соответствующих вентилей первой, второй, третьей и четвертой групп, вторые входы этих вентилей соединены с соответствующими выходами дешифратора аадманд. Выходы всех вентилей каждой групны соединены со входами соответствующей схемы «ИЛИ. Выходы схем «ИЛИ соединены со входами тетрады-сумматора, выход нереполненля которой соединен со входом счетчика импульсов переполиения, а выходы последнего соединены с соответствующими -входами .разрядных вентилей.
Это позволяет упростить устройство за счет уменьшения количества тетрад-сумматоров до одной.
Схема устройства .(ДЛя получения пяти тетрад выходного кода) изображена на чертеже.
Устройство содержит двоично-десятичный дешифратор У с выходами, соответствующими (справа налево) десятичным числам «1, iU, 100, 1000, lOOUU, 2, 20, 200, 2000, 20UUO, 4, 40, 400, 4000, 400UU, Ь, ЬО, 600, ЬООО, ьОООО, тетраду-сумматор , входные вентили 3, входы 4 которых соединены с шинами подачи двоичного кода с весами разрядов от «i до «65.536, выходной регистр о на пяти тетрадах 6, счетчик импульсов переполнения У, разрядные вентили б, выходные вентили У, вентили iO первой, второй, третьей и четвертин групп (каждая группа содержит пять вентилей), схемы «иЛи 11, управляющий распределитель 2 с выходами 13-34, счетчик команд 35, дешифратор команд 36 с выходами 37-41.
(Управляющий распределитель 12 и счетчик команд 35 с дешифратором команд 36 образуют блок управления преобразователя.
Устройство работает следующим образом.
Тактирующие импульсы MI-Ип иоступают
с выходов 13-29 распределителя 12, на входы входных вентилей 3, на входы 4 которых
иодается преобразуемый двоичный код. Если
данный разряд входного кода имеет значение
«1, то па входе соответствующего входного
вентиля появляется импульс, поступающий
на дешифратор /.
Выходы последнего объединены через вентили 10 на схемах «ИЛИ // так, что выходы одноразрядных чисел («1, 2, 4, 8) стробируются на вентилях 10 командой /С с выхода 37 дешифратора команд 36, выходы двухразрядных чисел («10, 20, 40, 80) - командой /(2 (выход 38), трехразрядных чисел («100, 200, 400, 800) - командной /Сз (выход 39), четырехразрядных чисел («1000, 2000, 4000, 8000 - командой /Ci (выход 40), пятиразрядных чисел («10000, 20000, 40000, 80000) - командой ДБ (выход 41). Таким образом, за время действия команды /Ci «а входы тетрады-сумматора 2 поступают и суммируются импульсы с весами «1, 2, 4, 8. При этом импульсы переполнения, возникающие на выходе тетрады-сумматора 2, запоминаются счетчиком 7, а число, оставшееся в тетраде-сумматоре 2, иереиисывается импульсом 19 с .выхода 31 распределителя 12 в предварительно обнуленную младшую тетраду 6 регистра 5 (обиуление осуидествляется импульсом /-/18 с выхода 30 распределителя 12). После этого осуш:ествляются сброс тетрады-сумматора 2 импульсом //20 с выхода 32 распределителя 12 и перепись кода нереполиения счетчика 7 через разрядные вентили 8 в тетраду-сумматор 2 (по сигналу И-2 с выхода 33 распределителя 12). Счетчик импульсов переполнения 7 сбрасывается по сигналу NZZ с выхода 34 распределителя 12. На этом действие команды /Ci заканчивается. Аналогично осуществляется преобразование «десятков («10, .20, 40, 80) по команде /Сг «сотен - по команде /Сз, «тысяч - но команде /(.t и «десятков тьгсяч - по команде /CsСброс тетрад 6 репистра 5 осуществляется импульсом //18, стробированным соответствуюш ей командой (на схеме не иоказано).
Пред м е т изобретен и я
Преобразователь двоичных чисел в двоично-десятичные, содержащий входные вентили, входы которых соединены с соответствуюниь ми выходами управляющего распределителя импульсов, выход последнего соединен со входом счетчика команд, выходы которого соединены со входам1И дешИфратора команд, выходы входных вентилей соединены со входами двоично-десятичного дешифратора, выходной регистр, входы которого через соответствующие выходные вентили соединены с выходами тетрады-сумматора, входы последней соединены с выходами соответствующих разрядных вентилей, счетчик импульсов переполпення, четыре группы вентилей и схемы «ИЛИ, отличающийся тем, что, с целью упрощеиия устройства, выходы двоичио-десятичиого дешифратора соединены со входами соответствующих вентилей иервой, второй, третьей и четвертой групп; вторые входы этих вентилей соединены с соответствующими выходами, деши(})ратора комаид; выходы всех вентиле каждой группы соеди еи 11 со входами соответст зу ощей схемы «ИЛИ, выход схем «ИЛИ соедине ы со входами тетрады-сумматора, в)ход иеренолнен Я которой со входом счетч 1ка мпульсов переполиения, а выходы иоследиего соединения с соответствую и1ми входами разрядных вентилей. u 4 j4 -igj4 .,,,, S
название | год | авторы | номер документа |
---|---|---|---|
МАСШТАБИРУЮЩЕЕ УСТРОЙСТВО | 1972 |
|
SU360661A1 |
Преобразователь двоично-десятичного кода в двоичный | 1981 |
|
SU1013942A1 |
УСТРОЙСТВО для ЦИФРОВОГО РЕГУЛИРОВАНИЯ СКОРОСТИ | 1973 |
|
SU374580A1 |
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНО- ДЕСЯТИЧНЫХ ЧИСЕЛ В ДВОИЧНЫЕ | 1970 |
|
SU260962A1 |
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ | 1972 |
|
SU356642A1 |
Преобразователь двоично-десятичных чисел в двоичные | 1982 |
|
SU1048469A1 |
СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР | 1972 |
|
SU328468A1 |
Реверсивный преобразователь двоичного кода в двоично-десятичный | 1974 |
|
SU620975A1 |
ПРОЦЕССОР ДЛЯ ЦИФРОВОЙ СИСТЕМЫ ОБРАБОТКИ ДАННЫХ | 1971 |
|
SU305477A1 |
Цифровой частотомер | 1973 |
|
SU447637A1 |
Авторы
Даты
1973-01-01—Публикация