1
Предложение относится к области вычислительной техники и предназначено для пересчета импульсов.
Известны двоично-десятичные декады, содержащие двоичный счетчик с дешифратором и триггер совпадения (двоично-десятичный пересчет осуществляется с постоянным коэффициентом пересчета).
Предложенное устройство отличается тем, что содержит четыре триггера совпадения, вход первого триггера совпадения соединен с первым, вторым, третьим и четвертым выходами дешифратора, вход второго триггера совпадения соединен с пятым и щестым выходами дешифратора, входы третьего и четвертого триггеров совпадения соединены соответственно с седьмым и восьмым выходами дешифратора. Выходы триггеров совпадения соединены со входами шифратора, выходы которого соединены с установочными входами разрядов двоичного счетчика, выходы распределителя счетных импульсов соединены со счетными входами разрядов двоичного счетчика.
Это нозволяет расширить область применения двоично-десятичной декады за счет возможности выполнения двоично-десятичного пересчета с коэффициентами «1, «2, «4 и «8.
Схема устройства изображена на чертеже.
Устройство содержит четырехразрядный двоичный счетчик на триггерах 1-4, триггеры
совпадения 5-8, дешифратор на элементах «И 9-16, шифратор 17, выполненный на элементах «И, «И--НЕ, «ИЛИ - НЕ, распределитель счетных импульсов 18, выполненный на элементах «И - НЕ, причем выходы элементов «И - НЕ 19-21 соединены со входами элемента «И - НЕ 22, входы элемента «И - НЕ 23 соединены с выходами элементов «И - НЕ 20 и 21, а вход элемента «И -
НЕ 24 соединен с выходом элемента «И - НЕ 21.
При двоично-десятичном пересчете с коэффициентами «1, «2, «4 и «8 (т. е. с умножением на «1, «2, «4 и «8) единичный сигнал подается на один из входов 25-28 соответственно.
По шине 29 нодаются счетные импульсы. Единичные сигналы с выходов триггеров 1- 4 двоичного счетчика соответствуют весам 2°,
2, 2 2, соответственно. Триггеры имеют «единичные и «нулевые выходы 30-33 и 34-37, соответственно, которые соединены со входами элементов «И 9-16 дешифратора, с которыми соединены входы 25-28 устройства.
При двоично-десятичном пересчете с коэффициентом «1 (т. е. с умножением на «1) единичный сигнал подается на вход 25, счетные импульсы с шины 29 через элемент «И -
НЕ 38 распределителя счетных импульсов 18
поступают на счетный вход триггера 1 двоичного счетчика.
Двоичный счетчик начинает считать входные импульсы.
Девятый счетный импульс установит в счетчике код «1001. По концу девятого счетного импульса сработает элемент «И 9 дешифратора и установит триггер совпадения 5 в «единицу.
Десятый счетный импульс, пройдя через элемент «И - НЕ 39 шифратора 17, сбрасывает двоичный счетчик в нуль и через элемент «И - НЕ 40 поступает на выход 41 в качестве «единицы переноса в последующий старший десятичный разряд.
После сброса в «нуль двоичного счетчика элемент «И 9 дешифратора установится в исходное состояние, и на выходе элемента «ИЛИ - НЕ 42 появится сигнал «1, подготавливая вход элемента «И - НЕ 43.
По окончании десятого импульса элемент «И - НЕ 43 сработает и сбросит триггер совпадения б в «нуль. С этого момента двоичнодесятичная декада подготовлена к счету следуюш,ей серии счетных импульсов.
Рассмотрим работу декады при двоично-десятичном пересчете с коэффициентом «4.
В этом случае единичный сигнал с входа 27 поступает на элементы «И - НЕ 20 и 44 распределителя счетных импульсов 18.
Нулевой сигнал с выхода элемента «И - НЕ 20 поступает на элементы «И - НЕ 22 и 23 распределителя счетных импульсов 18, блокируя цепи переноса.
Счетные импульсы, проходя через элементы «И - НЕ 44 и 45 поступают на счетный вход триггера 3 двоичного счетчика.
Второй счетный импульс установит в счетчике код «1000 ().
По окончании второго счетного импульса сработает элемент «И 13 дешифратора, который установит триггер совпадения 6 в «единицу.
Третий счетный импульс, пройдя через элемент «И--НЕ 46 шифратора 17, установит в счетчике код «0010 (8-Ь4-Г0 2) и через элемент «И-НЕ 40 поступит на выход 41 в качестве единицы переноса в последуюший старший десятичный разряд.
По окончании третьего счетного импульса сработает элемент «И - НЕ 47 и сбросит триггер совпадения 6 в «нуль.
Четвертый счетный импульс установит в счетчике код «ОНО (4X4 104-6), при этом подготовится к работе элемент «И 11 дешифратора.
По окончании четвертого счетного импульса элемент «И 11 сработает и установит триггер совпадения 5 в «единицу.
Пятый счетный импульс, пройдя через подготовленный элемент «И - НЕ 39 шифратора 17, сбросит триггеры 24 счетчика в «нуль и через элемент «И - НЕ 40 поступит на выход 41. Триггер 1 счетчика при пересчете с коэффициентами «2, «4 и «8 в «нуль не сбрасывается. Это делается для того, чтобы при переходе декады с пересчета с коэффициентом «I на пересчет с коэффициентами «2, «4 и «8 в процессе работы результат пересчета не искажался.
Пусть в момент перехода в счетчике записан нечетный код, тогда при дальнейшем пересчете с коэффициентами «2, «4 и «8 единица в младшем разряде счетчика должна
сохраниться.
Блокировка сброса триггера 1 осуществляется сигналом «О, присутствующем на входе 25, и поступающим на элемент «И 48 шифратора 17.
По окончании пятого счетного импульса снова сработает элемент «И--НЕ 47 и сбросит триггер совпадения 6 в нуль. Этим закончится цикл работы декады при пересчете с коэффициентом «4.
При пересчете с другими коэффициентами принцип работы двоично-десятичной декады аналогичен.
Сброс триггеров 1-4 двоичного счетчика осуществляется сигналом, подаваемым на
устройство по шине сброса 49.
Предмет изобретения
Двоично-десятичная декада, содержащая четырехразрядный двоичный счетчик, выходы
которого соединены со входами дешифратора, распределитель счетных импульсов и шифратор, отличающаяся тем, что, с целью расширения области применения, она содержит четыре триггера совпадения, вход первого триггера соединен с первым, вторым, третьим и четвертым выходами дешифратора, вход второго триггера совпадения соединен с пятым и шестым выходами дешифратора, входы третьего и четвертого триггеров совпадения соединены соответственно с седьмым и восьмым выходами дешифратора, выходы триггеров совпадения соединены со входами шифратора, выходы которого соединены с установочными входами разрядов двоичного счетчика,
выходы распределителя счетных импульсов соединены со счетными входами разрядов двоичного счетчика.
32 26 3i 36
JJJ7
г8 33
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь двоичного кода в двоично-десятичный | 1981 |
|
SU993244A1 |
Преобразователь двоичного кода в двоично-десятичный | 1977 |
|
SU691843A1 |
Преобразователь двоичного кода в двоично-десятичный | 1980 |
|
SU941991A1 |
Счетное устройство | 1984 |
|
SU1210221A1 |
Статистический анализатор величины и длительности колебаний напряжения | 1979 |
|
SU920741A1 |
Преобразователь двоичного кода угла в двоично-десятично-шестидесятиричный код градусов,минут,секунд | 1980 |
|
SU960791A1 |
Преобразователь последовательного двоичного кода в параллельный двоично-десятичный код | 1985 |
|
SU1275777A1 |
Цифровые вторичные часы | 1988 |
|
SU1511733A1 |
Умножитель частоты импульсов | 1977 |
|
SU741443A1 |
Устройство для дистанционногоупРАВлЕНия пРОцЕССОМ ОТпуСКА ТОплиВА | 1979 |
|
SU822226A1 |
Авторы
Даты
1973-01-01—Публикация