1
Изобретение может быть использовано для повышения помехоустойчивости синхронных систем дискретной связи.
Известно устройство поэлементного фазирования, содержащее два интегратора, выходы которых через блок сравнения соединены с управляемым делителем.
Цель изобретения - повышение помехоустойчивости и ускорение вхождения в синхронизм.
Предлагаемое устройство отличается тем, что каждый выход блока сравнения через последовательно соединенные элемент задержки и схему И, управляемую с выхода регенератора через блок анализа посылок, подключен к соответствующему входу блока усреднения фазы рассогласования, выходы которого через последовательно соединенные блок управления и управляемый делитель подключены к дополнительным входам интеграторов, а блок анализа посылок содержит два элемента задержки и схему «ИЕ, причем выход одного элемента задержки подключен к одному входу схемы «И непосредственно, а выход другого элемента задержки связан со вторым входом схемы «И через вторую схему «ПЕ и схему «ИЛИ.
На фиг. 1 изображена функциональная схема предлагаемого устройства; на фиг. 2 показаны зависимости напряжения на интеграторах от величины расфазирования; на фиг. 3 - зависимости наличия сигнала расфазирования от величины расфазирования; на фиг. 4 - временные диаграммы работы предлагаемого устройства.
В состав устройства входят интеграторы 1 и 2, блок сравнения 3, элементы задержки 4-7, схемы «И 8-10, «ИЛИ И, «НЕ 12 и 13, блок усреднения 14, блок управления
15, опорный генератор 16, управляемый делитель 17.
Входными сигналами устройства являются огибаюшая сигнала (фиг. 4 а), поступающая на входы интеграторов 1, 2, и регенерированпая кодовая последовательность (фиг. 4 д),
поступающая с первой решающей схемы на
входы элементов задержки 4, 5 и схему «НЕ
12.
Выходным сигналом устройства являются
вырабатываемые управляемым делителем 17 импульсы основной тактовой последовательности (фиг. 4 б), совпадающие по фазе с границами элементов принимаемого сигнала. Сигналы управления, поступающие с управляемого делителя 17 на интегратор 1, сдвинуты относительно основной тактовой последовательности на часть элементарной посылки А в сторону «опережения (фиг. 4 с), а на интегратор 2 - в сторону «отставания
(фиг. 4 d). При поступлении на интеграторы
3
1, 2 импульсов управления с них считываются результаты интегриро.вапия и происходит начальная установка. Таким образом, интервалы интегрирования интеграторов равны длительности элементарной посылки 4, а зоны интегрирования сдвинуты на ±А относительно основной тактовой последовательности.
Величина выходных сигналов интеграторов зависит от величины расфазирования ф между принимаемым сигналом и основной тактовой последовательностью. При нриеме одиночного токового элемента длительностью /о. т. е. токового элемента, которому предшествовал бестоковый и за которым следует бестоковый, в случае отставания основной тактовой последовательности выходной сигнал t/i интегратора 1 больнте выходного сигнала f/2 интегратора 2, а в случае опережения - (фиг. 2 а). Если основная тактовая последовательность находится в фазе с принимаемым сигналом, выходные сигналы интеграторов равны.
При нриеме первого элемента в токовой последовательности длительностью , т.е. токового элемента, которому предшествовал бестоковый, а следует токовый, при опережении основной тактовой последовательности и при отставапии на величипу Д , при 01ттавании на величину А (фиг. 2б).
При приеме последнего элемента в токовой последовательности длительностью , т. е. токового элемента, за которым следует бестоковый, а предшествовал токовый, при отставании и при опережении на величину iA f/i(f/2, при опережении на величину А t/i.(/2 (фиг. 2 с).
С выхода интеграторов 1, 2 результаты интегрирования поступают на блок сравнения 3, который вырабатывает сигнал «опережение при и сигнал «отставание при при Ui Uz сигнал расфазирования не выдается (фиг. 4 е, f). Зависимость появления сигналов расфазирования на выходах «отставание и «опережение блока сравнения 3 от ф для случая приема одиночного токового элемента, нервого элемента в токовой последовательности длительностью , последнего элемента в токовой последовательности длительностью 2fo показана соответственно на фиг. 3 а, Ь, с.
Импульсы «опережение {фиг. 4 е), задержанные элементом задержки 6 на длительность элементарной посылки, поступают на вход схемы «И 8 (фиг. 4 /); импульсы «отставание (фиг. 4 f), задержанные элементом задержки 7 также на длительность элементарной посылки, поступают на вход схемы «И 9 (фиг. 4 т).
Разрешающий (положительный) сигнал на вторые входы схем «П 8, 9 поступает с выхода схемы «И 10 (фиг. 4 к) только в том случае, если на нервом входе схемы «И 10, т. е. на выходе элемента задержки 4, задержи аюш;ей регенерированную кодовую последовательность также на длительность элементарной посылки, находится разрешающий (положительный) сигнал, соответствующий токовому элементу (фиг. 4 /г), и разрешающий сигнал имеется на друго: 1 входе схемы «И 10, т. е. на выходе схемы «ИЛИ П. Разрешающий сигнал со схемы «ИЛИ 11 совпадает с разрешающим сигналом с линии задержки 4 в следующих случаях:
- если за токовым элементом следует бестоковый - тогда разрешающий сигнал с элемента задержки 4 совпадает с разрешающим сигналом, полученным путем инвертирования незадержанного бестокового элемента схемой
«ПЕ 12 (фиг. 4 0;
-если токовому элементу предшествует бестоковый - тогда разрешающий сигнал с линии задержки 4 совпадает с разрешающим сигналом со схемы «НЕ 13 (фиг. 4 /), нолученным путем инвертирования бестоко.вого элемента, задержанного элементом задержки 5 на длительность двух элементарных посылок;
-если за токовым элементом следует и ему нредществует бестоковый - тогда разрешающие сигналы появляются на выходах схем «НЕ 12, 13.
Таким образом, схемы «П 8, 9 пропускают сигналы расфазирования только от тех элементов, от которых принято решение, что они токовые и им предшествовал или за ними следовал бестоковый (фиг. 4 п, о.
Со схем «И 8, 9 сигналы расфазирозания поступают на блок усреднения 14. Сигналы
расфазирования от первых и последних элементов токовых последовательностей длительностью 2/0 но величине расфазирования взаимнокоМПенснруются, и суммарная зависимость коррекционного эффекта от
величины расфазирования «ф имеет две ступени в зоне «опережения и аналогичные две ступени в зоне «отставания (фиг. 3 d). С выходов блока усреднения 14 сигналы коррекции фазы поступают на блок управления 15,
который, добавляя или вычитая из импульсной последовательности, вырабатываемой опорным генератором 16, импульсы, изменяет тем самым фазу импульсов основной тактовой последовательности.
Предмет изобретения
I. Устройство поэлементного фазирования, содержащее два интегратора, выходы которых через блок сравнения соединены с управляемым делителем, отличающееся тем, что, с целью ускорения вхождения в синхронизм и повышения помехоустойчивости, каждый выход блока сравнения через последовательно соединенные элемент задержки и схему «И, управляемую с выхода регенератора через блок анализа посылок, подключен к соответствующему входу блока усреднения фазы рассогласования, выходы которого через последовательно соединенные блок управления и управляемый делитель подключены к дополнительным входам интеграторов.
2. Устройство по п. 1, отличающееся тем, что блок анализа посылок содержит параллельно соединенные по входу два элемента задержки и первую схему «НЕ, причем
.выход одного элемента задержки подключен к одному входу схемы «И непосредственно, а выход другого элемента задержки подключен ко второму входу схемы «И через последовательно соединенные вторую схему «НЕ и схему «ИЛИ, ко второму входу которой подключен выход первой схемы «НЕ.
название | год | авторы | номер документа |
---|---|---|---|
Формирователь управляющего сигнала для компенсации искажений типа "преобладание | 1989 |
|
SU1676109A2 |
Анализатор сигнала тактовой синхронизации | 1990 |
|
SU1781834A2 |
Устройство для определения величины рассогласования фазы | 1977 |
|
SU657641A1 |
Устройство для регенерации телеграфных посылок | 1985 |
|
SU1338080A2 |
Устройство тактовой синхронизации | 1989 |
|
SU1720162A1 |
УСТРОЙСТВО КОНТРОЛЯ ФАЗИРОВАНИЯ | 1973 |
|
SU374755A1 |
Устройство для сопряжения цифровой вычислительной машины с каналом связи | 1991 |
|
SU1837301A1 |
Устройство тактовой синхронизации | 1980 |
|
SU987833A1 |
Анализатор сигнала тактовой синхронизации | 1988 |
|
SU1587656A1 |
Устройство тактовой синхронизации | 1986 |
|
SU1411990A1 |
ПгиЬающа}1
-J
-& rj i
.Lf
f
Фиг. 2
Ompexs vf
, SmcmaSof/t/e
fOmpeyfenue
g I f& fift4 4-Ф-T- -- t
с A --4f-Af--/ |A & --AiAJb AjAf-H t
e ..-JMi l --i142)
j -(.Li
q
1
.U...
1 I IlAu
F I 1
-Ч-L1®-;1-A1 {4 1п I Iii.1
I:iГ1
О -L A--J
r
I -.
,W7/7777//7. У777, 7777/-: 7 7- 1
г --- у Г п---i;.... . .1/Шм „ЕШ-..,Е. /
IL
Авторы
Даты
1975-06-05—Публикация
1972-06-16—Подача