Анализатор сигнала тактовой синхронизации Советский патент 1992 года по МПК H04L7/02 

Описание патента на изобретение SU1781834A2

., aj jfc

Изобретение оПТосится к технике передачи дискретной информации по каналам радио- и электросвязи и может быть использовано в многоканальных модемах передачи дискретной информации с ортого- нал ьнымй сигналами и является усовершенствованием изобретения по авт.св. № 1587656.

Цель изобретения - повышение точности контроля сигнала тактовой синхронизации путем измерения характеристических моментов при наличии сдвига несущей частоты относительно номинала в условиях действия помех.

На чертеже представлена структурная электрическая схема анализатора сигнала тактовой синхронизации.

Анализатор сигнала тактовой синхронизации содержит интегратор 1, блок усредне- ния 2, квадратор 3, блок сравнения 4, блок памяти 5 номера отсчета, блок управления 6, преобразователь Гильберта 7, дополнительный интегратор 8, первый перемножитель 9, инвертор 10, первый сумматор 11, первый интегрирующий усилитель 12, первый ключ сброса 13, первый ключ передачи 14, второй перемножитель 15, второй сумматор 16, второй интегрирующий усилитель 17, второй ключ сброса 18, второй ключ передачи 19, дополнительный блок усреднения 20, дополнительный квадратор 21, третий сумматор 22, третий и чет- вертый перемножители 23 и 24, узел блокировки 25, блок коррекции 26 момента начала интегрирования, блок контроля 27 уровня сигнала, блок определения границ посылок 28 сигнала при многолучевости и управляемая линия задержки 29, причем в состав блока коррекции 26 момента начала интегрирования входят первый и второй интегрирующие усилителя 42 и 33, первый и второй ключи сброса 30 и 34, блок вычисления 31 отношений, делитель напряжения 32,компаратор 35. элемент ИЛИ 36, RS- триггер 37, элемент И 38, счетчик 39 номера отсчета, цифроанзлоговый преобразователь 40, в состав блока контроля 27 уровня сигнала входят фильтр 43, компаратор 44 и амплитудный детектор 45, в состав узла блокировки 25 входят элементы И 46 и 47 и коммутатор 41, в состав блока определения

границ посылок 28 сигнала при многолучевости входят коммутатор 48, функциональный преобразователь 49, первая и вторая линии задержки 54 и 50, набор ключей 51, сумматор 52 и вычитатель 53, а в состав управляемой линии задержки 29 входят регистр сдвига 55 и коммутатор 56.

Анализатор сигнала тактовой синхронизации работает следующим образом. Алгоритм измерения характеристических моментов, инвариантный к сдвигу несущей частоты, определяется следующей формулой:

2

A-i- argMai c{ DA(Ј.Јi-L + Ј.rfi-L.r ) + + DA(Ј,Ј,-L.r-Ј..rЈi-L)2b О)

М-1 Тн-Щ-и)

где Ол - 2) -оператор двойного i ; я+Шь-к

суммирования.

Величина статистики

25

Q(A)DA(|,&-L + .r|, ) +

+ DA(SЈi-L.r -Ј,.г§-1) (2) рассчитывается при обработке очередного котельниковского отсчета входного сигнала: (tj)n Ј,.г Јr(t, ) -отсчеты

принимаемого сигнала и сигнала на выходе преобразователя Гильберта, на вход которого поступает входной сигнал Ј (ti). Первое суммирование в операторе DA выполняется на очередной l-ой посылке по K-L отсчетам, приходящимся на длину защитного интервала Тзи Т - Т0. К - число отсчетов, приходящихся на длину Т посылки, 1 -числг отсчетов, приходящихся на длину ее интервала ортогональности Т0. Второе суммирование результатов выполняется для N посылок, в течение которых смещение границ посылок в принимаемом сигнале относительно границ, задаваемых тактовым генератором на приеме, остается неизменным. Формируемые в соответствии с (2) статистики Q{ А) сравниваются и в соответствии с (1), из рассматриваемого множества К значений выбирается максимальная, номер которой А фиксируется в

качестве номера граничного отсчета посылки.

Формируемая статистика как функция времени, т.е. Q A (t). А t, является периодической с периодом Т. Поэтому для конт- роля за уровнем помех (и, в частности, для обнаружения сигнала) используется оценка первой гармоники (t): присутствие помехи любого вида при наличии АРУ в приемнике снижает уровень указанной гармоники.

С помощью анализа формы Q A(t) в окрестности ее максимумаQ (А )( в диапа-- зоне / А- А Тэи) осуществляется оценка оптимального значения Тж чначала интерва- ла ортогональности, что необходимо для по- вышенияпомехоустойчивости

демодуляции в условиях многолучевости. Если обозначить

Q(A) Q(Am-i ): при

-Тзи А Q (А) Q (A-m ). ,... k-L

то оптимальное значение Гнач определится по формуле

1нач

k-L

пТ

пос

+{1 + 2/VQ(Am-1) -VQ(A-m)

/ 1/2 /QTI -TH/Q )}

где пТпос обозначение установленной при помощи измерения А левой границы начала п-ой посылки. Заметим, что при отсутствии помех многолучевости, когда форма кривой распределения статистик (2) в

окрестности максимальной Q (А ) симметрична, т.е. Q ( Am-1 ) Q (A -m ), то из выражения (3) следует, что tHa4 пТПос + (Тзи/2), таким образом, при этих условиях оптимальным положением интервала ортогональности То (внутри интервала посылки Т) считается установка его начала в центр защитного интервала Т3и, Т Т3и/2 + Т0+ +Тзи/2.

При появлении сигналов боковых лучей, когда форма кривой распределения статистик становится асимметричной, момент ус- тановки начала Т0 изменяется в соответствии с (3).

Входной сигнал, представляющий собой набор ортогональных гармонических составляющих, манипулированных с такто- вой частотой, поступает на вход интегратора 1 и через преобразователь Гильберта 7 на вхд интегратора 8. На входы ключей записи интеграторов 1 и 8, соединенные параллельно в соответствии с номерами

510

15

20

25

30

35

40

45

50

55

ключей, последовательно через котельни- ковские отсчетные интервалы по выходам записи шины первых выходов блока управления 6 поступают записывающие импульсы, поочередно замыкающие ключи записи ячеек памяти интеграторов 1 и 8. Непосредственно перед записью очередного отсчета в соответствующую ячейку ее конденсатор в интеграторах 1 и 8 обнуляется путем подачи на также соединенные параллельно в соответствии с номерами ключи сброса ячеек интеграторов узких импульсов, поступающих по выходам сброса управления 6 После окончания записи ключи сброса и записи в данный конденсатор размыкаются, переводя данную ячейку в режим хранения Таким образом к концу первой посылки в интеграторе 1 записаны котельниковские отсчеты прямого сигнала, а в интеграторе 8 отсчеты сигнала, сопряженного с ним по Гильберту. Количество запоминающих ячеек в каждом интеграторе равно числу котель- никовских отсчетов, располагающихся на длительности посылки. После заполнения интеграторов на следующей посылке сброс старых и запись последующих отсчетов вновь осуществляется в первые ячейки интеграторов и так далее. Ключи считывания из ячеек также, как ключи записи и сброса, работают параллельно в интеграторах 1 и 8 под управлением сигналов считывания шины первых выходов блока 6. При этом одно- временно в каждом интеграторе замыкаются: ключ считывания, выводящий значение текущего записанного отсчета на первый выход каждого интегратора, и ключ считывания, выводящий значение отсчета, задержанного на интервал ортогональности, на второй выход каждого интегратора. Частота импульсов считывания, последовательно опрашивающих ячейки памяти интеграторов, увеличина по отношению к отсчетной, в число раз, равное числу отсчетов, располагающихся на длительности защитного интервала. Таким образом, в течение одного отсчетного интервала на первых выходах интеграторов 1 и 8 последовательно появляются отсчеты входного сигнала, расположенные на длительности защитного интервала, и отсчеты сигнала, сопряженного по Гильберту со входным, расположенные на этом же интервале, соответственно. На вторых выходах указанных интеграторов появляются соответствующие отсчеты, задержанные на интервал ортогональности. Перемножитель 24 формирует сигнал произведения, г Јi - L.r , а перемножитель 15 формирует сигнал Јj Ј| - L .Перемножители 9 и 23 формируют сигналы Јi,r Јi-L и Јi -Јi-L, г соответственно. Первый сумматор 11 и инвертор 10 формируют разность сигналов перемножителей 9 и 23: fi -Јi - L.r- Ј||Г- §i-L , а второй сумматор 16 - сумму сигналов перемножителей 15 и24:§ Јi-L+ + Ј|,г Јi - i.r .В момент начала очередного отсчетного интервала сигналом с первого дополнительного выхода блока 6 размыкаются первый 13 и второй 18 ключи сброса. При этом первый 12 и второй 17 интегрирующие усилители начинают интегрировать выходные сигналы сумматоров 11 и 16 в соответствии с операцией внутреннего суммирования оператора DA выражений (1) и (2). К моменту окончания данного отсчетного интервала сигналом со второго дополнительного выхода блока 6 замыкаются первый 14 и второй 19 ключи передачи, тем самым результаты интегрирования выводятся на дальнейшую обработку. Сразу после вывода ключи 13 и 18 на короткое время замыкаются, обнуляя интегрирующие усилители 12 и 17, подготавливая тем самым их к работе на следующем интервале. Поскольку отсчеты входных сигналов непрерывно записываются в интеграторы 1 и 8 вместо самых старых отсчетов, по описанному алгоритму на выходах ключей передачи 14 и 19 формируются с отсчетной частотой сигналы, пропорциональные скользящим по отсчетам внутренним суммам оператора DA .

Входной сигнал ключа 14 поступает на вход блока усреднения 2, в котором осуществляется суммирование отсчетов одинакового нбмера, принадлежащих N различным посылкам. Количество групп ячеек памяти, называемых далее интеграторами, предназначенных для запоминания результатов обработки различных посылок, в блоке 2 равно N, а число ячеек в каждой группе соответствует числу отсчетов, располагающихся на длительности посылки. Дополнительный блок усреднения 20, аналогично блоку 2, суммирует с целью усреднения по N посылкам результаты, полученные на выходе ключа 19. Запись скользящих по отсчетам результатов осуществляется под управлением сигналов записи шины первых выходов блока 6 последовательно во все ячейки памяти поочередно включаемых в режим записи N интеграторов каждого из блоков 2 и 20. Соответственно перед записью ячейки обнуляется поступающим в данный момент сигналом сброса с шины вторых или с шины третьих дополнительных выходов блока 6. После окончания записи указанная ячейка устанавливается в режим

считывания сигналом считывания, поступающим либо с шины вторых, либо с шины третьих дополнительных выходов блока 6. Сигналы сброса и считывания с шины вторых выходов блока 6 управляют работой первых интеграторов блоков 2 и 20, а сигналы сброса и считывания с шины третьихх дополнительных выходов блока б управления работой других их интеграторов. Сигналы управления от блока 6 поступают на соответствующие входы блоков 2 и 20 одновременно. На каждом отсчетном интервале записанные результаты одновременно считываются из ячеек одинакового номера в

каждом из N интеграторов соответствнено блоков 2 и 20 и после суммирования на выходах блоков 2 и 20 формируются отсчеты результатов, усредненные в соответствии с оперцией внешнего суммирования оператоpa DA выражений (1) и (2) по заданному количеству посылок.

Данные сигналы через квадраторы 3 и 21 поступают на выходной третий сумматор22 устройства, где и образуется сигнал выражения (2), соответствующий статистике алгоритма (1). Поиск аргумента, соответствующего максимума данной статистики, осуществляется на цикле, равном длительности посылки, блоком сравнения напряжений 4 и блоком памяти номера отсчета 5. Один раз за длительность посылки по выходу установки блока сравнения напряжений от блока 6 на блок 4 поступает импульс, при

этом первый в цикле сравнения результат, полученный на выходе сумматора 22, записывается в блок 4. Затем от блока 6 по соответствующему выходу начинает поступать сигнал на управляющий вход блока 4, совпадающий по времени с моментами появления на входе блока 4 последующих сравниваемых результатов. Сигнал на управляющем входе блока 4 разрешает сравнение текущего результата со значением

первоначально записанного. При поступлении на вход текущего значения, большего, чем предыдущее записанное, блок 4 формирует на своем выходе импульс и осуществляет перезапись большего значения. На

счетный вход блока памяти номера отсчета 5 по соответствующему выходу блока 6 поступает сигнал отсчетной частоты, а на вход установки блока 5 по соответствующему выходу блока 6 поступает импульс, совпадающий по времени с моментом установки блока 4. При этом в цикла сравнения в блок 5 записывается единица, а на каждом отсчетном интервале цикла сравнения в этом блоке отмечается номер сравниваемого в данный момент отсчета. Импульс, поступающий на вход блока 5 от блока 4 через И, маркирует подсчитываемый в данный момент блоком 5 как номер большего отсчета и фиксирует его. Очевидно, что в конце цикла сравнения в блоке будет зафиксирован номер максимального в цикле с равнения результата. При этом одновременно с очередной установкой блока 5 на его выходную шину опережение-отставание выводится число, характеризующее отличие зафиксированного номера максимальной статистики от номера среднего в цикле сравнения отсчета. Это число поступает на шину опережение-отставание блока 6, при этом соответствующим образом корректируется фаза сигнала на выходе тактовой частоты данного блока, являющегося выходным Сигналом устройства по основному изобретению, соответственно смещаются по времени сигналы сброса и считывания, поступающие к блокам 2 и 20 qp шинам вторых и третьих дополнительных выходов блока 6, а также сигналы установки блоков 4 и 5. Цикл распределения импульсов записи в интеграторы 1 и 8, а также в блоки 2 и 20, формируемых на шине первых выходов блока б, при этом не изменяется Таким образом в результате подстройки происходит соответствующее смещение момента начала цикла считывания и сравнения результатов статистик (задаваемого сигналом тактовой частоты блока 6) относительно порядка поступления результатов, т.е. синхронизация сигнала тактовой частоты под моменты появления максимальных статистик, соответствующих границам посылок анализируемого сигнала Отсутствие подстройки фазы цикла распределения импульсов записи обеспечивает запись максимальных статистик в те же ячейки, где и ранее были записаны максимальные результаты. При смещении в результате подстройки момента начала цикла считывания результатов качество усреднения в блоках 2 и ухудшается, т.е. максимальные результаты всегда складываются с максимальными, предшествующие с предшествующими и так далее. После окончания подстройки фазы сигнала тактовой частоты номер максимальной статистики соответствует среднему номеру в цикле сравнения, сигнал на выходной шине опережение-отставание в блоке 5 соответствует нулевому корректирующему воздействию, что свидетельствует о наличии синхронизма. Работой И, через которую поступает сигнал от блока 4 к блокб, разрешающий фиксацию номеров больших из сравниваемых результатов расчета статистик, управляет блок контроля сигнала 27.

и

При этом, если уровень первой гармоники (сигнала тактовой частоты) в спектре сигнала последовательности статистик, получаемого в соответствии с алгоритмом (2) на 5 выходе сумматора 22 (уровень данного сигнала оценивают фильтр первой гармоники 46 и амплитудный детектор 45), превышает уровень порога, установленный на шине опорного, напряжения, то второй компара10 тор 44 формирует на выходе блока 27 потенциал, удерживающий И 2 в открытом состоянии и устройство работает обычным образом. При искажении сигнала помехами характеристические особенности распреде15 ления статистик (2) затушевываются, относительный уровень полезного сигнала снижается, компаратор 44 снимает разрешающий подстройку фазы тактов потенциал И 2, подстройка прекращается и до момента

20 восстановления приемлемого качества сигнала, на выходной шине опережение-отставание блока 5 удерживается число, поддерживающее фазу выходного сигнала тактовой частоты блока 6 соответствующей

25 последнему надежному измерению. Блок вычисления суммы и разности симметричных значений статистик 28 формирует на выходе суммарного сигнала напряжение, пропорци- о нальноевыражени ю

30 (VQ(Am-1) + VQ(A-m)). а на выходе разностного сигнала напряжение, пропорциональноевыражению(VQ(A )+,VQ (A-m )) из алгоритма (3). Первая линия задержки 47 и второй ком35 мутатор 48, управляемый сигналом подстройкифазысшиныопережение-отставание блока 5, представляют собой управляемую линию задержки длиною (Т+Т3м)Лотс отсчетных

40 интервалов, обеспечивающую на каждом такте после подстройки фазы тактового сигнала вывод к функциональному преобразователю 49, работающему по алгоритму , статистик Q(A) с выхода сумматора 22, на45 чиная с опережающей максимальную на Т3« : Q(A m), m K-L Для выполнения указанной функции после определения номера максимальной статистики коммутатор 48 должен подключить к своему выходу отвод линии 47, 50 на котором присутствует указанный сигнал. Тогда в течение времени через функциональный преобразователь 49 пройдут подряд идущие статистики до результата Q( A m-0 включительно, отстоящего от мак55 симального Q( А0 А ) на величину Т3и. Вторая линия задержки 50 длиной 2Тзи/Ътс отсчетных интервалов и набор ключей 51 образуют систему, позволяющую объединять указанные статистики в пары,

симметрично, начиная с максимальной. С этой целью из цикла распределения импульсов записи, снимаемых с шины первых выходов блока 6, на шину дополнительных входов блока 28 (шину управляющих входов набора ключей 51) заводятся стробирую- щие импульсы, начиная с середины цикла, поскольку в результате подстройки именно в этот момент на входе линии 50 появляется сигнал максимальной статистики1Ю(). Первый импульс коммутации выводит данный сигнал на выход левой группы ключей, а с первого отвода линии 50 на вход второй группы ключей он коммутирует сигнал )fQ( А -Г) предшествующей статистики. Второй импульс, замыкающий соседние ключи в обеих группах, поступающий в момент, когда на входе линии задержки наблюдается сигнал VQ( A+1 }, выводит этот сигнал на выход первой группы ключей, а также в паре с ним сигнал Й( Я -2J1C соответствующего отвода линии 50 - на выход второй группы и т.д Общее число коммутирующих импульсов соответствует номерам статистик m 1,... K-L. Сумматор 52 и вычитатель 53 формируют на каждом рабочем отсчетном интервале соответственно сумму и разность поступающих с выходов набора ключей 51 симметричных статистик, образующих пару,формируя выходные сигналы блока 28. Интегрирующие усилители 29 и 33 позволяют накопить на данном тактовом интервале суммы K-L результатов обработки пар статистик, а ключи сброса 30 и 34 перед накоплением обнуляют интерграторы, подготавливая их к данному измерению. С этой целью на их управляющие входы поступает импульс записи с ши- ны первых выходов блока 6, предшествующий первому импульсу коммутации набора ключей 51. Делитель напряжения 32 снижает вдвое в соответствии с алгоритмом (3) сигнал суммы, а блок вычисления отношений 31 формирует сигнал, пропорциональный выражению в фигурной скобке данною алгоритма. Импульс установки блока 31 поступает с шины первых выходов блока 6 после окончания интегрирования в интегрирующих усилителях 29 и 33. Следующий по времени импульс с указанной шины блока 6 сбрасывает в нулевое состояние счетчик номера отсчета 39 и устанавливает R-S-триггер 37 в положение, разрешающее (через третью схему И 38) счетчику 39 подсчет импульсов отсчет- ной частоты, поступающих по соответствующему выходу от блока 6.Поскольку блок 31 формирует результаты также с указанной частостью, то счетчик номера отсчета 39 осуществляет таким образом подсчет номеров

пар статистик, обрабатываемых блоком 31 В момент совпадения выходного напряжения цифроаналогового преобразователя 40, формирующего напряжение, линейно нарастающее с ростом относительно нулевого состояния числа, подсчитываемого счетчиком 39, с выходным напряжением блока 31 по сигналу первого компаратора 35 (сравнивающего эти напряжения), поступающему

0 через схему ИЛИ 36, R-S-триггер 37 останавливает процесс счета счетчика 39. При этом число, зафиксированное в счетчике 39, отображает необходимое смещение начала интервала ортогональности относительно

5 середины Тзи, определяемое в соответствии с алгоритмом (3). Если помехи многолу- чевости в канале отсутствуют, то разность пар симметричных статистик по алгоритму (3) близка к нулю (распределение статистик

0 почти симметрично относительно максимальной), сигнал на выходе вычитателя 53 блока 28 равен нулю, компатор 35 на первом входе получит от блока 31 нулевое напряжение, счетчик 39 успеет с момента

5 начала счета заполниться наполовину, выходное напряжение преобразователя 40 за это время достигнет нуля и число, зафиксированное в счетчике 39, укажет на середину анализируемого интервала Тзи : m(K-L)/2

0 Если в канале имеется запаздывающий луч, то распределение статистик относительно максимальной становится асимметричным из-за задержки части принимаемой мощности в виде сигнала дополнительного луча.

5 Энергия правых статистик в симметричных парах становится больше левых, соответственно разностный сигнал вычитателя 53 становится положительным, выходное напряжение блока 31 отлично от нуля и так0 же положительно, счетчик 39 работает доль- ше, преобразователь 40 формирует положительное напряжение и зафиксированное в счетчике 39 число будет большим, чем в предыдущем случае: (K-L). Таким

5 образом момент начала установки интервала ортогональности в этом случае должен быть смещен в пределах интервал Тзи вправо относительно его середины.

При наличии опережающего луча вы0 ходной сигнал вычитателя 53 отрицателен из-за преобладания левых статистик над правыми, блок 31 формирует также отрицательное напряжение, счетчик 39 останавливается в начале счета, т.к. напряжение

5 преобразователя 40 остается отрицатель- ным, не успев возрасти до нуля. Малое числб m(K-L)/2, зафиксированное в счетчике 39, отображает необходимое смещение начала интервала ортогональности в пределах в сторону опережения. Отметим, что через

схему ИЛИ 44 с выхода последнего разряда счетчика 39 поступает сигнал самоблокировки, повышающий надежность срабатывания схемы за счет устранения ее самозапускания при переполнении счетчика 39. По выходной шине разрядов счетчика 39 управляющее число через клапанное устройство 41, открываемое после остановки счета импульсом, поступающим через вторую схему И 26 с шины первых выходов блока 6, поступает на управляющие входы первого коммутатора 42, который вместе с регистром 43 также образует дискретную управляемую линию задержки выходного сигнала тактовой частоты блока б, продвигающегося по разрядам регистра 43 импульсами отсчетной частоты с соответствующего выхода блока 6. В зависимости от числа, установленного на управляющей шине коммутатора 42, на его выход поступает либо сигнал с центрального отвода регистра 43, совпадающий с серединой защитного интервала, либо с другого отвода, т.е. смещенный во времени относительно середины на определенное количество отсчетных интервалов в ту или иную сторону в зависимости от конкретной ситуации. Формула изобретения 1. Анализатор сигнала тактовой синхронизации по авт.св. N° 1587656, отличающийся тем, что, с целью повышения точности тактовой синхронизации при наличии сдвига несущей частоты относительно номинала в условиях действия помех, введены последовательно соединенные блок определения границ посылок сигнала при многолучевое™ и блок коррекции момента начала интегрирования, а также управляемая линия задержки и последовательно соединенные блок контроля уровня сигнала и узел блокировки, при этом блок сравнения и блок памяти номера отсчета соединены последовательно через узел блокировки, другие входы которого соединены с управляющими выходами блока коррекции момента начала интегрирования, к управляющим входам которого и к управляющим входам блока определения границ посылок сигнала при многолучевости подключены соответствующие первые выходы блока управления, выход третьего сумматора соединен с первым входом блока контроля уровня сигнала и с первым входом блока определения границ посылок сигнала при многолучевости, к другим входам которого подключены выходы опережения и отставания блока памяти номера отсчета, выход сигнала тактовой частоты блока управления соединен с информационным входом управляемой линии задержки, входы управления

которой соединены с управляющими выходами узла блокировки, а выход сигнала от- счетной частоты блока управления соединен с входом сдвига управляемой ли5 нии задержки и с соответствующим входом управления блока коррекции момента начала интегрирования, один из входов управления которого соединен с управляющим входом узла блокировки.

0 2. Анализатор по п. 1, о т л и ч а ю щ и й- с я тем, что блок контроля уровня сигнала выполнен в виде последовательно соединенных фильтра, амплитудного детектора и компаратора, другой вход которого являет5 ся входом опорного напряжения, а выход - выходом блока контроля уровня сигнала, входом которого является вход фильтра.

3.Анализатор поп.1,отличающий- с я тем, что блок определения границ посы0 лок сигнала при многолучевости выполнен в виде первой линии задержки, отводы которой соединены с входом коммутатора, выход которого через функциональный преобразователь соединен с входом второй

5 линии задержки, вход и отводы которой соединены с входами блока ключей, первый выход которого соединен с первыми входами сумматора и вычитателя, к вторым входам которых подключен второй выход блока

0 ключей, причем вход первой линии задержки, управляющие входы блока ключей и выходы сумматора и зычитателя являются соответственно первым входом, управляющими входами и выходами блока определе5 ния границ посылок сигнала при многолучевости, другими входами которого являются управляющие входы коммутатора.

4.Анализатор поп.1,отличающий- с я тем, что блок коррекции момента начала

0 интегрирования содержит последовательно соединенные первый интегратор, к входам сброса которого подключены выходы первого ключа сброса, блок вычисления отношений, компаратор, элемент ИЛИ, RS-триггер,

5 элемент И, счетчик номера отсчета, цифро- аналоговый преобразователь, выход кото- рого соединен с вторым входом коммутатора, а также последовательно соединенные второй интегратор, к входам

0 сброса которого подключены выходы второго ключа сброса, и делитель напряжения, выход которого соединен с вторым входом блока вычисления отношений, вход управления которого, второй вход элемента И,

5 соединенные между собой входы управления первого и второго ключей сброса, а также соединенные между собой вход установки счетчика номера отсчета и второй вход RS-триггерз являются управляющими входами блока коррекции момента начала

15 178183416

интегрирования, входами которого являют-элемента И и соединенные между собой втося входы интеграторов, а управляющимирые входы первого элемента И и второго

выходами - выходы разрядов счетчика но-элемента И, другой вход которого является

мера отсчета, один из которых соединен свходом управления узла блокировки,

другим входом элемента ИЛИ,5 6. Анализатор по п. 1, о т л и ч а ю щ и й5. Анализатор по п,1,отличающий-ся тем, что управляемая линия задержки

с я тем, что узел блокировки содержит пер-выполнена в виде последовательно соедивый элемент И и последовательно соеди-ненных регистра и коммутатора, управляюненные второй элемент И и коммутатор.щие входы которого являются входами

входы и выходы которого являются соответ-10 управления управляемой линии задержки,

ственно входами и управляющими выхода-информационным входом и сдвиговым вхоми узла блокировки, другими входамидом которой являются соответственно инкоторого являются первый вход первогоформационный и тактовый входы регистра.

Похожие патенты SU1781834A2

название год авторы номер документа
Анализатор сигнала тактовой синхронизации 1988
  • Белоус Анатолий Васильевич
  • Маслов Евгений Николаевич
SU1587656A1
Адаптивный корректор многоканального сигнала с ортогональными составляющими 1990
  • Белоус Анатолий Васильевич
  • Маслов Евгений Николаевич
SU1807571A1
Частотный дискриминатор 1988
  • Белоус Анатолий Васильевич
  • Маслов Евгений Николаевич
SU1676078A2
Частотный дискриминатор 1986
  • Белоус Анатолий Васильевич
  • Маслов Евгений Николаевич
SU1359899A1
Устройство тактовой синхронизации 1979
  • Байдан Игорь Емельянович
  • Гинзбург Виктор Вульфович
  • Глянцев Борис Андреевич
  • Данилевский Владимир Александрович
  • Иванов Виктор Васильевич
  • Караваев Вячеслав Сергеевич
  • Окунев Юрий Бенцианович
  • Павличенко Юрий Агафонович
  • Рачкаускас Ричардас Стасио
  • Рахович Лео Мойсеевич
  • Шутов Александр Степанович
  • Шкодин Олег Иванович
SU932642A1
СПОСОБ ДЕМОДУЛЯЦИИ ДИСКРЕТНЫХ СИГНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 1991
  • Кловский Д.Д.
  • Карташевский В.Г.
  • Белоус С.А.
RU2102836C1
Устройство для контроля состояния канала связи 1987
  • Хижняк Владимир Алексеевич
  • Ольшевский Николай Николаевич
  • Алексеев Владимир Михайлович
  • Броварник Дмитрий Сергеевич
SU1434550A1
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИ 1990
  • Аронштам М.Н.
  • Ицкович Ю.С.
  • Кузнецов Н.А.
RU2020565C1
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЦВМ С КАНАЛОМ СВЯЗИ 1991
  • Аронштам М.Н.
  • Ицкович Ю.С.
  • Кузнецов Н.А.
RU2011217C1
Устройство для сопряжения цифровой вычислительной машины с каналом связи 1991
  • Аронштам Михаил Наумович
  • Ицкович Юрий Соломонович
  • Кузнецов Николай Александрович
SU1837301A1

Реферат патента 1992 года Анализатор сигнала тактовой синхронизации

Изобретение относится к технике передачи дискретной информации по каналам радио- и электросвязи и может быть использовано в многоканальных моделях передачи дискретной информации с ортогональными сигналами. Цель изобретения - повышение точности контроля сигнала тактовой синхронизации путем измерения характеристических моментов при наличии сдвига несущей частоты относительно номинала в условиях действия помех.Анализатор сигнала тактовой синхронизации содержит интегратор 1, блок усреднения 2, квадратор 3, блок сравнения 4, блок памяти 5 номера отсчета, блок управления 6, преобразова тель Гильберта 7, дополнительный интегратор 8, первый перемножитель 9, инвертор 10, первый сумматор 11, первый интегрирующий усилитель 12, первый ключ сброса 13,

Формула изобретения SU 1 781 834 A2

Документы, цитированные в отчете о поиске Патент 1992 года SU1781834A2

Анализатор сигнала тактовой синхронизации 1988
  • Белоус Анатолий Васильевич
  • Маслов Евгений Николаевич
SU1587656A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 781 834 A2

Авторы

Белоус Анатолий Васильевич

Маслов Евгений Николаевич

Даты

1992-12-15Публикация

1990-02-19Подача