ется схема «И 10, и входной регистр переключается на работу по рекурентному циклу; кроме того, разрешающий потенциал поступает на схему «И 11. Код числа, находящегося в регистре 1, поступает на коммутатор 2 и первые входы блоков параметрического сравнения 6 и 7. Код числа, находящегося в регистре 3, поступает на первые входы сумматоров 4 и 5. На вторые входы сумматора 4 с шины 18 поступает прямой код числа, на которое должны отличаться числа, находящиеся в регистрах 1 и 3, а па вторые входы сумматора 5 с шины 19 поступает дополнительный код этого числа. Таким образом, па выходе сумматора 4 будет код суммы, а на выходе сумматора 5 - код разности числа, находящегося в регистре 3, и числа, поступающего на вторые входы этих сумматоров. Блок параметрического сравнения 6 производит сравнение числа, находящегося в регистре 1, с числом, поступающим с сумматора 4, и разрешающий потепциал на его выходе будет только в том случае, если число, находящееся в регистре 1, меньше числа, иостуиающего с сумматора 4 Блок параметрического сравнения 7 производит сравнение числа, поступающего с сумматора 5, с числом, находящимся в регистре 1, и разрешаюший потенциал на его выходе будет только в том случае, если число, находящееся в регистре 1, будет больше числа, поступающего с сумматора 5. Таким образом, если число, находящееся в регистре 1, отличается от числа, находящегося в регистре 3, на величину, меньшую чем число, поступающее на вторые входы сумматоров, то схема «И 12 будет открыта, и разрешающий потепциал с нее поступит на схему «И 11. При этом импульсы частоты перестройки, превышающей тактовую частоту на величину, достаточную для завершения рекурентного цикла регистра 1, поступают с шины 14 через открытую схему «И 11 в тактовую цепь регистра 1. Регистр 1 перестраивается по рекурентному циклу до тех пор, пока находящееся в нем число не будет отличаться от числа, находящегося в регистре 3, на величину, не меньшую заданной числом, поступающим на вторые входы сумматоров. Как только это произойдет, схема «И 12 будет закрыта по одному из входов и закроет схему «И 11. При этом импульсы частоты перестройки в тактовую цепь регистра 1 не пройдут. По окончании цикла работы, импульсом, поступающим с шины 15, счетчик 8 будет сброшен в нулевое состояние, а содержимое регистра 1 через коммутатор 2 перепишется в регистр 3, после чего устройство готово к следующему циклу работы. Формула изобретения Устройство для сравнения следующих друг за другом чисел, содержащее входной регистр, информационный вход которого подключен к первой входной шине, а информационные выходы соединены с соответствующими входами коммутатора, выходы которого подключены к входам выходного регистра, элементы «П и ИЛП, отличающееся тем, что, с целью расширения класса решаемых задач, в него введены дешифратор, счетчик, два блока параметрического сравнения и два сумматора. первые входы которых объединены и подклю « « 1 к выходному регистру, а вторые входы подключены ко второй и третьей входным шинам, первые входы обоих блоков параметрического сравнения объединены между собой и подключены ко входному регистру, а вторые входы подключены к выходам сумматоров, выходы блоков параметрического сравнения соединены со входами первого элемента «И, выход которого подключен к первому входу второго элемента «И, второй вход которого соединен с четвертой входной шиной, а выход подключен к первому входу элемента «ИЛИ, второй вход которого подключен к пятой входной шине и информационному входу счетчика, а выход - к управляющему входу входного регистра, выход последнего разряда которого подключен к первому входу третьего элемента «И, а вход первого разряда соединен с выходом третьего элемента «И, второй вход которого подключен к третьему входу второго элемента «И и выходу дешифратора, вход которого соединен с выходом счетчика, управляющий вход которого соединен с управляющим входом коммутатора и с шестой входной шиной.
/5
название | год | авторы | номер документа |
---|---|---|---|
Устройство для регистрации информации | 1980 |
|
SU947886A1 |
ПРЕОБРАЗОВАТЕЛЬ КОД-НАПРЯЖЕНИЕ | 1991 |
|
RU2013001C1 |
Вычислительное устройство для формирования маршрута сообщения | 1982 |
|
SU1037269A1 |
Устройство для вычисления функции вида | 1978 |
|
SU765803A1 |
Генератор функций Уолша | 1985 |
|
SU1262470A1 |
Устройство управления перестройкой частоты | 1975 |
|
SU544137A1 |
Устройство для отладки специализированных микроЭВМ | 1990 |
|
SU1741135A1 |
Устройство автоматического поиска каналов радиосвязи | 1981 |
|
SU995341A1 |
Преобразователь кодов | 1986 |
|
SU1438008A1 |
Устройство для контроля многоразрядных блоков оперативной памяти | 1987 |
|
SU1495854A1 |
Авторы
Даты
1976-04-15—Публикация
1974-05-05—Подача