(54) БЛОК ДЛЯ ОБНАРУЖЕНИЯ МНОГОЗНАЧНОГО ОТВЕТА В АССОЦИАТИВНОМ ЗАПОМИНАИЦЕМ УСТРОЙСТВЕ
название | год | авторы | номер документа |
---|---|---|---|
Устройство для считывания информации из блоков памяти | 1977 |
|
SU746718A1 |
Устройство для считывания информации из ассоциативного запоминающего блока | 1974 |
|
SU497636A1 |
Устройство для считывания информации из ассоциативной памяти | 1981 |
|
SU955203A1 |
Устройство для извлечения многозначного ответа из ассоциативного накопителя | 1981 |
|
SU970470A1 |
Полупроводниковая ячейка памяти | 1976 |
|
SU723680A1 |
Ассоциативный запоминающий элемент | 1978 |
|
SU675452A1 |
Элемент памяти для ассоциативного накопителя | 1976 |
|
SU690565A1 |
Ассоциативный запоминающийэлЕМЕНТ | 1979 |
|
SU805412A1 |
Элемент памяти | 1979 |
|
SU788175A1 |
АССОЦИАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА МДП-ТРАНЗИСТОРАХ | 1973 |
|
SU408374A1 |
I
Изобретение относится к запоминающим устройствам.
Известен блок для обнаружения многозначного ответа, содержащий формирователи и логические элементы Обработка информации в нем ведется по ёшгоритму извлечения ответа, что 6 случае ответа однозначного являетс нецелесообразным.
Из известных устройств наиболее близким техническим решением к данному изобретению является) блок для об- наружения многозначн6 6 ответа в ас социативномзапоминающем устройстве, содержащий транзистор предварительного заряда, затвор которого подключен к одной из управляющих шин1, сток к шине питания, а исток - к выходной шине, выходной транзистор, исток которого соединен с шиной нулевого потенциала, а сток с выходной шиной,и входные шины 2
Однако этот блок может функционировать только совместно с шифратором адреса, который в общем случае не яв ляется обязательным элементом ассвциатизного запоминающего устройства (АЗУ), т.е. область применения известного блока ограничена АЗУ с шифратором адреса.
Цель изобретения - расширение об ласти применения блока для обнаружения многозначйого ответа за счет изменения структуры блока, позволяющего использовать его в АЗУ без шифратора адреса.
Достигается это благодаря тому, что блок содержит входные транзисторы по числу детекторов ассоциативного запоминающего устройства и тран зисторы опроса и сброса. Затворы входнйх транзисторов подключены к входным шинам, истоки-к шине нулевого потенциала, .стоки-к стоку транзистора сброса, затвору выходного транзистора и истокам транзисторов опроса,стоки которых соединены с шиной питания« Исток транзистора сброса подключен к шине нулевого потенциала. Затворы транзисторов сброса и опроса соединены соответствующими управляющими .
На чертеже изображена схема предложенного блока.
Он содержит входные шины 1,управляющие шины 2-4,служащие для опроса (2 и 3) и для сброса (4),выходную шину 5 входные транзисторы б по числу детек торов АЗУ, транзисторы опроса 7 и 8, транзистор-сброса 9, транзистор предварительного заряда 10, выходной транзистор 11 и шину питания 12.
Затворы транзисторов 6 подключены к входным шинам 1, истоки - к шине нулевого потенциала 13, стоки-к стоку транзистора 9, затвору транзистора 11 и истокам транзисторов 7 и 8, стоки которых соединены с шиной питания 12. Исток транзистора 9 подключен к шине 13, затворы транзисторов 7-9 соединены с соответствующими управляющими ишнами 2-4.
Соотнсмяение крутизны транзистора опроса 7 и входных транзисторов 6 выбирается таким, что когда открыт хотя бы один входной транзистор 6, на затворе выходного транзистора 11
О , а coo-iустанавливается сигнал
ношение крутизны транзистора опроса 8 и входных транзисторов б таково, что, когда открыт один входной транзистор 6, то на затворе выходного транзистора устанавливается сигнал Т, а когда открыто несколько входных трёшзисторов б - то сигнал о ,
Устройство работает следующим образом. На затворе транзистора предварительного заряда 10 подается команда Заряд и происходит заряд паразитного конденсатора 14. Затем на затворы входных транзисторов б по входным шинам 1 подается сигнал с соответствующих детекторов (в случав совпадения подается открывающий уровень), после чего на затвор транзистора опроса 7 по шине 2 подается открывающий сигнал. Соотношение крутизны транзисторов 7 и 6 выбрано таким образом, что при наличии хотя бы одного открытого транзистора 6 (есть сов- падение) на затворе выходного транзистора 11 устанавливается уровень меньше порогового, и транзистор 11 Закрыт,т.е. паразитный конденсатор 14 сохраняет предварительный заряд,что служит сигналом Ответ есть .Если нет ни одного совпадения (все транзисторы б закрыты), то выходной транзистор 11 открывается, и конденсатор 14 разряжается, что соответствует сигналу Ответа нет .В случае получения сигнала Ответ есть с целью выявления характера ответа на затвор транзистора опроса 8 по шине 3 )1одается-открывающий с1гнал. Соотношение крутизны транзисторов 8 и 6 подобрано таким образом, что в случае однозначного ответа, т.е. когда только один из транзисторов б открыт, на затвор выходного транзистора 11 поступает потенциал выше порогового напряжения, вследствие чего выходной транзистор 11 открывается. Когда в открытом состоянии находится более одного транзистора 6 (случай многозначного овтета), уровень напряжения на затворе транзистора 11 будет ниже порогового, и транзистор 11 не открывается, конденсатор 14 хранит предварительный заряд, и на выходной шине 5 будет сигнал Ответ многозначный . После окончания опроса блока на затвор транзистора сброса 9 по шине 4 подается сигнал Сброс, и таким образом, к моменту следующего цикла опроса 6-лока выходной транзистор 11 всегда закрыт.
Описанный блок легко реализуется в рамках технологии БИС на МДП транзисторах и может быть включен в
состав кристалла с матрицей АЗУ.
Формула изобретения
Блок для обнаружения многозначного ответа в ассоциативном запоминающем устройстве, содержащий транзистор предварительного заряда, затвор которого подключен к одной из управляющих шин, сток - к шине питания,
а исток - к выходной шине, выходной
транзистор, исток которого соединен
с шиной нулевого потенциала, а стокс выходной шиной :, и входные шины,
отличающийся том,что, с целью расширения области применения блока, он содержит входные транзисторы по числу детекторов ассоциативного запоминамщего устройства и тран1зисторы опроса .и сброса, затворы входных транзисторов подключены к входным имиам, истоки - к шине нулевого потенциала, а стоки - к стоку транзистора сброса, затвору выходного
транзистора и истокам транзисторов опроса, стоки которых соединены с шиной питания,исток транзистора сброса подключен к шине нулевого потенциала, затворы транзисторов сброса и опроса соединены с соответствующими управлянлцими шинами.
Источники информации, принятые во внимание при экспертизе
Авторы
Даты
1977-07-25—Публикация
1975-10-16—Подача