На первый вход устройства поступают импульсы частоты fi, на второй - FZ, на третий - FZ. Рассмотрим работу устройства для характерных случаев, определяемых соотношениями входных частот А н Ргр2 2р1. Допустим, в исходный момент времени входной триггер 1 и триггер 7 памяти находятся в нулевом состоянии. Каждый входной импульс частоты Fi устанавливает входной триггер 1 в единичное состояние, при котором с его единичного выхода на первые входы элементов И-НЕ 2, 3 подается разрешающий потенциал. Поэтому первый после Прихода разрешающего потенциала с входного триггера 1 импульс частоты FZ нроходнт через открытый элемент И-НЕ 3 и переводит триггер 7 памяти в единичное состояние. При этом на элемент И-НЕ 10 поступает разрешающий потенциал и открывает его, импульсы частоты FS начннают проходить через элемент ИЛИ 11 на выход устройства. Триггер знака 8 устанавливается в единичное состояние сигналом перехода из единичного состояния в нулевое с выхода триггера 6 намяти и в нулевое состояние сигналом перехода из единичного состояния Б нулевое с единичного выхода триггера 7 намяти. Задннм фронтом первого импульса частоты F2 входной триггер 1 занимает нулевое состояние, нри котором с его нулевого выхода. на вторые входы элементов И-НЕ 4, 5 подается разрешающий потенциал. Поэтому второй импульс частоты F2 проходит через открытый элемент И-НЕ 5 и устанавливает триггер 7 памяти в нулевое состояние, носле чего элемент И-НЕ закрывается и импульсы частоты FS не нроходят на выход устройства. Таким образом, элемент И-НЕ 10 открывается только на время периода настоты F2 после прихода каждого импульса частоты FI. В течение этого периода на выход устройства проходят имнульсы частоты з, число которых равно п -. Пачки этих импульсов следуют с частотой FI. Поэтому количество импульсов в единицу времени (или средняя частота импульсов на выходе устройства) равно F, n-F, Аналогично рассмотренному случаю работает вторая половина схемы: для случая из двух пришедших подряд импульсов частоты FI первый проходит через открытый элемент И-НЕ 4 и устанавливает триггер 6 памяти в единичное состояние, при котором открывается элемент И-НЕ 9, и импульсы частоты FS поступают на выход устройства. Второй импульс подается через открытый элемент И-НЕ 2 и переводит триггер 6 памяти в нулевое состояние, при котором элемент И-НЕ 9 закрывается и импульсы частоты FS не проходят на выход устройства. В этом случае выходная частота и выходе устройства определяется выражением ,- Рассмотрим второй случай. . Отличие этого случая от изложенного заключается в том, что носле прихода первого импульса частоты FZ импульс частоты FI может прийти раньше, чем второй импульс частоты F2. Поступив на единичный вход входного триггера 1, он устанавливает его вновь в единичное состояние, при котором элемент И- НЕ 5 закрывается, а элемент И-НЕ 3 вновь открывается и ноэтому второй имнульс частоты FZ проходит через элемент И-НЕ 3, а не элемент И-НЕ 5, как в первом случае, и только подтверждает единичное состояние триггера 7 памяти. Если теперь импульс -laстоты FI снова появляется раньше времени, чем очередной импульс частоты, то рассмотренная картина повторяется. Триггер 6 памяти, который вее это время находится в единичном состоянии, возвран1,ается в исходное лишь после Поступления двух подряд импульсов частоты FZТаким образом, элемент И-НЕ 10 в этом случае закрывается только на время нериода чаетоты FZ носле прихода двух подряд нмпульсов частоты F2. Импульсы частоты F число которых 1LW (Г„-П)-Л- ( F,-F, проходят на выход устройства только в течение времени 1 (.)Пачки этих импульсов следуют с различной частотой, поэтому количество импульсов в единицу времени (или средняя частота импульсов на выходе устройства) равно J1 ly F, fi(F,F,) F.-F, X(F,-f,) Аналогично для случая ,2F2 работает вторая половила схемы. Переход из единичного в нулевое состояние триггеров 6 и 7 происходит только в случае превышения соответствующей каждому из них входной частоты над другой. В зависимости от зна1са разности частот Р и FZ триггер 8 открывает элемент И-НЕ 9 или 10. При всегда открыт элемент И-НЕ 9, при элемент И-НЕ 10. Возможное совпадение импульсов входных частот может быть легко устранено с помощью известных методов. Таким образом, из соотнощений (1) и (2) следует, что предлагаемое устройство реалиует множительно-делительную операцию над астотно-импульсными сигналами FI, FZ, FS
название | год | авторы | номер документа |
---|---|---|---|
ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНО- ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО-^ | 1973 |
|
SU375651A1 |
Частотно-импульсное множительноделительное устройство | 1975 |
|
SU602945A1 |
ЦИФРОВОЙ ШИРОТНО-ИМПУЛЬСНЫЙ МОДУЛЯТОР | 1971 |
|
SU305577A1 |
ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНО- ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО | 1973 |
|
SU367430A1 |
Частотно-импульсное множительно-делительное устройство | 1975 |
|
SU556437A1 |
ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕУСТРОЙСТВО | 1972 |
|
SU424188A1 |
ОДТЕНТНО-ТЕХНН-Г- :^':и|БИБЛИОТЕКА | 1970 |
|
SU287404A1 |
Устройство для умножения двух последовательностей импульсов | 1974 |
|
SU510786A1 |
Устройство для сравнения частот сигналов | 1985 |
|
SU1323973A1 |
Частотно-импульсное множительноделительное устройство | 1977 |
|
SU605213A1 |
Авторы
Даты
1977-09-30—Публикация
1976-01-20—Подача