Структурная, электрическая схема описьшаемого делителя частоты приведена на чертеже.
Делитель содержит блок управления , D-триггеры 2-5, элементы И 6-13.
Принцип работы делителя заключается в следующем.
В режиме работы с коэффициентом деления, равным удвоенному числу триггеров, рабочие кодовые комбинации характеризуются тем, что в них можно выделить группы с непрерывными последовательностями нулей .и единиц. При этом блок управления 1 запрещает прохождение сигналов через элементы И 6-13, а делитель частоты находится в одном из п рабочих состояний кода Либау-Крейга.
Рассмотрим случай, когда делитель частоты под действием тактирующего импульса переходит в состояние 00...0. В этом состоянии на вход элемента И 10 подается единичный сигнал с инверсного выхода триггера 5. При разрещаюшем сигнале на другом входе, элемента И 10 триггер 2 принудительно устанавливается в состояние 10...0; следовательно, состояние 00...О имеет место лишь во время перехода триггера 2 из нулевого состояния в единичное, что равносильно запрету этого состояния. Подобным образом элементы И 11-13 могут запретить состояние 1Q...O, 110...О, 1...10. Соответственно элементы И 6-9 могут запретить состоние 11...1, 01...1, 001...1, 0...01. Таким образом можно запрещать любое из рабочих состояний делителя частоты.
Очевидно, что рассматриваемый делитель частоты позволяет запрещать также различные комбинации рабочих состояний. Например, для запрета состояний 00...0 и 11...1 необходимо наличие сигналов разрешения установки триггера .2 как в нулевое состояние, так и в единичное. Тогда при установке триггера 5 в единичное состояние триггер 2 устанавливается в нулевое состояние, а при установке триггера 5 в нулевое состояние триггер 2 принудительно устакавливается в единичное и, следовательно, запрещаются состояния 11 ...1 и 00...0. Подобным образом можно запрещать произвольны набор рабочих состояний.
Необходимо отметить, что в результате запрета определенных рабочих состояний можно не только изменять коэффициент деления, но и сохранять симметричные системы выходных сигналов делителя частоты, что в ряде случаев необходимо. Так, описанный вьпие запрет состояний 0000 и 1111 в восьмитактном делителе частоты приводит к шеститактной симметричной системе коммутации. Допольштельный же запрет состояний 1100 и ООН приводит к четырехктактной симметричной системе коммутации. Это позволяет, например, использовать рассматриваемое устройство для управления шаговыми двигатепями по (п-т)-тактной системе коммутации.
Ф о р м у л а изобретения
Делитель частоты импульсов с переменным коэффициентом деления, содержащий в каждом разряде Отриггеры и два элемента И, выход первого из которых соединен с S-входом триггера, выход второго - с R-входом триггера, D-вход каждого из триггеров кроме первого соединен с-прямым выходом предыдущего триггера, О-вход первого триггера соединен с инверсным выходом последнего. С-входы всех триггеров соединены со входной цшной, первые входы элементов И соединены с соответствующими выходами блока управления, о тличающийся тем, что, с целью расщирения его функциональных возможностей делителя, второй вход первого элемента И каждого разряда соединен с D-входом триггера своего разряда, второй вход второго элемента И каждого разряда кроме первого соединен с инверсным выходом триггера предыдущего разряда, а второй вход второго элемента И первого разряда соединен с прямым выходом триггера последнего разряда.
Источники информации, принятые во внимание при экспертизе:
1.Заявка Японии № 49-32621, кл. 98(5) О 32, J7.04.74.
2.Акцептованная заявка Великобритании № 1300078, G 4 А, 20.12.72.
название | год | авторы | номер документа |
---|---|---|---|
Симметричный делитель частоты импульсов | 1982 |
|
SU1089763A2 |
Устройство для счета изделий | 1985 |
|
SU1305737A1 |
Цифровой интегратор с контролем | 1975 |
|
SU540269A1 |
Делитель частоты следования импульсов с переменным коэффициентом деления | 1980 |
|
SU900460A1 |
Цифровой синтезатор частот | 1990 |
|
SU1748251A1 |
Делитель частоты импульсов | 1983 |
|
SU1162037A1 |
Делитель частоты следования импульсов | 1980 |
|
SU884152A1 |
Преобразователь двоичного кода в двоично-десятичный | 1986 |
|
SU1368993A1 |
Делитель частоты импульсов | 1985 |
|
SU1298907A1 |
Кодирующее устройство | 1987 |
|
SU1481899A1 |
Авторы
Даты
1978-11-05—Публикация
1977-05-11—Подача