Изобретение относится к импульсной технике и предназначено для использования в цифровой измерительной аппаратуре, в синтезаторах частот, в устройствах автоматики и телемеханики.
Цель изобретения - повьшение надежности устройства в работе за счет обеспечения гарантированной длительности установочных импульсов.
На чертеже приведена электрическая структурная схема устройства.
Делитель частоты импульсов содержит входную шину 1, которая соединена со счетным входом первого триггера 2, первый выход которого соединен со счетным входом счетчика 3 импульсов, выходы всех разрядов счетчика 3 импульсов соединены с первой группой входов дешифратора 4, первые установочные входы счетчика 3 импульсов соединены с выходами соответствующих элементов И 5 и с инверсными входами соответствующих элементов ЗАПРЕТ 6, выходы которых соединены с соответствующими вторыми установочными входами сч.етчика 3 импульсов, первый вход дополнительного элемента И 7 соединен с выходом переноса счетчика 3 импульсов, второй вход - с первым установочным входом второго триггера 8 и с вторым выходо первого триггера 2, выход второго триггера 8 соединен с первым входом элемента НИИ 9, второй вход которого соединен с выходом дополнительного элемента И 7, вторая группа входов дешифратора 4 соединена с первой группой выходов, кроме выхода младшего разряда, блока 10 управления, вторая группа выходов которого, кроме выхода младшего разряда, соединена с первыми входами соответствующих элементов И 5, вторые входы которых соединены с прямыми входами соответствующих элементов ЗАПРЕТ бис выходом второго триггера 8, второй установочный вход которого соединен с выходом дешифратора 4, третьи входы элементов И 5 соединены с выходом младшего разряда первой группы выходов блока 10 управления, выход элемента ИЛИ 9 соединен с выходной шиной 11.
Первый триггер 2 и счетчик 3 импульсов образуют новый счетчик 12 импульсов, емкостью которого опреO
5
5
30
деляется максимальное значение коэффициента деления устройства (К ).
В блоке 10 управления хранится прямой и обратньй коды коэффициента деления К. Прямой код коэффициента деления К поступает на первую группу выходов блока 10 управления. Все выходы этой группы, за исключением выхода младшего разряда, соединены с первой группой входов дешифратора 4. Поэтому на дешифратор 4 с блока 10 управления поступает код коэффициента деления К, сдвинутый на один разряд в сторону младших раэряКдов, т.е. код числа при четных
К- 1 К или при нечетных К. Обратный
код коэффициента деления К поступает на вторую группу выходов блока 10 управления. Все выходы этой группы, за исключением выхода младшего разряда, соединены с первыми входами соответствующих элементов И 5.
Элементы И 5 и ЗАПРЕТ 6 предназначены для установки триггеров счетчика 3 в нуль при делении на четные коэффициенты или в состояния, опреК-1деляемые обратным кодом числа -2
при нечетных коэффициентах деления.
Устройство работает следующим образом.
Перед началом работы триггер 2 устанавливается в нулевое состояние, а триггер 8 - в единичное. При этом с выхода триггера 8 на вторые входы элементов 5 и на прямые входы элементов 6 поступает сигнал, управляющий установкой счетчика 3 в состояние, определяемое сигналами на выходах элементов 5. При делении частоты на четные коэффициенты в младшем разряде кода управления записан нуль и сигналом нулевого уровня с выхода младшего разряда блока 10 элементы 5 закрыты. При этом после прихода триггера 8 в единичное состояние все триггеры счетчика 3 устанавливаются в состояние нуля. При делении на нечетные коэффициенты с выхода младшего разряда блока 10 на входы элементов 5 поступает сигнал единич- ного уровня. Поэтому после срабатывания триггера 8 на выходах элементов 5 устанавливаются сигналы, соответствующие обратному коду числа
К-1о
--- , и триггеры счетчика 3 принимают состояния, -соответствующие этому коду.
Рассмотрим работу устройства при делении на четные и нечетные коэффициенты .
При делении на четные коэффициен- тьт в младшем разряде кода управления
записан нуль и сигнал нулевого уров ня с выхода младшего разряда блока 10 поступает на третьи входы элементов 5. При этом на выходах элементов 5 постоянно присутствуют сигналы нулевого уровня, которыми триггеры
-
счетчика 3 устанавливаются в нулевые состояния всякий раз, как только триггер 8 оказывается в единичном состоянии.
При пост- т1лении первого входного импульса триггер 2 переводится в - единичное состояние, в результате чего на прямом выходе этого триггера появляется сигнал единичного зфовня, которым триггер 8 устанавливается в состояние нуля. С приходом К-го входного импульса на разрядных выходах
счетчика 3 устанавливается код числа
тл ,
-г , в результате чего срабатывает
дешифратор 4 и его выходным сигналом триггер 8 устанавливается в единичное состояние. При этом сигнал единичного уровня с выхода триггера 8 поступает на вторые входь элементов 5 и на прямые входы элементов 6, а через элемент 9 - на выходную шину 11 Поскольку на выходах элементов 5 при делении на четные коэффициенты пос- тоянно присутствуют сигналы нулевого уровня, то после перехода триггера 8 в единичное состояние на нулевые установочные входы триггеров счетчика 3 поступают сигналы единичного уров- ня, а на единичные входы - сигналы нулевого уровня. В результате этого триггеры счетчика 3 устанавливаются в нулевые состояния. Так как К-й входной импульс является четным, то триггер 2 счетчика 12 импульсов после прихода К-го входного импульса устанавливается в нулевое состояние и устройство оказьюается в таком же состоянии, как перед началом работы.
В дальнейшем при делении на четные коэффициенты работа делителя повторяется, т.е. ()-й входной им5
10
f5
20
-30
. 0 45 50 55
пульс устанавливает триггер 2 в единичное состояние, в результате чего триггер 8 переводится в состояние нуля, прекращается обнуление счетчика 3, и заканчивается выходной импульс.
При делении на нечетные коэффициенты в младшем разряде кода управления записана единица и сигнал единичного уровня с выхода младшего разряда блока 10 поступает на третьи входы элементов 5. При этом на выходах элементов 5 после перехода триггера j3 единичное состояние будут сформированы сигналы, соответствуюF- 1 щие обратному коду числа и в
счетчик 3 будет записан обратный код
К-1 числа поступлении входных импульсов первый импульс переводит триггер 2 в единичное состояние, в результате чего триггер 8 устанавливается в состояние нуля и прекращается запись в счетчик 3 обратного кода числа
К- 1
. С приходом (K-l)-ro входного
импульса все триггеры счетчика 3 устанавливаются в единичные состояния и на выходе элемента И, входящего в счетчик 3, формируется импульс переполнения, который поступает на первый вход элемента 7. На второй вход элемента 7 в это время поступает сигнал нулевого уровня, так как (К-1)-и входной импульс, являющийся четным входным импульсом, устанавливает триггер 2 в нулевое состояние. Элемент 7 открывается с приходом нечетных входных импульсов. Поэтому сигнал единичного уровня с выхода переполнения счетчика 3 поступает через элемент 7 на вход элемента 9 и через него на выходную шину 11 только после прихода очередного, т.е. К-го, входного импульса. При поступлении (К+1)-го входного импульса все триггеры счетчика 12 устанавливаются в нулевые состояния. При этом сигнал на выходе переполнения счетчика 3 становится равным нулю, и следовательно, заканчивается выходной импульс делителя. Очередной (К+2)-й входной импульс переводит триггер 2 в единичное состояние, устанавливая в счетчике 12 код единицы. Следующий (К+3)-й входной импульс
устанавливает в счетчике 12 код числа два и т.д. С приходом 2К-го входного импульса в счетчике 12 устанавливается код числа К-, которое является четным, поэтому после подсчета 2К-ГО входного импульса на разрядных выходах счетчика 3 устанавливает- К-1
ся код числа -j
При этом срабатывает дешифратор 4 и тр иггер 8 уста- навлнвается в единичное состояние. Сигнал единичного уровня с выхода триггера 8 поступает на вторые входы элементов 5 и на прямые входы элементов 6, а через элемент 9 - на выходную шину 12. Происходит запись обрат- К-1
ного кода числа -тв счетчик 3 импульсов , и схема устройства оказывается подготовленной к подсчету очередных 2К входных импульсов.
В дальнейшем при делении на нечетные коэффициенты работа устройства повторяется.
Формула изобретения
Делитель частоты импульсов, содержащий первый триггер, счетньй вход которого соединен с входной шиной, счетчик импульсов, счетный вход которого соединен с первым выходом первого триггера, выходы всех разрядов - с первой группой входов дешифРедактор А.Козориз Заказ 898/59
Составитель А.Соколов Техред м.Ходанич
Корректор
Тираж 902 . Подписное ВНИИПИ Государственного комитета, СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
. Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4
5
0
5
0
ратора, вторая группа входов которого соединена с первой группой выхо-о дов, кроме выхода младшего разряда, блока управления, вторая группа выходов которого, кроме выхода младшего разряда, соединена с первыми входами соответствующих элементов И, выходы которых соединены с первыми установочными входами счетчика импульсов , а вторые входы - с первым входом элемента ИЛИ выход которого соединен с выходной шиной, отличающийся тем, что, с целью повьшгения надежности в работе, в него введены элементы ЗАПРЕТ, второй триггер и дополнительный элемент И, выход которого соединен с вторым входом элемента ИЛИ, первый вход - с выходом переполнения счетчика импульсов, а второй вход - с вторым выходом первого триггера и первым установочным входом второго триггера, второй установочный вход которого соединен с выходом дешифратора, а выход второго триггера соединен с первым входом элемента ИЛИ и с прямыми входами элементов ЗАПРЕТ, выходы которых соединены с вторыми ус- тановочными входами счетчика им- - пульсов, а инверсные входы - с выходами соответствующих элементов И, третьи входы которых подключены к выходу младшего разряда блока управления.
Корректор Е.Рошко
название | год | авторы | номер документа |
---|---|---|---|
Делитель частоты следования импульсов | 1982 |
|
SU1045400A1 |
Симметричный делитель частоты импульсов | 1982 |
|
SU1089763A2 |
Делитель частоты следования импульсов | 1988 |
|
SU1596453A1 |
Делитель частоты следования импульсов | 1980 |
|
SU884152A1 |
Управляемый делитель частоты следования импульсов | 1987 |
|
SU1478323A1 |
Делитель частоты с переменным коэффициентом деления | 1988 |
|
SU1547057A2 |
Делитель частоты следования импульсов | 1985 |
|
SU1265996A1 |
Делитель частоты следования импульсов | 1987 |
|
SU1431069A1 |
Делитель частоты следованияиМпульСОВ C АВТОМАТичЕСКи изМЕНяющиМСяКОэффициЕНТОМ дЕлЕНия | 1978 |
|
SU801253A1 |
Вычислительный узел цифровой сетки | 1983 |
|
SU1132295A2 |
Изобретение относится к импульсной технике и может быть использовано в цифровой измерительной аппаратуре, в синтезаторах частот, в устройствах .автоматики и телемеханики. Цель изобретения - повышение надежности в работе устройства. Для достижения поставленной цели в устройство введены элемент 6 ЗАПРЕТ, триггер 8, элемент И 7. Устройство та с- же содержит входную шину 1, триггер 2, счетчик 3 импульсов, дешифратор 4, элементы И 5, элемент ИЛИ 9, блок 10 управления, выходную вшну 11, счетчик 12 импульсов. Данное устройство обеспечивает гарантированную длительность установочных импульсов. 1 ил. § (Л ГС со 00 со
Делитель частоты | 1972 |
|
SU437229A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Делитель частоты следования импульсов с переменным коэффициентом деления | 1982 |
|
SU1115239A2 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1987-03-23—Публикация
1985-08-05—Подача