Управляемый делитель частоты следования импульсов Советский патент 1980 года по МПК H03K23/00 

Описание патента на изобретение SU750742A1

Изобретение относится к импульсно технике и может быть использовано в устройствах цифровой и измерительной техники, в устройствах отсчета временных интервалов. Известны делители частоты следования импульсов, содержащие элемент задержки, п-разрядный счетчик . и эле менты совпадения 1. Недостатком описанного устройства является сравнительно большой объем избыточного оборудования. Наибо.пее близким по технической сущности к изобретению является пересчетное устройство, содержащее бло заполнения, опорный генератор, к выходу которого подключен делитель час тоты следования импульсов, блок наполнения содержит два счетчика импульсов, первый из которых подключен к делителю частоты следования им пульсов, а второй - к опорному генератору, запоминающий блок, подключенный к выходам ячеек первого счетчи ка импульсов, и блок сравнения, подключенный к выходам ячеек запоминающ го блока и второго счетчика импульсо выход блока сравнения соединен с выходом устройства и через элемент .ИЛИ - со входом установки нуля второго счетчика импульсов, причем вход устройства соединен со входом уста- ; новки нуля запоминающего блока и линией задержки, часть которой подключена к входу считывания первого счетчика импульсов, а конец - к входам установки нуля делителя частоты следования импульсов и первого счетчика импульсов, а также к второму входу упомянутого элемента ИЛИ (2. . Недостатком данного устройства является его сравнительная сложность и недостаточно высокая надежность работы. Целью изобретения является повы- , шение надежности работы. Это достигается тем, что в устройство, содержащее счетчик импульсов, регистр, элемент ИЛИ, элементы задержки и блок сравнения кодов, входы которого соединены.с выходами разрядов счетчика импульсов и регистра, вход последовательной записи первого разряда которого соединен с кодовой шиной, введен второй элемент ИЛИ, первый вход которого соединен с входом элемента задержки, входом последовательной записи счетчика импульсов, входом управления записью раз рядов счетчика импульсов и шиной в ной частоты, второй вход соедине с шиной управления последовательно записью в регистр, а выход - с вхо дом управления записью разрядов ре гистра, вход синхронизации которог соединен с выходом первого элемен ИЛИ, первый вход которого соединен с выходом элемента задержки, втор с шиной синхронизации, а выход б ка сравнения кодов соединен о входом установки исходного состояния счетчика импульсов. На чертеже изображена структурная электрическая схема управляемо делителя частоты следования импуль сов. Он содержит счетчик 1 импульсов состоящий из разрядов, включающих триггер и мажоритарный элемент, элемент ИЛИ 2, элемент 3 задержки регистр 4, состоящий из разрядов, включающих в себя триггер и мажоритарный элемент, элемент ИЛИ 5, блок 6 сравнения кодов. Шина входной частоты, шина управления последовательной записью, кодовая шина и шина синхронизации обозначены соответственно 7-10. Управляемый .делитель частоты работает следующим образом. Перед началом работы на входы управления записью регистра подается по шине 8 сигнал разрешения последовательной записи кода с шины 9, сопровождаемого импульсами синхронизации с шины 10 на входы синхронизации. Эти сигналы подаются через элементы 2 и 5 соответственн Таким образом, в регистре, выдолня ющем функции блока приема и хранени кода коэффициента деления, т.е. бло ка задания кода, оказывается записанным необходимый коэффициент де нил,После ввода кода на шину 7 пост пает подлежащий делению сигнал„Пери од входного сигнала может быть пред ставлен в виде импульса и паузы. Во время импульса на выходы управления записью счетчика 1 непосредственно и регистра 4 через элемент действует разрешение последовательного ввода информации и производится запись числа в счетчик 1, запись в регистр 4 не производится, так как отсутствуют синхроимпульсы на входах синхронизации его. Во время паузы входы управления запись перекоммутируются на параллельный ввод информации. При этом на входах параллельного ввода счетчика 1 присутствует сигнал с выходов соответс вующих разрядов. Если произошел сбой какого-либо разряда счетчика 1,то на его входе дет присутствовать сигнал, противоположный сигналу на его выходе, что приведет к изменению выходного сигнала на противоположный, т.е. произойдет устранение сбоя. Аналогично на входы параллельной записи регистра 4 действуют сигналы с выходов соответствующих разрядов, на входы управления записью поступает сигнал разрешения параллельной записи с элемента 2, но перезапись произойдет лишь тогда, когда на входы синхронизации регистра 4 поступят сигналы синхронизации с элемента 5. Эти сигналы формируются из сигналов шины 7 элементом 3. Если в процессе работы произойдет сбой разрядов регистра, то в период паузы произойдет восстановление информации, при правильной работе происходит подтверждение информации, записанной в регистре. При совпадении кодов блок б вырабатывает сигнал сброса счетчика 1. Выполнение делителя на меньшем количестве элементов обеспечивает повышение надежности его работы. Таким образом обеспечивается надежное деление частоты управляемым делителем частоты следования импульсов. Кроме того, описанное устройство обеспечивает надёжность приема и хранения кода коэффициента деления и процесса деления частоты благодаря выполнению счетчика импульсов и регистра резервированными. Формула изобретения Управляемый делитель частоты следования импульсов, содержащий счетчик импульсов, регистр, элемент ИЛИ, ;элемент задержки и блок сравнения , входы которого соединены с выходами разрядов счетчика импульсов и регистра, вход последовательной записи разряда которого соединен с кодовой шиной, отличающийся тем, что, с целью повышения над-2жности работы, в него введен второй элемент ИЛИ, первый вход которого соединен с входом элемента задержки, входом последовательной записи счетчика импульсов, входом управления записью разрядов счетчика импульсов и шиной входной частоты, второй вход -соединен . с шиной управления последовательной записью в регистр, а выход - с входом управления записью разрядов регистра, вход синхронизации которого соединен с выходом первого элемента ИЛИ, первый вход которого соединен с выходом элемента задержкиj второй - с шиной синхронизации, а выход блока сравнения кодов соединен с входом установки исходного состояния счётчика импульсов. Источники инЛормации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР И 563725, кл. И 03 К 23/00, 30.09.75. 2.Авторское свидетельство СССР 337947, кл. Н -03 К 23/00, 28.12.70.

Похожие патенты SU750742A1

название год авторы номер документа
Программируемая линия задержки 1990
  • Егоров Николай Николаевич
  • Житний Сергей Григорьевич
  • Ицкович Юрий Соломонович
SU1723656A1
Многоканальное устройство для формирования импульсных последовательностей 1987
  • Очеретяный А.Н.
  • Корытный М.З.
  • Костенков А.А.
SU1443745A1
Блок управления для запоминающего устройства 1977
  • Яковлев Юрий Сергеевич
  • Юрасов Александр Алексеевич
  • Присяжнюк Олег Арсеньевич
SU723679A1
УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ СИГНАЛОВ 1992
  • Баландин В.С.
  • Егоров Н.Н.
  • Ефимов Г.М.
RU2024186C1
Частотно-импульсное делительное устройство 1980
  • Доронина Ольга Михайловна
  • Лавров Геннадий Михайлович
  • Рылик Модест Георгиевич
SU898429A1
Устройство воспроизведения изменяющегося магнитного поля 1986
  • Брайко Вольдмир Васильевич
  • Таранов Сергей Глебович
  • Терещенко Николай Федорович
  • Сорочинский Валерий Владимирович
  • Гринберг Исаак Павлович
SU1397863A1
Управляемый делитель частоты 1982
  • Громенко Дмитрий Львович
SU1046936A1
Многоканальное устройство для формирования импульсных последовательностей 1982
  • Очеретяный А.Н.
  • Богородицкий Л.А.
  • Гаврилов Ю.В.
SU1077539A1
Преобразователь частоты следования импульсов в код 1991
  • Грызов Сергей Николаевич
  • Науменко Александр Петрович
  • Одинец Александр Ильич
SU1780037A1
Устройство для воспроизведения цифровой информации 1984
  • Васютин Юрий Александрович
  • Горохов Юрий Иванович
  • Грибков Геннадий Павлович
SU1167645A1

Иллюстрации к изобретению SU 750 742 A1

Реферат патента 1980 года Управляемый делитель частоты следования импульсов

Формула изобретения SU 750 742 A1

SU 750 742 A1

Авторы

Нисенбойм Изя Иосифович

Даты

1980-07-23Публикация

1978-04-11Подача