Устройство для защиты блоков памяти Советский патент 1980 года по МПК G11C29/00 

Описание патента на изобретение SU752498A1

Изобретение относится к эапоминающим устройствам и может быть исполь зовано для защиты блоков паиияти. Известны устройства для защиты блоков памяти l , Наиболее близким к предлагаемому по техническому решению является уст ройство, содержащее блок регистрации коммутатор, датчик времени, дешифратор, триггеры и элементы И и ИЛИ, причем первый вход блока регистрации соединен со входом дешифратора, выходы которого подключены к соответсвующим входам коммутатора, выходы коммутатора подключены к соответст вуклцим входам триггеров, второй вход блока регистрации подключен к выходу элемента И, входы которого соединены с выходом элемента ИЛИ и с первым выходом датчика времени соответствен но, второй выход датчика времени под ключен к третьему входу блока регист рации, а соответствующие входы элемента ИЛИ и датчика времени объединены 2 . Однако известные устройства не обеспечивают выход на резервные ячейки в случае наличия неисправностей в защищае Ф1х ячейках блоков памяти. гЦель изобретения - расширение функциональных возможностей путем переключения неисправных ячеек на резервные. Эта цель достигается тем, что предлагаемое устройство содержит дополнительный дешифратор и дополнительные элементы И и ИЛИ, причем выходы дополнительного дешифратора подключены к соответствующим входам коммутатора, выходы которого подключены к соответствующим входам дополнительных элементов И и ИЛИ, а выходы триггеров подключены к соответствующим входам дополнительных элементов И, выходы которых соединены со входами элементов ИЛИ соответственно, выход дополнительного элемента ИЛИ подключен к четвертому входу регистрации и к одному из входов датчика времени. На чертеже представлена блок-схе-. ма устройства для защиты блоков памяти. Устройство содержит блок 1 регистрации, дешифратор , коммутатор 3, триггеры 4, дополнительные элементы 5 И, датчик бвремени элемент 7 И, элемент 8 ИЛИ, первый вход 9 устройства , дополнительный дешифратор

10, второй вход 11 устройства, дополнительный элемент 12 ИЛИ, первый выход 13 устройства, второй выход 14 устройства.

: Устройство работает следующим образом .

Устройство работает в двух режи- мах: режиме безаварийного функционирования (сигнал о неисправности ячеек не -поступает) и режиме аварийного включения (сигнал о неисправности ячеек поступает).

В начальном состоянии производится установка триггеров 4, для чего на шины 9 подаются коды адресов ячеек памяти, подлежащих защите. При этом на соответствующих выходах дешифратора 2 появляются сигналы, которые через коммутатор 3 (первые выходы коммутатора) устанавливают соответствующие триггеры 4 в единичное состояние, подготавливая тем самым срабатывание элементов 5 И. Триггеры 4 в единичном состоянии определяют допуск к соответствующим ячейкам памяти .

Кодовый адрес запрашиваемой ячейки поступает по шине 9 в блок 1 регистрации и дешифратор 2. На соответствующем выходе дешифратора 2 появляется сигнал, который через вторые выходы коммутатора 3 поступает на вторые входы элемента 5 И. Если к запрашиваемой ячейке памяти разрешен допуск, то на вход этого элемента 5 И подается разрешающий сигнал с соответствующего триггера 4. Элемент 5 И срабатывает и через элемент 8 ИЛ открывает элемент 7 И, а также запускает датчик 6 времени. Датчик б времени формирует временной интервал, в течение которого разрешается допуск к запрашиваемой ячейке памяти. Этот сигнал через открытый элемент 7 И поступает в блок 1 регистрации, выдающий сигнал разрешения допуска в течение сформированного интервала времени .

В случае, если в процессе выполнения программы вышли из строя одна ил несколько ячеек из защищаемой област памяти, то по входной шине 11 на дополнительный дешифратор 10 поступают адреса неисправных ячеек. Дешифратор 10 вырабатывает соответствующий сигнал, поступающий на вторые входы ключевых элементов 3.

В этом случае на третьих выходах конмутатора 3 появляется сигнал, который подается на входы дополнительного элемента 12 ИЛИ. Выходной сигнал с дополнительного элемента 12 ИЛИ поступает на блок 1 регистрации, в котором происходит регистрация неисправности ячейки по адресу, пришедшему в этот блок по входной шине 9.

1 По сигналу с выхода дополнительного элемента 12 ИЛИ включается датчик

б времени, который выдает стандартный интервал времени для всех неисправных ячеек памяти. Этот интервал времени регистрируется в блоке 1 регистрации .

. Сигнал с выходной шины 14 подключает резервные ячейки памяти в течение интервала времени, определенного для обращения к резервным ячейкам памяти.

Таким образом, предлагаемое устройство кроме защиты памяти позволяет переключать неисправные ячейки памяти на резервные. Обращение к резервным ячейкам памяти осуществляется в течение определенного для них интервала времени, сформированного датчиком интервалов времени.

Использование предлагаемого устройства позволяет сократить обьем оборудования в управляющих устройствах ЭВМ за счет устранения необходимости иметь два типа защитных устройств, а именно, устройства для обхода неисправных ячеек памяти и устройства для защиты ячеек памяти от

5 неправомочного к ним обращения. Предлагаемое устройство выполняет обе защитные функции, что расширяет область его применения.

Формула изобретения

Устройство для защиты блоков памяти, содержащее блок регистрации, коммутатор, датчик времени, дешифратор, триггеры и элементы И и ИЛИ, t причем первый вход блока регистрации соединен со, входом дешифратора, выходы которого подключены к соответствующим входам коммутатора, выходы коммутатора подключены к соответствующим входам триггеров, второй вход блока регистрации подключен к выходу элемента И, входы которого соединены с выходом элемента ИЛИ и с первым

5 выходом датчика времени соответственно, второй выход датчика времени подключен к третьему входу блока регистрации, а соответствугацие входы элемента ИЛИ и датчика времени объединепны, отличающееся тем, то что с целью расширения функциональных возможностей путем переключения неисправных ячеек на резервные, оно содержит дополнительный дешифратор и дополнительные элементы И и ИЛИ, причем выходы дополнительного дешифратора подключены к соответствующим входам коммутатора, выходы которого подключены к соответствующим входам дополнительных элементов И и ИЛИ, а г

0 выходы триггеров подключены к соответству ощим входам дополнительных элементов И, выходы которых соединены со входами элементов ИЛИ соответственно, выход дополнительного

5 элемента ИЛИ подключен к четвертому

ЭХОДУ блока регистрации и к одному рз входов датчика времени.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР 587502, G 11 С 7/00.

2, Авторское свидетельство СССР 574774,G 11 С 29/00 (прототип).

Похожие патенты SU752498A1

название год авторы номер документа
Устройство для защиты памяти 1979
  • Семавин Геннадий Александрович
  • Обухович Андрей Анатольевич
SU841065A2
Адаптивное устройство для защиты памяти 1983
  • Ганитулин Анатолий Хатыпович
  • Бедарев Алексей Алексеевич
SU1103291A1
Устройство для защиты памяти 1983
  • Обухович Андрей Анатольевич
  • Бобов Михаил Никитич
SU1113854A1
Устройство для защиты памяти 1976
  • Бобов Михаил Никитич
  • Обухович Андрей Анатольевич
SU574774A1
Резервированное запоминающее устройство 1981
  • Луговцов Павел Иванович
  • Луговцова Нина Григорьевна
SU1018152A1
Устройство для защиты памяти 1977
  • Обухович Андрей Анатольевич
  • Бобов Михаил Никитич
SU618741A1
Устройство для защиты памяти 1977
  • Обухович Андрей Анатольевич
  • Бобов Михаил Никитич
SU680060A1
Устройство для защиты памяти 1976
  • Обухович Андрей Анатольевич
  • Бобов Михаил Никитич
SU587502A1
Запоминающее устройство с блокировкой неисправных ячеек 1981
  • Огнев Иван Васильевич
  • Розанов Юрий Александрович
  • Балахонов Юрий Васильевич
  • Востров Николай Николаевич
SU972599A1
Микропрограммное устройство управления 1985
  • Андреев Владимир Андреевич
SU1267415A1

Реферат патента 1980 года Устройство для защиты блоков памяти

Формула изобретения SU 752 498 A1

и

У

И

f Г

J/

И

SU 752 498 A1

Авторы

Бобов Михаил Никитич

Обухович Андрей Анатольевич

Семавин Геннадий Александрович

Даты

1980-07-30Публикация

1978-07-03Подача