1
Изобретение относится к области вычислительной техники, а именно, к запоминающим устройствам электронных вычислительных машин, и может быть использовано при построении устройств хранения информации в устройствах дискретной техники.
Известно запоминающее устройство 1, содержащее поразрядно соединенные регистры, схемы управления перезаписью по числу регистров, коммутатор, переключатель, элемент ИЛИ.
Недостатком этого устройства является сложная схема при сравнительно малом объеме памяти, что усложняет аппаратурную реализацию устройства.
Известно также буферное запоминающее устройство 21, содержащее регистры хранения чисел, элементы И, управляющий двухтактный регистр сдвига, в каждом разряде которого основной и вспомогательный триггеры соединены через элементы И.
Недостатком этого устройства является сложная схема управления перезаписью, требующая наличия многотактной системы управлении пере записью.
Наиболее близким из известных по технической сущности является запоминающее устройство з, состоящее из выполненных на 1К-триг5 герах регистров, соединенных через вентили записи.
Недостатком -такого устройства является наличие двухтактной системы управления перезаписью, что усtO ложняет устройство, так как требует Нсшичия сигнальных триггеров, вентилей разрешения записи и линии Зсщержки.
Целью изобретения является упрощение устройства.
Поставленная цель достигается тем, что в запоминающее устройство, содержащее регистры, выполненные на 1К-триггерах, информационные
20 входы I и К каждого из которых соединены с выходами элементов записи, и шину записи, введены элементы ИЛИ и НЕ, выход каждого из которых соединен с первым входом
25 каждого четного элемента записи, вход каждого, элемента НЕ подключен к первому входу каждого нечетного элемента записи, вторые входы элементов записи соединены с шиной
30 записи, вхолы каждого элемента ИЛИ соединены соответственно с информационными входами Г и К каждого 1К-триггера, а выход каждого элемента ИЛИ подключен к стробирующему входу каждого 1к-триггера. На чертеже показана функциональная схема предложенного устройства, состоящего, например, из трех регис ров, обеспечгивающих прием и хранени трехразрядного двоичного числа. Устройство содержит 1К-триггеры 1-1 - 1-9, на которых выполнены регистры 2-1 -- 2-3 элементы записи 3-1 - 3-18, элементы ИЛИ 4-1 - 4-9 (на чертеже показаны только элементы ИЛИ 4-1 - 4-3 и 1К-триггеры 1-1- 1 элементы НЕ 5-1-5-9, входы устрой ства 6-1 - 6-3, шину записи 7, выходы устройства 8-1 -8-3. Перед началом работы устройства схема приводится в исходное состояние, в результате чего 1К-триггеры 1-1 - 1-2 всех регистров 2-1 - 2-3 будут находиться в нулевом состоянии. После этого устройство готово к работе. Устройство работает следующим образом. На входы 6-1 - 6-3 устройства по ступает первое трехразрядное двоичное число, которое затем поступает на первые входы нечетных элементов записи 3-1, 3-3, 3-5 в прямом коде, а входы четных элементов записи 3-2 3-4, 3-6 в обратном коде. Для запис первого трехразрядного числа в запо минающее устройство с шины записи 7поступает сигнал, по которому, в зависимости от кода первого многор рядного числа, открываются определенные элементы записи 3 и информация поступает на стробирукндие входы Ср каждого триггера 1 и информацион ный вход I или К. По заднему фронту сигнала записи первое число появляется на единичных выходах 1К-триггеров 1-1 -1-3 первого регистра 28других регистрах 2-2 и 2-3 по зад нему фронту сигнала записи происходит подтверждение нулевой информации, так как во второй регистр 2-2 переписывается по заднему, фронту сигнала записи нулевая информсихия, находившаяся в первом регистре 2-1, а в третий регистр 2-3 - нулевая информация, находившаяся во втором регистре 2-2. Затем на. входы 6-1-б-З поступает второе трехразрядное число, ко торое далее поступает на входы нече ных элементов записи 3-1, 3-3, 3-5 записи в прямом коде, а на выходы четных элементов 3-2, 3-4, З-б - в обратном коде. А первое разрядное число, находящееся в первом регистр ре 2-1, поступает на первые входы нечетных элементов 3-7, 3-9, 3-11 в прямом коде, а на входы четных элементов 3-8, 3-10, 3-12 - в обратном коде. При поступлении второго сигнала записи на шину 7 открываются соответствующие элементы записи 3 и инормация поступает на стробирующие входы Ср каждого триггера 1-1 -1-9 и информационный вход I или К. По заднему фронту сигнала записи первое число, находившееся в первом регистре 2-1, появляется на единичных выходах триггеров 1-4 - 1-6 второго регистра 2-2, а второе число, находившееся на входе первого регистра 2-1, появится, на единичных выходах триггеров 1-1 -1-3 первого регистра 2-1. В третий регистр 2-3 перепишется по заднему фронту сигнала записи нулевая информация, находившаяся во втором регистре 2-2, Затем на входы 6-1-6-3 поступает третье трехразрядное число, которое после поступает на первые входы нечетных элементов 3-1, 3-3, 3-5 записи в прямом коде, а на входах чётных элементов 3-2, 3-4, 3-6 в обратном коде. А второе трехразрядное число, находящееся в первом регистре 2-1, поступает на первые входы нечетных элементов 3-7, 3-9, 3-11 в прямом коде, а на входы четных элементов 3-8, 3-10, 3-12 в обратном коде. Первое трехразрядное число, находящееся во втором регистре 2-2, поступает на первые входы нечетных элементов 3-13, 3-15, 3-17 в прямом коде, а на входы четных элементов 3-14, 3-16, 3-18 - в обратном коде. При поступлении третьего сигнала записи с шины 7 открываются определенные элементы записи 3 и информация- поступает на стробируквдие входы Ср каждого триггера 1-1 - 1-9 и информационные входы I или К. По заднему фронту сигнала записи первое число появляется на выходах третьего регистра 2-3, второе - на выходах второго регистра 2-2, а третье - на выходах первого регистра 2-1 по ранее описанному способу. Далее запись и перепись из регистра в регистр следующего двоичного числа осуществляется аналогично. При считывании информации из запоминающего устройства на входах информация отсутствует, а по поступлению сигнала записи с источника 7 записи происходит последовательная перезапись информации из первого регистра 2-1 во второй регистр 2-2, а из второго регистра 2-2 в третий регистр 2-3, и из третьего регистра 2-3 на выходы 8-1--8-3 устройства по ранее описанному способу. Аналогично предложенное техническое решение может быть использоваHI) г.ри пг строонии устройств с любым числом регистров, обеспечивающих прИ ем и хранение многоразрядного чис- . ла.
Использование предложенного устроства обеспечивает по сравнению с известными устройствами следующие преимущества: резко упрощает устройство так как позволяет исключить из его схемы сигнсшьные триггеры, элементы разрешения, записи, элементы задержки, что существенно уменьшает затраты оборудования и резко снижает себестоимость устройства, не снижая Исщежности работы устройства, а также обеспечивает одновременную запись и чтение, это достигается использованием новых связей - информационные входы I и К каждого триггера через элемент ИЛИ соединены со стробирующим входом Ср того же триггера и подключены к выходам соответствующих элементов записи, первый вход каяадого нечетного вентиля записи через соответствующий элемент НЕ соединен с первым входом каждого четного эле,мента записи, вторые входы всех элементов записи соединены между собой и подключены к шине записи.
Формула изобретения Запоминающее устройство, содержащее регистры, выполненные на {К-триггерах, информационные входы I и К каждого из которых соединены с вые ходами элементов записи, и шину записи, отличающееся тем, что, с целью упрощения устройства, в него введены элементы ИЛИ и НЕ, выход каждого из которых соедикен с первым входом каждого четкого элемента записи, вход каждого элемента НЕ подключен к первому входу каждого нечетного элемента записи вторые входы элементов записи соединены с шиной записи, входы каждого
5 элемента ИЛИ соединены соответственно с информационными входами I и К каждого 1К-триггера, а выход каждого элемента ИЛИ подключен к стробирукщему входу каждого К-триггера.
0Источники ИНфОЕМсЩИИ,
пр1 нятые во внимание при экспертизе
1. Авторское свидетельство СССР № 377886, кл. G 11 С 19/00,,1971.
2.Авторское свидетельство СССР 5 № 407396, кл. G 11 С 19/00, 1972.
3.Авторское свидетельство СССР 377886, кл. G 11 С 19/00, 1971 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Буферное запоминающее устройство | 1980 |
|
SU858109A1 |
Счетное устройство | 1985 |
|
SU1256195A1 |
Счетное устройство | 1986 |
|
SU1368981A1 |
Буферное запоминающее устройство | 1981 |
|
SU1015443A1 |
Устройство для отображения информации | 1986 |
|
SU1441450A1 |
Устройство для контроля микропроцессорной системы | 1990 |
|
SU1741137A1 |
Устройство для имитации неисправностей | 1988 |
|
SU1536388A1 |
Буферное запоминающее устройство на полупроводниковых динамических элементах памяти | 1987 |
|
SU1525744A1 |
Запоминающее устройство | 1977 |
|
SU696541A1 |
ПАНЕЛЬ ЖИДКОКРИСТАЛЛИЧЕСКОГО ДИСПЛЕЯ (ПЖКД) И СПОСОБ ЕЕ УПРАВЛЕНИЯ | 1993 |
|
RU2122242C1 |
Авторы
Даты
1980-10-15—Публикация
1978-10-18—Подача