Устройство для контроля логических блоков Советский патент 1980 года по МПК G01R31/3177 

Описание патента на изобретение SU779943A1

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ Изобретение относится к области электроизмерительной техники и может быть использовано для контроля и диагностики неисправностей логических блоков в условиях их производства и эксплуатации. Извертны устройства, содержащие блок ввода информации, кнопочный ком мутатор входов, контактные соединвния для подключения контролируемых объектов, усилители индикации, световое табло, контрольно-коммутационное поле и генератор одиночных импульсов г причем блок ввода информации представляет собой кнопочное поле для задания вручную, путем нажйтия кнопок, последовательностей логических сигналов на входы контролируемых объектов 1. Недостатки известных устройств заключаются в трудоемкости процесса ввода информации и низкой надежности контроля. Наиболее близким по технической сущности является устройство для ко роля логических блоков, содержащее тестовый блок, контактирующее приспособление,процессор, анализатор исправности и индикатор исправности причем тестовый блок содержит в ка.E.D.J..

БЛОКОВ

|ifei| ls | Cf :H::CSTap ; .% iSaCissA ilLafo честве программоносителя движущую перфоленту, фотоэлектрический элемент ввода и блок управления 2. Недостатками этого устройства являются его сложность, высокие стоимости и потребляемая мощность. Цель -изобретения - упрощение устройства, уменьшение стоимости и потребляемой мощности. Эта цель достигается тем, что в известном устройстве, содержащем тестовый блок, соединенный через контактирующее приспособление с контролируемым объектом и с анализатором исправности, выход которого соединен с индикатором исправности, тестовый блок содержит в качестве программоносителя неподвижную перфокарту, счи.тыватель с перфокарты, электронный формирователь бегущих импульсов разрешения записи и регистр запоминания, причем один выход считывателя с перфокарты соединен со входом электронного формирователя бегущих импульсов разрешения записи, а второй выход соединен с первым входом регистра запоминания, выход электронного форйирователя бегущих импульсов разрешения записи соединен со вторым входом регистра запоминания, выходы регистра запоминания соединены соответственно с коятактйруюЩйм прйспбсрблением и с анализатором исправности., . - -- . --.. На чертеже приведена структурная схема устройства.

Устройство содержит тестовый блок 1, содержащий неподвижную перфокарту (на чертеже не показана), считыватель с перфокарты 2, электронный формирователь бегущих импульсов разрешения записи 3 и регистр запоминания 4, контактирующее приспособление 5, анаизатор исправности б и индикатор исправности 7.

Устройство работает следующим образом.15

К контактирующему приспособлению 5 подключают контролируемый объект 8. В считыватель с перфокарты 2 тесового блока 1 закладывают перфокарту. Комплект перфокарт изготав тива- 20 т предварительно, согласно тестовой таблице, при этом каждому такту контроля соответствует своя перфокарта, на которую нанесены для данного такта соответствующие входные и ожидае- мые выходные сигналы контролируемого объекта 8. Включают считыватель с перфокарты 2 тестового блока 1. Считанная информация поступает на входы регистра запоминания 4. Специальным сигнсшом, считанным с перфокарты, за- 30 пуска1ется электронный формирователь бегущих иМпульсов разрешения записи

3,вырабатывающий бегущий импульс, который последовательно поступает на входы разрядов регистра запоминания 35

4,разрешая запись считанной информации в регистр запоминания 4, передачу ее в той же последовательности через контактирующее приспособление 5 на входы контролируемого объекта 40 8 и на один из входов анализатора исправности б. Реакция контролируемого объекта 8 на входную информацию с его выходов через контактирующее приспособление 5 поступает на дру- . гой вход анализатора исправности 6, в котором она сравнивается поразрядно с информацией, поступившей с перфокарты.

В сяучаё несовпадения выходных сигКёшов контролируемого объекта 8 ; О

с бжйдШщйми сигналы рйссогласования с выхода анё1лизатора исправности б

779943

высвечиваются на индикаторе 7, который указывает по каким входам контролируемого объекта 8 произошло несовпадение, В этом случае производят поиск и устранение неисправности по данному такту контроля. При совпадении выходных сигнсшов контролируемого Эбъекта 8 с ожидаемыми в считыватель с перфокарты 2 тестового блока 1 закладывается следующая перфокарта и повторяется процесс контроля до выполнения всех тактов тестовой таблицы Использование устройства для контроля логических блоков позволяет существенно упростить его конструкцию, значительно снизить стоимость и потребляемую мощность.

Формула изобретения

Устройство для контроля логических блоков, содержащее тестовый блок, соединенный через контактирующее приспог собление с контролируемым объектом и с анализатором исправности, выход которого соединен с индикатором исправйости. Отличающееся тем, , с целью упрощения устройства, уменьшения стоимости и потребляемой мощности,тестовый блок содержит в качестве программоносителя неподвижную перфокарту,считыватель с перфокарты, электронный формирователь бегущих импульсов разрешения записи и регистр запоминания,, причем один выход считывателя с перфокарты соединен со входом электронного формирователя бегущих импульсов разрешения записи, а второй выход соединен с первым входом регистра запоминания, выход электронного формирователя бегущих импульсов разрешения записи соединен со вторым входом регистра запоминания, выходы регистра запоминания соединены соответственно с контактирующим приспособлением и с анализатором исправности.

Источники информации, принятые во внимание при экспертизе

1.Стенд проверки ТЭЗ-М400, Техническое описание 2.769.074ТО издание Киевского завода управляющих машин.

2.Агрегатный проверочный комплект техническое описание 1.590.0Q2TO, издание Московского института электронных управляющих машин (прототип).

8

Похожие патенты SU779943A1

название год авторы номер документа
Устройство для контроля функционирования логических блоков 1987
  • Кондратеня Григорий Николаевич
  • Старовойтов Алексей Яковлевич
  • Шуляк Людмила Николаевна
SU1432528A2
Устройство для функционально-динамического контроля логических схем 1983
  • Новик Григорий Хацкелевич
SU1108453A1
Устройство для контроля многоразрядных блоков оперативной памяти 1987
  • Петров Владимир Борисович
SU1495854A1
Сигнатурный анализатор для контроля устройств памяти 1987
  • Куценко Виктор Нестерович
  • Косинов Николай Васильевич
  • Стахова Ирина Валентиновна
SU1506449A1
Устройство для контроля логических блоков 1986
  • Гирнык Анатолий Владимирович
  • Плаксин Александр Михайлович
  • Рукина Татьяна Александровна
  • Черняев Александр Егорович
SU1381509A1
Устройство для контроля радиотехническихОб'ЕКТОВ 1979
  • Муша Гунар Карлович
  • Симсонс Мартыньш Августович
SU796859A1
Устройство для программного контроля 1975
  • Амбалов Виталий Игоревич
SU559239A1
Устройство для контроля логических блоков 1982
  • Батиста Рикардо Осмар
SU1105897A1
Способ диагностики отказов динамических объектов и устройство для его осуществления 1990
  • Серый Виктор Валерьевич
  • Королев Петр Михайлович
  • Сорокин Виталий Матвеевич
  • Кретинин Олег Васильевич
  • Кварталов Александр Рафаилович
  • Ондрин Сергей Александрович
  • Крылов Игорь Петрович
SU1718190A1
Устройство для контроля логических узлов 1983
  • Берковская Тамара Александровна
  • Дядюченко Юрий Павлович
  • Кузьмина Галина Васильевна
  • Фирле Валентина Васильевна
  • Шек-Иовсепянц Рубен Ашотович
SU1129616A1

Иллюстрации к изобретению SU 779 943 A1

Реферат патента 1980 года Устройство для контроля логических блоков

Формула изобретения SU 779 943 A1

SU 779 943 A1

Авторы

Опенков Евгений Федорович

Хейфец Леонид Теодорович

Панна Александр Терентьевич

Даты

1980-11-15Публикация

1977-08-04Подача