На чертеже изображена функциональная схема устройства.
Оно содержит контролируемый импульсно-потенциальный регистр 1, выполненный на статических триггерах 2 и элементах 3 И, сумматоры 4 и 5 по модулю два, элемент 6, запрета, формирователь 7 сигнала ошибки, основной определитель 8 четности, триггер 9, дополнительный определитель 10 четности,элемент И И, входные шипы 12 параллельного ввода информации, шину 13 записи параллельного ввода информации.
Устройство функционирует следующим образом.
Перед началом работы все элементы памяти регистра 1 устанавливаются в нулевое состояние. При последовательном вводе (вход 1) и выроде четность информации контролируется с помощью триггера 9 и подключенного к его счетному входу сумматора 4 по модулю два.
После каждого такта сдвига в случае отсутствия ошибок в работе устройства сигналы, снимаемые с выходов определителя 8 четности и триггера 9, должны быть одинаковой полярности, в противном случае, нетождественность сигналов детектируется сумматором 5 по модулю, на его выходе появляется сигнал положительной полярности (логическая «1) и через элемент 6 запрета передается на формирователь 7 сигнала ошибки, который реагирует как на импульсный, так и- на потенциальный сигнал. Для исключения влияния переходных процессов на работу устройства в режиме сдвига на элемент 6 запрета подается тактовый импульс ТИ, который запрещает формирование сигнала ошибки.
При параллельном вводе информации (шины 12) в регистр 1 контроль записи производится с помощью определителя 10 четности, опрос состояния которого производится при подаче на элемент 11 И импульса. В случае нечетной кодограммы (на выходе определителя 10 четности присутствует логическая «1) импульс с выхода элемента 11 И устанавливает триггер 9 в исходное состояние «1. Если кодограмма была четной, то триггер 9 остается в «О. Контроль записи осуществляет сумматор 5 по уюдулю два. Для исключения влияния переходных процессов на работу устройства в режиме записи параллельной информации на элемент б запрета подается импульс записи. Введение дополнительно определителя четности и элемента И позволяет осуществлять контроль регистра сдвига как при последовательно-последовательном, так и при параллельно-последовательном, преобразовании информации, что расширяет функциональные возможности устройства контроля.
Формула изобретения
Устройство для обнаружения ошибок в регистре сдвига по авт. св. № 534764 отличающееся тем, что с целью расширения области применения устройства за счет возможности контроля при параллельно-последовательном преобразовании информации, в него введены элемент И и до полнительный определитель четности, входы которого подключены к входным шинам параллельного ввода информации, выход дополнительного определителя четности соединен с одним из входов элемента И, другой вход которого соединен с третьим входом элемента запрета и с шиной записи параллельного ввода информации,- выход элемента И подключен ко входу единичной установки триггера.
Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР №534764, кл. G 06 F 11/08, 1974 (прототип).
Bbixod
название | год | авторы | номер документа |
---|---|---|---|
ДВУХУРОВНЕВОЕ УСТРОЙСТВО ИСПРАВЛЕНИЯ ОШИБОК | 1992 |
|
RU2037891C1 |
Устройство для формирования тестов | 1986 |
|
SU1336013A1 |
Устройство для контроля памяти | 1981 |
|
SU985831A1 |
УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК В РЕГИСТРЕСДВИГА | 1969 |
|
SU239668A1 |
Устройство для сопряжения процессора с памятью | 1982 |
|
SU1059560A1 |
Устройство для контроля качества магнитного носителя | 1986 |
|
SU1332376A2 |
УСТРОЙСТВО ДЛЯ ЗАПИСИ-ВОСПРОИЗВЕДЕНИЯ МНОГОКАНАЛЬНОЙ ЦИФРОВОЙ ИНФОРМАЦИИ | 1995 |
|
RU2107953C1 |
Устройство для контроля последовательности байтов данных дисковой памяти | 1985 |
|
SU1315979A1 |
Устройство для контроля регистра сдвига | 1981 |
|
SU964646A1 |
Устройство для мажоритарного выбора сигналов | 1988 |
|
SU1711167A1 |
Авторы
Даты
1981-02-28—Публикация
1979-06-01—Подача