(54) УСТРОЙСТВОДЛЯ УМНОЖЕНИЯ ЧАСТОТЫ СЛЕДОВАНИЯ ПЕРИОДИЧЕСКИХ ИМПУЛЬСОВ рой вход которого подключен ко второму ВХОДУ блока управления, а выход - к единичному входу того же раз ряда запоминакяцего регистра, причем третий выход блока управления подключен к единичным входам всех разрядов счетчика импульсов, единичный выход каждого разряда запоминающего регистра соединен с входом второго блока элементов И, выхрд которого соединен с единичш 1м входом того же разряда счетчика импульсов опорной частоты, а второй вход - с выходной аникой выходного формирователя, вход которого подключен к выходу последнего разряда счетчика импульсов опор ной частоты, введены триггер, дешифр тор и элемент ИЛИ, первый вход которого соединен с основным выходом делителя опорной частоты, второй вход первым выходом блока управления и управляющим входом дешифратора, и выход через триггер - со входом счет чика импульсов, причем дополнительны выходы делителя опорной частоты соединены с информационными входами дешифратора, выход которого соединенн вторым входом триггера. . На чертеже представлена стрхктурная злйктрическая схема устройства. Устройство содержит делитель 1 опорной частоты, входной счетчик 2 импульсов, входной формирователь 3, счетчик 4 импульсов опорной частоты, регистр 5, запоминающий выходной фор мирователь 6, блок 7 упр1авления, бло ки 8 и 9 элементов И, дешифратор 10, элемент ИЛИ 11, триггер 12, вход 13 импульсов умножаемой частоты, вход 1 импульсов опорной частоты, выход 15 устройства. Счетчик 2 импульсов, ре гистр 5 и выходной счетчик 4 импульсов опорной частоты имеют одинаковое число разрядов. Нулевые выходы счет чрка 2 импульсов соединены поразрядн с первыми входами блока 8 элементов И выходы которых поразрядно соединены с единичными входами регистра 5. Еди ничные выходы регистра 5 соединены поразрядно с первыми входами блока 9 элементов И, выходы которых поразрядно соединены с единичными входами регистра 5. Единичные выходы регистра 5 соединены поразрядно с пер выьш входами блока 9 элементов И, выходы которых поразрядно соединены с единичными входами выходного счетчика 4 импульсов. Дешифратор 10 пред ставляет собой, например, многовходовый элемент И, один вход которого: является управляющим, а остальные входы дешифратора 10 являются информационными, соединенными соответств.енно с дополнительными выходами делителя 1 опорной частоты Устройство работает следующим образом. . . Импульсы опорной частоты fQ.. со входа .13 поступают на вход делителя 1 опорной частоты, коэффициент .деления которого равен заданному коэффициенту умножения k, и на вход выходного счетчика 4 импульсов. Шпульсы с основного выхода делителя 1 опорной частоты, частота следования которых равна Ion 1 подаются через элет мен-т ИЛИ 11 на нулевой вход триггера 12. На выходе дешифратора 10 таке формир уются импульсы с частотой/ следоваш1я1оп/, которые по фазе опережают импульсы на основном выходе делителя 1 опорной частоты на половиг ну периода. КаждьЫ импуЛьсом с выхода дешифратора 10 триггер 12 устанавливается в состояние 1, а очередным импульсом с основного выхода делителя 1 опорной частоты, следуздцим за импульсом на вькоде дешифратора 10, триггер 12 устанавливается в состояАие О. При этом с его выхода на счетчик 2 импульсов поступгиот импульсы также с частотой следований, равной Каждьй импульс умножаемой частоты f(tf со входа 13 посту пает через входной формирователь 3 и блок 7 управления. При этом на соответствующих выходах блока 7 управления каждый раз формируются три следующие друг за другом сигнала. Сигнал с первого выхода блока 7 управления устанавливает в состояние О се разряды делителя 1 опорной частоты, регистра 5, а также закрывает на время, равное длительности импульса, дешифратор 10 по управляющему . входу для исключения прохождения на единичный вход триггера 12 помех которые возможнь при сбросе делителя 1 опорной частоты. Кроме того, сигнал с первого выхода блока 7 упрарлею1Я проходит через элемент ИЛИ 11 на нулевой вход триггера 12. Сигнал со второго выхода блока 7 управления прступает на вторые входы блока 8 элен.емтов Н и переносит обратный код из входного счетчика 2 импульсов в регистр 5, а сигнал с третьего выхода блока 7 управлетшя устанавливает
все разряды счетчика 2 импульсов в состояние 1.
За один период следования импульсов умножаемой частоты 1иадн на счетчика 2 импульсов поступает количество импульсов частотыionJR, равнре{оп|к-1ииц 1 Так как в начале периода умножаемой частоты все разряды входного счетчика 2 импульсов устанавливаются в состояние I, то по окончании этого периода во счетчике 2 импульсов фиксируется исло равHoeiQ|,),,j,-l.. При поступлении следующего импульса умножаемой частоты формируется очередная группа из трех сигналов блока 7 управления, при этом в регистр 5 вйЬсится из счетчика 2 импульсов числоiод|ц.1цд, в обратном Коде, то есть в регистре 5 устанавливается число N N io/KtuMH, где N 2, am- число разрядов в счетчике 2 импульсов а также в регистре 5 и в счетчике 4 импульсов. Число NI , которое представляет собой дополнительный код числа{оп/К1чми переносится из регистра 5 в счетчик 4 каждым импульсом переполнения, формируемым на выходе выходного счетчика 4 импульсов и поступающим на вторые входы блока 9 элементов И через выходной формирователь 6. .Частота следования импульсов на выходе формирователя 6 при этом равна
-СП
-K-i.
уцлч
МН
Если при поступлении очередной группы q гналов с выхода блока 7 управления триггер 12 установлен в состояние О импульсом с основного выхода делителя 1 опорной частоты, то сигнал с первого выхода блока 7 управления подтверяодает нулевое состояние триггера 12. При этом сигнал на вход входного счетчика 2 импульсов с выхода триггера 12 не поступает. В данном случае остаточный код, который образовался в делителе 1 опорной частоты, не превышает половины емкости делителя 1 опорной частоты и половины цены младшего разряда счетчика 2 импульсов. Если же к моменту формирования очередной группы сигналов на выходе блока 7 управления триггер 12 установлен в состояние 1,, то сигнал с.первого выхода блока 7 управления установит триггер 12 в состояние О. При этом на вход счетчика 2 импульсов поступает лишний импульс . В данном случае остаточный , который образовался в делителе 1 опорной частоты к моменту формирования первого сигнала на первом выходе блока 7 управления превьшает половину емкости делителя 1 опорной частоты, а. следовательно, и половины цены младшего разряда счетчика 2 импульсов. . . Таким образом, как показывает схемно-технический анализ, за счет введения триггера 12, дешифратора 10 элемента ИЛИ .11 устройство позволяет по сравнению с известным
увеличить в два раза точность формирования в счетчике 2 импульсов числа импульсов частоты ioj. |k- равную t jj/k-fu j. Это позволяет в свою очередь увеличить в два раза точность
формирования импульсов выходной частоты на выходе 15 устройства. В случае, если предлагаемое устройство используется для умножения постоянной во времени частоты следования входиых периодических Импульсов, точность умножения может быть дополнительно увеличена за счет исключения сброса в состояние О делителя- опорной частоты первым сигналом с выхода блока 7 управления.
Технико-экономический эффект от использования предлагаемого устройства определяется теми потерями, которые исключаются в системе,- использующей устройство, за счет увеличения точности .умножения частоты следования входных импульсов.
Форму }а изобретения
45
Устройство для умножения частоты следования периодических импульсов по авт.св. № 357668, отличающееся тем, что, с целью повьшения точности умножения, в него введены триггер, дешифратор и элемент ИЛИ, первый вход которого соединен с основньп 1 выходом делителя опорной частоты, второй вход - с первым выходом блока управления и управляющим входом дешифратора, а выход через триггер со входом счетчика импульсов, причем дополнительные выходы, делителя опор78244198
ной частоты соединены с информацион-Источники информации,
11ЫМИ входами дешифратора, выход которого соединен со вторым входом триггера.
принятые во внимание при экспертизе
1. Авторское свидетельство СССР № 357668, кл. Н 03 К 5/01, 09.03.71.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для умножения частоты следования периодических импульсов | 1978 |
|
SU769720A1 |
Устройство для умножения частоты следования периодических импульсов | 1981 |
|
SU1005285A2 |
Умножитель частоты | 1979 |
|
SU813728A1 |
Устройство для умножения частоты следования периодических импульсов | 1975 |
|
SU544112A2 |
Устройство умножения частоты следованияиМпульСОВ | 1979 |
|
SU822327A1 |
Умножитель частоты следованияиМпульСОВ | 1979 |
|
SU824418A1 |
Умножитель частоты следования импульсов | 1980 |
|
SU945962A1 |
УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ЧАСТОТЫ СЛЕДОВАНИЯ ПЕРИОДИЧЕСКИХ ИМПУЛЬСОВ | 1972 |
|
SU357668A1 |
Устройство умножения частоты следования импульсов | 1975 |
|
SU525235A1 |
Умножитель частоты | 1979 |
|
SU907781A1 |
Авторы
Даты
1981-04-23—Публикация
1979-07-05—Подача