(54) ИМИТАТОР ДИСКРЕТНЫХ КАНАЛОВ СВЯЗИ
входом устройства, выход блока синхронизации подключен ко входу генератора марковской последовательности, первый выход которого соединен со вторым входом блока синхронизации, блок промежуточной памяти, выход которого подключен к первому входу порогового блока, второй вход которого соединен с выходом датчика случайных чисел, сумматор по модулю два выход которого является первым выходом устройства, дополнительно введены генератор пачки импуЛьсов, шифратор, коммутатор, сдвигаюищй регистр и т-1 сумматоров по модулю два, причем первый выход генератора марковской последовательности подключен к первому входу сдвигающего регистра и ко входу генератора пачки импульсов, выход которого соединен со вторым входом сдвигак1щего регистра, входом датчика случайных чисел и входом коммутатора, выход которого подключен ко входу блока промежуточной памяти, второй выход генератора марковской последовательности соединен со входом шифратора, m выходов которого подключены к m входам-коммутатора, выход порогового блока соеди.eн с третьим входом сдвигающегося регистра, m выходов которого подключены соответственно к первым входам m сумматоров по модулю два, вторые входы которых являются m информационными входами устройства, выходы т-1 сумматоров по модулю два являются m выходами устройства.
На чертеже изображено устройство.
Устройство содержит блок 1 синхронизации, генератор 2 марковской последовательности, сдвигающий регистр 3, генератор 4 пачки импульсов датчик 5 случайных чисел, коммутатор 6, шифратор 7, блок 8 промежуточной памяти, пороговый блок 9 и m сумматоров модулю два.,
Устройство работает следующим образом.
Внешний синхроимпульс запускает блок 1, который вырабатывает сигнал, запускающий генератор 2 марковской последовательности ,- После окончания цикла поиска состояния цепи МарKosa на выходе генератора марковской последовательности появляется код состояния цепи Маркова, который шифратором 7 перекодируется в кода состояний цепи Маркова для различных m каналов и запоминается им. Одновременно на втором выходе генератора марковской последовательности появля ется сигнал, который опрашивает сдвигакиций регистр 3. Поскольку в исходном состоянии сдвигающий регистр 3 обнулен, то при его опросе на входы сумела торов по модулю два сигналы не поступят. Этим же сигнале с генератора марковской последовательности подготавливается блОк 1 к прл&яу
следующего синхроимпульса, по приходу которого через блок 1 запускается генератор марковской последовательности на следующий цикл поиска состояния цепи Маркова, А кроме того, тем же сигналом с генератора марковской последовательности запускается генератор пачки импульсов, т.е. дальше работа генератора марковской последовательности и всех остальных уст.ройств происходит параллельно во времени и независимо. Генератор пачки импульсов вырабатывает m импульсов .по числу каналов, Первый импульс с генератора 4 опрашивает коммутатор 6 который пропускает код состояния цепи Маркова для первого канала, с шифратора 7 в блок 8 промежуточной памяти, в ячейке которого согласно коду состояния хранится соответствующая условная вероятность ошибки, а также поступает на сдвиговый вход сдвигающего регистра и опрашивает датчик случайных чисел, который вырабатывает равнораспределенное случайное число. Это число поступает на первый вход порогового блока, на второй вход которого поступает из блока промежуточной памяти соответствующая условная вероятность ошибки Сигнал на вьаходе порогового блока появится в том случае, если сумма равнораспредёленного случайного числа и условной вероятности ошибки будет больше единицы. Если это условие выполняется, то в младший разряд сдвигающего регистра запишется единица, что соответствует сигналу ошибки, а если нет - запишется ноль. Второй импульс из пачки импульсов с генератора 8 снова опрашивает коммутатор, который пропускает код состояния цепи Маркова в блок промежуточной памяти для второго канала, а также сдвигает информацию об ошибке первомканале в сдвигающем регисгре из младшего, разряда в более старший, и опргшивает датчик случайных чисел. Если сумма превысит единицу,
то на выходе порогового блока появится сигнал, который запишет единицу в младший разряд сдвигающего регистра, а если нет, то ноль. После окончания генерации пачки из m импульсов в регистре 3 сформируется информация об ошибках в m каналах. Причем старший разряд будет соответствовать первому каналу, младший т-ому каналу. После окончания второго поиска состояния цепи Маркова в генераторе марковской последовательности, на втором его выходе появится сигнал опроса сдвигающего регистра. В результате на его выходах появятся сигналы сшшбок, которые поступят на соответствующие входы сумматоров по модулю два, где произойдет сложение информационных сигналов в m - каналах с сигналами ошибок. В результате появится смесь информационных сигналов с сигналами ошибок. . Включение в схему имитатора, генератора пачки импульсов, шифратора, коммутатора и сдвигающего регистра позволяет моделировать как одноканальные, так и многоканальные системы. При этом количество моделируемых каналов определяется числом импульсов в пачке, генерируемой генераторсм пачки импульсов. Кроме того, предлагаемое устройство проще многоканального имитатора., использующего m имитаторов-прототипов,так как вместо: m генераторов марковской последовательности, блоков памяти, датчиков случайных чисел и пороговых сумматоров в устройство введен один генератрр пачки импульсов, один коммутатор, один шифратор и один сдвигающий регистр, являющиеся прос тыми устройствами. . Таким образом, изобретение за счет снижения аппаратурных затрат снизит связанную с ним общую интенсивность отказов, характеризующую надежность устройства. Формула изобретения Имитатор дискретных каналов связ содержащий блок синхронизации, первы вход которого является управляющим входом .устройства/выход блока синхр низации подключен ко входу reHepato марковской последовательности, первый выход которого соединен со вторым входом блока синхронизации,блок промежуточной памяти, выход которого подключен к первому входу пороговог блока, второй вход которого соединен с выходом датчика случайных чисел, первый сумматор по модулю два, выход которого является первым выходом устройства, отличающийся тем, что, с целью расширения функциональных возможностей за счет возможности фОЕЯлирования информации об ошибках в m - каналах, в него дополнительно введены генератор пачки импульсов, шифратор/ коммутатор, сдвигакиций регистр и ш-1 сумматоров по модулю два, причем первый выход генератр1 а марковской последовательности подключен к первому входу сдвигающего регистра и ко входу генератора пачки импульсов, выход которого соединен со вторым входом сдвигакицего регистра, входом датчика случайных чисел и входом коммутатора, которого подключен ко входу блока промежуточной памяти, второй выход генератора марковской последовательности соединен со входом шифратора, m выходов которого подключены к m входам коммутатора, выход порогового блока соединен с третьим входом сдвигающего регистра, m выходов которого подключены соответственно к первым входам m сумматоров по модулю два, вторые входы которых являются m информационными входами устройства,, выходы т-1 сумматоров по модулю, два являются m выходами устройства. Источники информации, принятые во внимание при экспертизе 1.Блок Э.А., Попов О.В.«Турин В.Я. Модели источника ошибок в каналах передачи цифровой информации, М., Связь, 1971, с.57. 2.Авторское свидетельство СССР по заявке 2685309/18-24, кл. G 06 F 15/20, 1979 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ СИСТЕМЫ СВЯЗИ | 2005 |
|
RU2286597C1 |
Имитатор дискретного канала связи с ошибками синхронизации | 1980 |
|
SU934479A2 |
Имитатор дискретного канала связи | 1981 |
|
SU964651A2 |
Имитатор дискретного канала связи | 1989 |
|
SU1755293A1 |
Имитатор дискретного канала связи | 1980 |
|
SU951318A2 |
Имитатор дискретного канала связи | 1989 |
|
SU1755292A1 |
Имитатор дискретного канала связи | 1989 |
|
SU1661788A1 |
Имитатор дискретного канала связи | 1988 |
|
SU1562926A1 |
Имитатор дискретного канала связи | 1978 |
|
SU807312A1 |
Имитатор дискретного канала связи | 1982 |
|
SU1075267A2 |
Авторы
Даты
1981-06-30—Публикация
1979-07-27—Подача