Многоканальный анализатор логических состояний Советский патент 1981 года по МПК H03K21/34 

Описание патента на изобретение SU858210A1

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки дискретной информации. Известен анализатор логических со стояний, содержащий счетчик, запоминающее устройство и устройство индикации 13. Недостатком этого,, анализатора логических состояний является низкая достоверность обнаружения отказа про веряемой логической схемы. Наиболее близким техническим реше нием к предлагаемому является анализатор логических состояний, содержащий сдвиговый регистр, состоящий из цепочки последовательно соединенных триггеров, и сумматор по модулю два 2. Недостатком известного анализатор логических состояний является большо время локсшизации неисправностей циф ровых устройств. Цель изобретения - уменьшение вре мени локализации неисправности много канальным анализатором логических со стояний. Поставленная цель достигается тем что в многоканальный анализатор логи ческих состояний, содержащий п-триггеров, тактовые входы которых подключены к шине тактовых импульсов, сум-: матор по модулю два, выход которого соединен с информационным входом пер,вого триггера, один из входов сумматора по модулю два подключен к входной шине, а другие входы сумматора по модулю два п одключены к единичным выходам соответствующих триггеров, в том числе и последнего, дополнительно введены (п-1) элементов ИСКЛЮЧАЩЕЕ ИЛИ и п-1) входных шин, причем первый вход кеикдого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к соответствующей входной шине, единичный выход каждого из триггеров, кроме последнего, подключен к второму входу соответствующего элемента ИСКЛБГЗАЮЕЦЕЕ ИЛИ. выход каждого из которых соединение информационным входом последующего триггера. На чертеже представлена функциональная схема многоканашьного анализатора логических состояний, Многоканальный анализатор логических состояний содержит триггеры 1-lf 1-п, сумматор по модулю два 2 (подключенный к выходам соответствующих триггеров 1-1г1-п по способу полиноминальной кодовой регистрации), элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 3-1-3-(п-1).

входные шины 4-1г4-п и шину тактовых импульсов 5,

Многоканальный анализатор логических состояний работает следующим образом.

Информация, поступающая на вход каждого триггера, является результатом суммирования по модулю два исследуемой информации на входных шинах 4-1-4-п и информации, снимаемой с предыдущего триггера. В частном случае, когда на входных шинах 4-1-4-п входная информация отсутствует (уровень логического О), информация, содержащаяся в триггерах 1-1-1-л, перемещается на один разряд вправо с приходом каждого тактового импульса, при этом устройство работает как генератор псевдослучайной двоичной последовательности.

Перед началом работы входные шины 4-1-4-п анализатора подключаются к выходным шинам проверяемого цифрового устройства (неиспользуемые входные шины, если они имеются, подключаются к шине логического О) . Шина тактовых импульсов 5 подключается к выходу источника тактовых импульсов проверяемого устройства. Триггеры 1-1-1-п устройства устанавливаются в Исходное, например нулевое, состояние, затем на входные шины проверяемого цифрового устройства подается совокупность тестовых последовательностей. Тактовые импульсы проверяемого Цифрового устройства управляют работой анализатора и обеспечивают прием информации с выходных шин контролируемого блока.

По окончании цикла проверки на триггерах 1-1-1-п содержится некоторое число, отражаюрдее содержание выходной информации проверяемого устройства. Суждение о правильности работы проверяемого устройства может быть вынесено путем сравнения этого числа с контрольным числом (сигнатурой), полученным ранее, например, пр проверке заведомо исправного такого же устройства.

Содержимое триггера может быть выведено на индикацию для визуального контроля или на цифровой компаратор для автоматизации процесса отбраковки неисправных изделий.

Вероятност-ь обнаружения ошибки данных анализатором зависит от числа

триггеров и не может быть.менее величины

Р (1-2) -100%,

где Р - вероятность обнаружения ошибки j п - число триггеров.

Так, для 16-и триггеров вероятность обнаружения ошибки составляет 99,998%.

Использование в предлагаемом анализаторе логических состояний дополнительнык логических элементов ИСКЛОЧАКЙЩЕ ИЛИ, включенных указанным образом, позволяет производить анализ выходной информации, одновременно снимаемой с нескольких выходов проверяемого цифрового устройства, и за счет этого сократить время контроля работоспособности и упростить процедуру поуска неисправности в цифровых устройствах. , .

Формула изобретения I

Многоканальный анализатор логических состояний, содержащий п-триггеров, тактовые входы которых подключены к шине тактовых импульсов, сумматор по модулю два, выход которого соединен

с информационным входом первог) триггера, один из входов сумматора по модулю два подключен к входной шине, а другие входы сумматора по модулю два

подключены к единичным выходам соответствующих триггеров, в том числе и последнего, отличающийся тем, что, с целью уменьшения времени локализации неисправности, в него дополнительно введены (п-1) элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и (п-1) входных шин, причем первый вход каждого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к соответствующей входной шине, единичный выход каждого из триггеров, кроме последнего, подключен ко второму входу соответствующего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход каждого из которых соединен с информационным входом последукхцего триггера.

Источники информации,

принятые во внимание при экспертизе

1.Патент ОНА 3919637,

кл. G 01 R 15/12, опублик. 1975.

2.Гордон и др. Локализация неисправностей в микропроцессорных системах при помощи шестнадцатиричных ключевых кодов. - Электроника, 1977,

5, с. 27, рис. 2 (прототип) .

Похожие патенты SU858210A1

название год авторы номер документа
Многоканальный сигнатурный анализатор 1985
  • Зинченко Юрий Евгеньевич
  • Некрасова Елена Павловна
SU1280634A1
Многоканальный анализатор логических состояний 1985
  • Белов Евгений Михайлович
  • Горин Вячеслав Николаевич
  • Кленов Вячеслав Иванович
SU1298896A1
Логический анализатор 1980
  • Григалашвили Джемал Сергеевич
  • Которашвили Гулзара Николаевна
SU890396A1
Многоканальный сигнатурный анализатор 1984
  • Ярмолик Вячеслав Николаевич
  • Фомич Владимир Иванович
  • Борисов Валентин Николаевич
  • Шмарук Николай Владимирович
  • Подгорский Александр Иванович
SU1211731A1
Многовходовый сигнатурный анализатор 1986
  • Тарасенко Александр Николаевич
  • Львов Геннадий Михайлович
  • Дяченко Олег Николаевич
  • Уткин Александр Иванович
  • Коновалов Анатолий Анатольевич
  • Антипова Наталья Леонидовна
SU1336010A1
Устройство для контроля многовыходных цифровых узлов 1988
  • Ярмолик Вячеслав Николаевич
  • Фомич Владимир Иванович
  • Шмарук Николай Владимирович
  • Подгорский Александр Иванович
  • Дайновский Михаил Гиршевич
SU1566353A1
Устройство для контроля цифровых узлов 1984
  • Богданов Вячеслав Всеволодович
  • Лупиков Виктор Семенович
  • Маслеников Борис Сергеевич
  • Спиваков Сергей Степанович
SU1231506A1
Многовходовый сигнатурный анализатор 1986
  • Зинченко Юрий Евгеньевич
SU1383359A1
Устройство для контроля многовыходных цифровых узлов 1984
  • Тарасенко Александр Николаевич
  • Ерохин Альберт Николаевич
SU1176333A1
Сигнатурный анализатор 1986
  • Богданов Вячеслав Всеволодович
  • Лупиков Виктор Семенович
  • Маслеников Борис Сергеевич
  • Спиваков Сергей Степанович
SU1357961A1

Иллюстрации к изобретению SU 858 210 A1

Реферат патента 1981 года Многоканальный анализатор логических состояний

Формула изобретения SU 858 210 A1

SU 858 210 A1

Авторы

Банников Юрий Александрович

Бурцев Юрий Львович

Нуров Юрий Львович

Черенков Вячеслав Викторович

Шустов Юрий Иванович

Луговцов Павел Антонович

Даты

1981-08-23Публикация

1978-10-20Подача