д-п.
)
оо оо со со ел
Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств.
Целью изобретения является уменьшение аппаратных затрат.
На чертеже представлена функциональная схема предлагаемого анализатора.
Анализатор содержит п триггеров 1-1, ..., 1-л по числу информационных входов анализатора, первый сумматор 2 по модулю два, «--1 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3-1, ..., 3- (п- 1), элемент 2И-ИЛИ 4, элемент НЕ 5, второй сумматор 6 по модулю два, одновибратор 7. Анализатор имеет информационные входы 8-1, ..., 8-п, входы сброса 9 и задания режима 10, а также синхровход 11.
Анализатор работает следующим образом.
Перед началом работы на вход 9 сброса подается сигнал начальной установки, сбрасывающий триггеры 1-1, ..., 1-rt в начальное, например нулевое, состояние, затем информационные входы 8-1, ..., 8-п анализатора подключаются к выходным шинам проверяемого устройства (неиспользуемые входы, если они имеются, подключаются к шине логического «О), синхровход П подклйча- ется к выходу источника синхроимпульсов про)зеряемого устройства (если в устройстве отсутствует синхровыход, то на вход 11 подается логический «О).
В режиме контроля цифровых устройств с жесткой синхронизацией вход 10 подключается к шине логического «О, что обеспечивает прохождение синхросигналов с входа 1 1 на синхровходы триггеров 1-1, ..., 1-п. На информационные входы триггеров 1-2, ..., 1-п поступает результат операции ИСКЛЮЧАЮЩЕЕ ИЛИ с выходов элементов 3-1, ..., 3-(п-1), на входы которых поступает исследуемая информация со входов 8-1, ..., 8-п и информация, снимаемая с предыдущего триггера, исключением является триггер 1-1, на информационный вход которого поступают сигналы с выхода сумматора 2.
В асинхронном режиме работы вход 10 подключается к шине логической «1, обеспечивая формирование импульсов переключения триггеров 1-1, ..., 1-п по перепадам напряжения на выходах контролируемого устройства. По нечетному -числу перепадов на входе сумматора 6 появляется фронт (передний или задний) сигнала, в результате чего на входе одновибратора 7 формируется импульс длительностью т, который, проходя через элемент 4, поступает на синхровходы триггеров 1-1, ..., 1-п, обеспечивая тем самым сдвиг содержимого триггеров. Занесение
информации в триггеры 1-1, ..., 1-п производится по заднему фронту импульса т.
По окончании цикла проверки на триггерах 1-1, ..., 1-п содержится код выходной информации проверяемого устройства. Вывод о правильности работы контролируемого устройства может быть сделан путем сравнения этого кода с контрольным числом (сигнатурой), полученным ранее, например при проверке заведомо исправного такого же устройства. Содержимое триггеров 1-1, ..., 1-п может быть выведено на индикацию для визуального сравнения или в цифровой компаратор для автоматизации процесса отбраковки неисправных изделий.
Формула изобретения
5
0
Многовходовый сигнатурный анализатор, содержащий п триггеров, где п - число входов анализатора, п-1 элементов ИС0 КЛЮЧАЮШЕЕ ИЛИ, одновибратор, элемент 2И-ИЛИ, элемент НЕ и первый сумматор по модулю два, выход которого соединен с информационным входом первого триггера, один из входов первого сумматора по модулю два является первым информационным входом анализатора,группа, входов первого сумматора по модулю два соединена с выходами соответствующих триггеров, в том числе и п-го, в соответствии с видом образующего полинома, первый вход г-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (, ..., п-1) является (t+l)-M информационным входом анализатора, выход i -ro элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информационным входом (/+1)-го триггера, выход t -ro триггера соединен с вторым входом соответствующего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, синхровходь триггеров объединены и подключены к выходу элемента 2И-ИЛИ, первый вход которого соединен с входом элемента НЕ и является входом задания режима анализатора, второй и третий входы
0 элемента 2И-ИЛИ подключены соответственно к выходу элемента НЕ и к синхровходу анализатора, входы сброса триггеров объединены и подключены к входу сброса анализатора, отличающийся тем, что, с целью уменьшения аппаратных затрат, он содер5 жит второй сумматор по модулю два, входы которого подключены к соответствующим информационным входам анализатора, а выход второго сумматора по модулю два подключен к входам запуска по положительному и отрицательному перепадам напряжения
одновибратора, выход которого соединен с четвертым входом элемента 2И-ИЛИ.
5
название | год | авторы | номер документа |
---|---|---|---|
Многоканальный сигнатурный анализатор | 1985 |
|
SU1280634A1 |
Логический анализатор | 1986 |
|
SU1432527A1 |
Сигнатурный анализатор | 1986 |
|
SU1388869A1 |
Многовходовый сигнатурный анализатор | 1986 |
|
SU1336010A1 |
Сигнатурный анализатор | 1984 |
|
SU1262501A1 |
Сигнатурный анализатор | 1986 |
|
SU1383358A1 |
Сигнатурный анализатор | 1982 |
|
SU1108452A1 |
Устройство для контроля логических блоков | 1988 |
|
SU1624459A1 |
Сигнатурный анализатор | 1984 |
|
SU1270773A1 |
Устройство для контроля функционирования логических блоков | 1987 |
|
SU1432528A2 |
Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств. Целью изобретения является уменьшение аппаратных затрат. Анализатор содержит п триггеров 1-1, ..., -п по числу информационных входов, первый сумматор 2 по модулю два, (п-1) элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3-1, ..., 3-(п--1), элемент 2И- ИЛИ 4, элемент НЕ 5, второй сумматор 6 по модулю два, одновибратор 7. Анализатор работает в двух режимах: режиме с жесткой синхронизацией, при котором сигнатура формируется по внешним синхросигналам, и асинхронном режиме, при котором изменения сигналов на информационных входах через второй сумматор по модулю два запускают одновибратор, который формирует внутренние синхросигналы. 1 ил.
Многоканальный анализатор логических состояний | 1978 |
|
SU858210A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Многоканальный сигнатурный анализатор | 1985 |
|
SU1280634A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1988-03-23—Публикация
1986-09-17—Подача