Устройство приема дискретной информации Советский патент 1981 года по МПК H04L17/16 H04L1/16 

Описание патента на изобретение SU866775A1

(54) УСТРОЙСТВО ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ

Похожие патенты SU866775A1

название год авторы номер документа
Передающее устройство системы с решающей обратной связью 1979
  • Агафонов Виктор Иванович
  • Белов Иван Алексеевич
SU866764A1
Устройство для приема дискретной информации 1977
  • Дубинкин Владилен Павлович
SU692106A1
Устройство для приема дискретной информации 1981
  • Белкания Северян Северянович
  • Анисимов Виктор Николаевич
SU1131031A1
Устройство для приема дискретной информации 1978
  • Сулимов Юрий Васильевич
SU758544A1
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ С СЕЛЕКТИВНЫМ ЗАПРОСОМ ОШИБОК 1991
  • Николаев В.А.
  • Слепаков В.Б.
RU2019044C1
Устройство для приема дискретной информации 1987
  • Мамедалиева Людмила Николаевна
  • Попова Людмила Серафимовна
  • Сударев Игорь Васильевич
SU1501296A1
Устройство для приема дискретной информации, закодированной корректирующим кодом 1987
  • Гаврилов Александр Николаевич
  • Карпов Вячеслав Николаевич
  • Коричнев Леонид Павлович
  • Коршунов Юрий Михайлович
  • Пылькин Александр Николаевич
SU1462492A1
Устройство для приема дискретной информации, закодированной корректирующим кодом 1988
  • Гаврилов Александр Николаевич
  • Карпов Вячеслав Николаевич
  • Шевяков Александр Григорьевич
SU1601754A1
Устройство для приема информации по двум параллельным каналам связи в системе для передачи данных с решающей обратной связью 2018
  • Головаха Леонид Феодосиевич
  • Савватеев Владимир Сергеевич
  • Прудников Илья Андреевич
RU2696329C2
Некогерентный приемник 1988
  • Иванкович Борис Сергеевич
  • Новиков Николай Стагорович
  • Семашко Алексей Владимирович
  • Туркин Андрей Иванович
SU1525933A1

Иллюстрации к изобретению SU 866 775 A1

Реферат патента 1981 года Устройство приема дискретной информации

Формула изобретения SU 866 775 A1

Изобретение относится к области эпектросвязи и может быть использовано в системах передачи данных с решающей обратной связью без блокировки приемника при наличии ошибок в принимаемой информации. Известно устройство приема, содержащее последовательно соединенные согласукхцие блок и декодер, а также накопитель и последовательно соединенные ключ и блок сопряжения fll. Однако известное устройство имеет ни кую скорость приема информации, а также низкую достоверность. Цель изобретения - повышение скорости и достоверности принимаемой информации. Для этого в устройство приема дискретной информации, содержащее последовательно соединенные согласующие блок и декодер, а также накопитель и последовательно соединенные ключ и блок сопряжения, введены блок управления, формирователь сигнала Переспрос, два датчика адресов, блок записи и считывания информации и последовательно соединенные рекуррентная линия задержки и первый блок сложения по модулю два, а также последовательно соединенные второй блок сложения по модулю два, пороговый блок и датчик сигнала повтор передачи, выход которого объединен с выходом формирователя сигнала Переспрос, ко входу которого и первому входу блока управления подключен первый выход декодера, а второй выход декодера подключен ю первому входу блока записи и считывания информации и первому входу ключа, к второму входу которого подключен выход накопителя, к управляющим входам которого подключены выходы датчиков адресов, а выходы ключа подсоединены к первому и второму входам второго блока сложения по модулю два, второму входу блока записи и считывания информации, первому входу рекуррентной линии: задержки и второму входу первого блока сложения по модулю два, выход которого подключен к третьему входу клкла, при этом к второму входу блока управления подключен выход порогового блока, а выходы блока управления подключены к второму входу декодера, второму входу рекуррентной линии задержки, третьему входу блока записи и считывания информации, входам датчиков адресов и четвёртому входу ключа. На чертеже представлена структурная схема предложенного устройства. Устройство содержит согласующий блок I,декодер 2, блок 3 записи и считывания информации, накопитель 4, ключ 5, рекуррентную линию задержки 6, первый блок 7 сложения по модулю два, блок 8 управления, датчик 9 адресов, второй блок 10 сложения по модулю два, пороговый блок II,блок 12 сопряжения, формирователь 13 сигнала Переспрос, датчик 14 адресов, датчик 15 сигнала повтор передачи. Устройство работает следующим образом. В случае отсутствия ошибок в канале связи.. Информация в виде кодограммы, состсйящие из hi кодовых блоков значносгью VI каждой, через согласующий блок 1 поступает на декодер 2. С выхода декодера 2 информационные части кодовых блоков длиной К двоичных знаков каждая в первоначальном коде через блок 3 записи и считывания информации записывается в первую зону накопителя 4 и одновременно через открытый ключ 5 подаетСЯ) на входы рекуррентной линии задержки 6 и первого блока 7 сложения по модулю два для формирования защитного итога, структура которого определяется структурой правильно принятых кодовых блоков информации, при этом сигналами с блока 8 управления разрещается работа датчика 9 адресов, ключ 5 открывается по nepBCiMy входу блоком 3 записи и считывания информации формируются команды для режима записи информации. После приема последнего кодового бло ка информации с блока 8 управления производитсяустановка датчика 9 адресов и блока 3 записи и считывания информации в исходное состояние, блокировка подачи тактовых частот на рекуррентную линию задержки 6 на пе- риод времени, равный ii , так как переда

чик сформирует защитный итог на правильно принятые кодовые блоки информации через (где Ь - замедление сигнаков от первой передачи записью их во вторую зону накопителя 4 с одновременной отметкой маркерами искаженных коа в прямом и обратном каналах с учетом ппаратурных задержек). После истечения периода времени ft нимается блокировка тактовых частот на екуррентную линию задержки 6, закрыватся ключ 5 по пятому выходу, а открыается по первому и третьему входам, при том защитный итог с первого блока 7 ложения по модулю два и с декодера 2 линой С символом через ключ 5 податся на второй блок 1О сложения по моулю два для поэлементного сравнения. Последовательность нулей с выхода второго блока 10 сложения по модулю ва фиксируется пороговым блоком 11, сигнал с выхода последнего воздействует через блок 8 управления на блок 3 записи и считывания информации, датчик 9 дресов, ключ 5, обеспечивая режим считывания информации из накопителя 4 через открытый по первому выходу ключ 5, блок 12 сопряжения, в приемник информации. По окончании считывания кодограммы из накопителя 4 все блоки устройства устанавливаются в исходное состояние, обеспечивая готовность к приему очередной кодограммы. При наличии ошибок в канале связи. Запись информации в накопитель 4, а также формирование защитного итога по правильно принятым кодовым блокам осуществляется по алгоритму, описанному выше. Если декодер 2 обнаружил ошибку в кодовом блоке, он разрешает работу формирователя 13 сигнала Переспрос, с выхода которО|: о сигнал Переспрос выдается на вход канала связи и одновременно через блок 8 управления закрывает ключ 5 по первому входу, через блок 3 записи и считывания инфор-.- мации записывает одиночный сигнал (маркер) в накопитель 4 перед первой позицией искаженного кодового блока. Таким образом, в процессе приема кодограммы в первой зоне накопителя 4 будут записаны все правильно принятые кодовые блоки, а положения искаженных кодовых блоков будут отмечены записью сигналов маркер. При положительном исходе сравнения защитных итогов после первого приема кодограммы (т.е. в правильно принятых кодовых блоках информации отсутствуют необнаруженные ошибки) организуется второй прием описанным способом только искаженных кодовых блодовых блоков. Данный режим отличается от первого приема лишь тем, что с блока 8 управления разрешается работа датчика 14 адресов. При положительном исходе сравнения защитных итогов после второго приема организуется третий прием и одновременно на скорости Т-- (где N - скорость передачи информации в канале связи) осуществляется перепись правильно принятых кодовых блоков от

второго приема из второй зоны накопителя 4 в первую его зону через открытый по четвертому выходу ключ 5 и блок 3 записи и считывания информации со стиранием маркерных сигналов на местах вставления правильных кодовых блоков и т.д. до тех пор, пока во все отмеченные маркерами места искаженных кодовых блоков после первого приема в первой зоне накопителе 4 не будут записаны правильно принятые кодовые блоки информации. Затем кодограмма из первой зоны накопителя 4 выдается к приемнику. Если при любом из режимов приема, например, первом при несравнении защитных итогов с порогового блока 11 вырабатывается сигнеш, по которому запускается датчик 15 сигнала повтор передачи выдающий в канал связи сигнал повтор передач. В случае несравнения защитного итога, сформированного на правильно принятые кодовые блоки от первого приема, передающая станция производит поЕггорение всей кодограммы. При несравнении из защитного итога от второ- го приема, производится повторная передача только кодовых блоков, искаженных от первой передачи; при несравнении защитного итога от третьего приема, производится повторная передача кодовых блоков, искаженных от второй передачи и т.д

Таким образом, повторно кодограмма передается полностью только при наличии необнаруженной ошибки от первого приема.

При наличии необнаруженной ошибки от второго, третьего и т.д. приемов производится повторение только искаженных кодовых блоков в предыдущих передачах.

Предлагаемое устройство работает без блокировки информации на цикл повторения при наличии искаженных кодовых блоков; исправление необнаруженной ошибки производится за счет повторной передачи не всей кодограммы, а части ее объема, в которой она обнаружена, что обеспечивает повышение эффективности использования канала связи, кроме того полностью

исключает вставки и иьшадения в информации при одновременном повышении достоверности информации на 3-4 порядка за счет сравнения защитных итогов после каждого сеанса связи.

Формула изобретения

Устройство приема дискретной информации, содержащее последовательно соединенные согласующий блок и декодер, а также накопитель и последовательно соединенные 1шюч и блок сопряжения, отличающееся тем, что, с целью повыщения скорости и достоверности принимаемой информации, введены блок управления, формирователь сигнала Переспрос, два датчика адресов, блок записи и считывания информации и последовательно соединенные рекуррентная линия задержки и первый блок сложения по модулю два, а также последовательно соединенные второй блок сложения по модулю два, пороговый блок и датчик сигнала повтор передачи, выход которого объединен с выходом формирователя сигнала Переспрос, ко входу которого и первому входу блока управления подключен первый выход декодера, а второй выход декодера подключен к первому входу блока записи и считывания информации и первому входу ключа, к второму входу которого подключен выход накопителя, к управляющим входам которого подключены выходы датчиков адресов, а выходы ключа подсоединены к первому и второму входам второго блока сложения по модулю два, второму входу блока записи и считывания информации, первому входу рекуррентной линии задержки и второму входу первого блока сложения по модулю два, выход которого подключен к третьему входу ключа, при этом к второму входу блока управления подключен выход порогового блока, а выходы блока управления подключен к второму входу декодера, второму входу рекуррентной пинии задержки, третьему входу блока записи и считывания информации, входам датчиков адресов и четвёртому входу ключа.

Источники информации, принятые во внимание при экспертизе

1, Авторское свидетельство СССР № :569О43, кл. Н 04 L 17/16,l975. (прототип).

SU 866 775 A1

Авторы

Агафонов Виктор Иванович

Белов Иван Алексеевич

Даты

1981-09-23Публикация

1979-12-27Подача