Преобразователь десятичного кода в двоичный и двоично-десятичный с контролем ошибок Советский патент 1981 года по МПК H03K13/24 

Описание патента на изобретение SU884134A1

(54) ПРЕОБРАЗОВАТЕЛЬ ДЕСЯТИЧНОГО КОДА В ДВОИЧНЫЙ И ДВОИЧНО-ДЕСЯТИЧНЫЙ С КОНТРОЛЕМ ОШИБОК Изобретение огносигся к вычислитель ной технике. Известны преобразователи десятичного кода в двоичный и двоично-десятичный с контролем ошибок, содержащие генератор, двоично-десятичный и двоичный счетчики и преобразователь десятичного кода в двоично-десятичный 1. Недостатком известного устройства является низкая надежность функционирования. Наиболее близким к предлагаемому является преобразователь десятичного код в двоичный и двоично-десятичный с контролем ошибок, содержащий генератор, вход которого соединен с шиной запуска, а первый выход к нулевым входам основного двоично.-десятичного счетчика, выходы которого соединены с первой группой выходных ищи, а также основной преобразователь десятичного кода в двоично-деся тичный, входы которого соединены с ин- формахшонными входными шинами, а выходы подключены к первым входам основного блока элементов И, вторые входы которого соединены со второй группой выход ных шин и выходами основного двоичнодесяпгчрого счетчика 2 J. Недостатком этого устройства также является низкая надежность функционирования. Цепь изобретения - повышение надежности преобразователя десятичного кода в двоичный и двоично-десятичный с контролем ошибок. Указанная цель достигается тем, что в преобразователе десятичного KOJJа в двоичный и двоично-десятичный с контролем ошибок, coдqpжaщём генератор, вход которого соединен.с шиной запуска, а первый выход подключен к нулевым входам основного двоично-десятичного счетчика и двоичного счетчика, выходы которого соединены с первой группой выходных шин а также основной прес: бразователь десятичного кода в двоично-десятичный, входы которого хроединены с информашюн- 38 HbnviH входными илгаами, а выходы подключены к первым входам основного блока элементов И, вторые входы которого соед нены со второй группой выходных шин и выходами основного двоично-десятичного счётчика, введены элемент И и элемент неравнозначности, два Д-триггера, до-, полнительные двоично-десятичный счетчик блок элементов И и преобразователь десятичного кода в двоично-десятичный, вхо ды которого соединены с информационными входными шинами, а выходы подключены к первым входам i дополнительного блока элементов И, вторые входы которого соединены с выходами дополнительного двоично-десятичного счетчика, нулевой вход которого подключен к первому выходу генератора, а счетный вход соединен со счетными входами двоичного счетчика и основного двоично-десяточного счетчика и выходом элемента И, первый вход которого соединен с нулевым выходом перво го Д - триггера и первым входом элемента неравнозначности, второй вход - с нупевьпл входом второго Д - триггера и вторым входом элемента неравнозначности, а третий вход подключен ко второму выходу генератора, первый и третий выходы которого соединены соответственно с R - и С - входами Д - триггеров, Д - вхо ды которых подключены к выходам основного и дополнительного блоков элементов И, при этом выход элемента неравнозначности соединен с шиной контроля. Функциональная схема преобразователя десятичного кода в двоичный и двоичнодесятичный с контролем ошибок представлена на чертеже. Преобразователь содержит генератор I вход которого соединен с шиной 2 запуска, а первый выход подключен к нулевым входам, двоичнондесятичного счетчика 3 и двоичного счетчика 4, выходы которого соединены с первой группой выходных шин 5, а также преобразователь 6 десятичного кода в двоично-десятичный, входы которого соединены с информационными вхо ными шинами 7, а выходы подключены к . первым входам основного блока 8 элементов И, вторые входы которого соединены со второй группой выходных шин 9 и двоичнодесятичного счетчика 3. Преобразователь 10десятичного кода в двоично-десятичный входь которого соединены с информационны ми входными шинами 7, а выходы подключе ны к первым входам дополнительного блока 11элементов И, вторые входы которого со динены с выходами двоично-десятичного счетчика 1 2, нулевой вход которого подкга 4 ен к первому выходу генератора 1, а счетный вход соединен со счетными входами двоичного счетчика 3 и выходом элемента И 13, первый вход которого соединен с нулевым выходом Д-трштера 14 и первым входом элемента 15 неравнозначности, второй вход - с нулевым входом Дтриггера 16 и вторьпу входом элемента 15 неравнозначности, а третий вход подключен ко второму выходу генератора 1, первый и третий выходы которого соединены соответственно с R - и С -входами Д-триггеров 14 и 16, Д-входы которого подключены к выходам блоков 8 и 11 элементов И; выход элемента 15 неравнозначности соединен с шиной 17 контроля. Преобразователь десятичного кода в двоичный и двоично-десятичный с контроп&л ошибок работает следующим образом, С второго и третьего выходов генератора 1 непрерывно выдаются единичные импульсы, сдвинутые относительно друг друга. В исходном состоянии на информационные входные шины 7 подается десягичный код. По шине 2 подается сигнал запуска, вследствие чего с первого выхода генератора 1 снимается одиночный единичный импульс, расположенный по времени между единичными импульсами, снимаемых со второго и третьего выходов генератора 1. В результате этого Д-триггеры 14 и 16, двоичный счетчик 4 и двоично- десятичные счетчики 3 и 12 устанавливаются в нулевое состояние. С приходом каждого импульса со второго выхода генератора 1 на вход элемента И 13 на №ixo- дах двоично-десятичных счетчиков 3 и 12 устанавливается очередная комбинация двоично-десятичного кода, а на выходах счетчика 4 образуется соответствующая двоичная кодовая комбинация. При совпадении кодовых комбинации на выходах двоИчнонаесятичных счетчиков 3 и 12 и преобразователей 6 и Ю двоичного кода в двоично-десятичный на выходах блоков 8 и 11 элементов И образуются единичные логические уровни, которые при помощи oчqpeднoгo единичного импульса с третьего выхода генератора 1 записываются в Д-триггерах 14 и 16. В результате этого блокируется элемент И 13, с выходных шин 5 и 9 снимается резуттьтат преобразования, а на шине 17 контроля имеем нулевой логический уровень. При несовпадении кодовых комбинаций на выходах двоично-десятичных счетчиков 3 и 12 и преофазователей 6 и Ю десятичногЪ кода в двоично-десятигаый в единичном состоянии установится один из Д-триггеров 14, 16. В результате этого блокируеЛзя элемент И 13 и на шине 17 контроля образуется единичный логический уровень Формула изобрете ни я Преобразователь десятичного кода в двоичный и двоично-десятичный с контролем оишбок, содержащий генератор, вход которого соединен с шиной запуска, а первый выход подключен к нулевым входам основного двоично-десятичного счетчика и двоичного счетчика, выходы которого соединены с первой группой выходны шин, а также основной преобразователь десятичного кода в двоично-десятичный, входы которого соединены с информационными входными шинами, а выходы подклю чены к первым .входам основного блока элемейтов И, вторые входы которого соед нены со второй группой выходных шин и выходами основного двоично-десятичного счетчика, отличающийся т&л, что, с целью повышения надежности, введены- элемент И и элемент неравнозначно - сти, два Д- триггера, дополнительные двоичнон1есятичный счетчик, блок элементов И и преобразователь десятичного кода в двоично-десятичный, входы которо го соединены с информационными входньм Ш1гаамн, а выходы подключены к первым входам дополнительного блока элементов И, вторые входы которого соединены с выходами дополнительного двоично-десятичного счетчика, нулевой вход которого подключен к первому выходу генератора, а счетный вход соединен со счётными входами двоичного счетчика и основного двоично-десятичного счетчика и выходом элемента И, первый вход которого соединен с нулевым выходом первого Д - триггера и первым входом элемента неравнозначности, второй вход - с нулевым выходом второго Д-триггера и вторым входом элемента н авнозначностиг а третий вход подключен ко второму выходу генератора, первый и третий выходы которого соединены соответственно с R - и С-входами Д - триггеров, Д-выходы которых подключены к выходам основного и допопнитепьного блоков элементов И, при этом выход элемента неравнозначности соединен с шиной контроля. Источники ивформашш, принятые во внимание при экспертизе г. Патент США № 3829668, кл. 340-146. 1, 13.08,74, 2. Авторское свидетельство СССР № 620019, кл. Н ОЗ К 13/24, 15.O8.78 (прототип).

Похожие патенты SU884134A1

название год авторы номер документа
Преобразователь двоичного кода в двоично-десятичный 1980
  • Кулешов Аркадий Яковлевич
SU941991A1
Преобразователь двоичного кода в двоично-десятичный 1980
  • Пономарев Юрий Сергеевич
  • Миртов Владимир Константинович
SU888102A1
Преобразователь двоичного кода в двоично-десятично-шестидесятиричный код 1976
  • Александров Юрий Христофорович
  • Астафьев Владимир Васильевич
  • Майоров Вячеслав Николаевич
  • Полянский Владимир Трофимович
SU646327A1
Преобразователь двоичного кода в двоично-десятичный 1987
  • Веселко Александр Васильевич
SU1522411A1
Устройство для вычитания двоично-десятичных кодов 1982
  • Кобринский Аркадий Гершевич
  • Орлова Людмила Арсеньевна
SU1043640A1
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ 1991
  • Лебедев О.В.
  • Левина Е.В.
  • Зиннатулин Х.З.
RU2019033C1
Преобразователь двоичного кода в двоично-десятичный и обратно 1982
  • Барметов Юрий Павлович
  • Боев Сергей Алексеевич
  • Евтеев Юрий Иванович
SU1086424A1
Преобразователь двоичных чисел в двоично-десятичные числа 1980
  • Омельченко Виктор Иванович
SU941990A1
Преобразователь последовательного двоичного кода в параллельный двоично-десятичный код 1985
  • Шурмухин Евгений Александрович
  • Ким Лилия Николаевна
SU1275777A1
Реверсивный преобразователь двоичного кода в двоично-десятичный 1974
  • Клинов Александр Михайлович
  • Гольтман Исай Маркович
  • Баранова Людмила Георгиевна
SU620975A1

Иллюстрации к изобретению SU 884 134 A1

Реферат патента 1981 года Преобразователь десятичного кода в двоичный и двоично-десятичный с контролем ошибок

Формула изобретения SU 884 134 A1

SU 884 134 A1

Авторы

Жуков Вячеслав Алексеевич

Даты

1981-11-23Публикация

1979-03-05Подача