(54) УСТРОЙСТВО РЕГУЛИРОВАНИЯ УРОВНЯ КВАНТОВАНИЯ
название | год | авторы | номер документа |
---|---|---|---|
Устройство для цифровой записи-воспроизведения цифровой информации | 1990 |
|
SU1788521A1 |
СИСТЕМА ПЕРЕДАЧИ ИНФОРМАЦИИ | 1991 |
|
RU2043659C1 |
Функциональный аналого-цифровой преобразователь | 1985 |
|
SU1260979A1 |
ПРИЕМНОЕ УСТРОЙСТВО ШИРОКОПОЛОСНЫХ СИГНАЛОВ | 1983 |
|
SU1840292A1 |
Устройство для вычисления массы нефти и нефтепродуктов в резервуарах | 1983 |
|
SU1117653A1 |
Фотоэлектрический анализатор количества и размеров частиц | 1987 |
|
SU1518727A1 |
Многоканальный преобразователь перемещения в код | 1987 |
|
SU1495994A1 |
Устройство для испытаний аналоговых функциональных элементов автоматических систем | 1987 |
|
SU1411712A1 |
Устройство контроля аналого-цифровых преобразователей | 1990 |
|
SU1757100A2 |
УСТРОЙСТВО ЗАЩИТЫ ОТ ПОМЕХ | 1990 |
|
RU2074516C1 |
I
Изобретение относится к радиотехнике и может использоваться в цифровых системах при обнаружении импульсных сигналов на фоне нестационарного шума.
Известно устройство регулирования квантования, содержащее синхронизатор и последовательно включенные первый блок сравнения, делитель частоты, реверсивный счетчик и блок памяти, выход которого соединен с первыми входами первого и второго, блоков сравнения и установочным входом реверсивного счетчика, соединенного своим вторым входом с инверсным выходом второго блока сравнения 1.
Однако известное устройство имеет не;достаточно точную установку уровня квантования.
Цель изобретения - повышение точности.
Поставленная цель достигается тем, что в устройство регулирования уровня квантования, содержащее синхронизатор и последовательно включенные первый блок сравнения, делитель частоты, реверсивный счетчик и блок памяти, выход которого соединен с первыми входами первого и второго блоков сравнения и установочным входом
реверсивного счетчика, соединенного своим вторым входом с инверсным выходом блока сравнения, введены регулируемый источник напряжения, коммутатор и первый и второй аналого-цифровые преобразователи, первые входы которых соединены между 5 собой и с выходом коммутатора, выход каждого аналого-цифрового преобразователя соединен с вторым входом одноименного блока сравнения, опорный вход второго аналого-цифрового преобразователя соединен с выходом регулируемого источника напряжения,, а соответствующие выходы синхронизатора соединены с управляющими входами коммутатора, первого и второго аналого-цифровых преобразователей, первого и второго блоков сравнения и блока памяти.
15
На чертеже приведена структурная электрическая схема предлагаемого устройства.
Устройство содержит коммутатор 1, два .аналого-цифровых преобразователей (АЦП) 2 и 3, два блока 4 и 5 сравнения, блок 6
20 памяти, реверсивный счетчик 7, делитель 8 частоты, регулируемый источник 9 напряжения, синхронизатор 10.
Устройство работает следующим образом.
Аналого-цифровые преобразователи 2 и 3 преобразуют входные напряжения каждого канала, объединенные на входы АЦП 2 и 3 с помощью коммутатора 1. Эти коды поступают на первые входы блоков 4 и 5 сравнения кодов соответственно. Из блока 6 памяти на входы блоков 4 и 5 сравнения кодов, а также на установочные входы реверсивного счетчика 7 поступает код, соответствующий значению уровня входного напряжения в данном канале во время его предыдущего подключения. В блоке 5 сравниваются значения кодов одного и того же канала за данное и предыдущее подключение. Результатом сравнения является импульс стандартной амплитуды, который, поступая на вход сложения или вычитания реверсивного счетчика 7 и вход делителя 8 частоты, изменяет состояние реверсивного счетчика 7 на единицу в младщем разряде. В блоке 4 сравниваются коды, поступившие из блока 6 памяти и с выхода аналого-цифрового преобразователя 2, причем масштаб преобразователя входного напряжения в код АЦП 2 определяется величиной опорного напряжения, задаваемого с помощью регулируемого источнику 9. На выходе блока 4 импульс появится только в том случае, когда на вход устройства поступает напряжение, превыщающее среднее значение напряжения шумовых выбросов, умноженное на заданное число, определяемое, коэффициентом масштабирования.
После записи или вычитания единицы в реверсивном счетчике 7 новое место записывается в ячейку блока 6 памяти, соотвстствующую данному каналу. Синхронизатор 10 управляет работой устройства. При подключении следующего канала ко входам АЦП 2 и 3 цикл работы повторяется.
Предлагаемое устройство отличается от известного тем, что позволяет обеспечить более высокую точность/установки порога квантования в условиях нестационарного входного напряжения, причем изменение
порога квантования осуществляется плавно путем плавного изменения опорного напряжения, что можно обеспечить, например, с помощью потенциометра. В то время как В известном устройстве изменение порога квантования производится дискретно. При этом шаг дискретности определяется коэффициентом пересчета пересчетной схемы. Например, при коэффициенте пересчета 32 (пересчетиая схема содержит 5 разря-дов) все значения входных напряжений в
этом случае делятся на 32 дискрета.
Формула изобретения
Устройство регулирования уровня квантования, содержащее синхронизатор и последовательно включенные первый блок сравнения, делитель частоты, реверсивный счетчик и блок памяти, выход которого соединен с первыми входами первого и второго
блоков сравнения и установочным входом реверсивного счетчика, соединенного своим вторым входом с инверсным выходом второго блока сравиеиия, отличающееся тем, что, с целью повышения точности, введены
регулируемый источиик напряжения, коммутатор и первый и второй аналого-цифровые преобразователи, первые входы которых соединены между собой и с выходом коммутатора, выход каждого аналого-цифрового преобразователя соединен с вторым входом
одиоименного блока сравнения, опорный вход второго аналого-цифрового преобра-. зователя соединен с выходом регулируемого .источника напряжения, а соответствующие выходы синхронизатора соединены с управляющими входами коммутатора, первого и второго аналого-цифровых преобразователей, первого и второго блоков сравнения и блока памяти.
Источники информации, принятые во внимание при экспертизе
I. Авторское свидетельство СССР
№ 599241, кл. Н 04 В 1/10, 1978 (прототип).
я
-0
.А
8
/
п
л
г4д
Авторы
Даты
1981-11-30—Публикация
1979-04-16—Подача