Вероятностный интегратор Советский патент 1982 года по МПК G06F7/70 

Описание патента на изобретение SU900283A1

(5) ВЕРОЯТНОСТНЫЙ ИНТЕГРАТОР

Похожие патенты SU900283A1

название год авторы номер документа
Следящий стохастический интегратор 1982
  • Мельник Владимир Егорович
  • Брюхомицкий Юрий Анатольевич
SU1061141A1
Устройство для контроля параметров 1990
  • Буравлев Александр Иванович
  • Бурба Александр Алексеевич
  • Часов Андрей Сергеевич
  • Воробьев Геннадий Васильевич
SU1728869A1
Арифметическое устройство 1977
  • Григорян Роберт Хоренович
  • Алумян Рубен Смбатович
  • Шагинян Овсеп Андраникович
SU682894A1
Статистический фильтр 1987
  • Соколов Сергей Викторович
  • Мариненко Игорь Николаевич
  • Матюхов Владимир Михайлович
  • Синьковский Олег Борисович
SU1509951A1
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧ НЕЛИНЕЙНОГО СТОХАСТИЧЕСКОГО ПРОГРАММИРОВАНИЯ 1991
  • Бурба А.А.
  • Буравлев А.И.
  • Лученков Ю.А.
  • Воробьев Г.В.
RU2006933C1
Вероятностное устройство для решения конечно-разностных уравнений 1981
  • Песошин Валерий Андреевич
  • Софронов Владимир Викторович
SU1051539A1
Вероятностный спектрокоррелометр 1979
  • Корчагин Владимир Герасимович
  • Кравцов Леонид Яковлевич
  • Садомов Юрий Борисович
  • Хохлов Лев Михайлович
SU942033A1
Устройство для интегрирования произведения двух сигналов 1984
  • Бех Александр Дмитриевич
SU1211764A1
Цифровой фильтр 1990
  • Бурый Алексей Сергеевич
  • Блинов Игорь Павлович
  • Бойцов Юрий Михайлович
SU1739483A1
ИНТЕРПОЛЯТОР 1997
  • Агиевич С.Н.
  • Смирнов П.Л.
  • Подымов В.А.
  • Малышев С.Р.
RU2127902C1

Иллюстрации к изобретению SU 900 283 A1

Реферат патента 1982 года Вероятностный интегратор

Формула изобретения SU 900 283 A1

I

Изобретение относите к вычислительной технике и может быть использовано в вычислительных устройствах с вероятностно-импульсной или частотно-импульсной формой представления информации для быстрого вычисления сумм произведений вида Д. х; У которые используются при обработке информации,например при статистическом анализе случайных процессов.

Известны вероятностные интеграторы, содержащие генератор псевдослучайных чисел, блок сравнения, счетчик, элементы И и ИЛИ D и 2

Недостатком этих устройств является то, что они не позволяют производить интегрирование произведений сомножители которых представлены случайными двоичными последовательностями, и невысокая точность интегрирования.

Наиболее близким по технической сущности к предлагаемому устройству является вероятностный интегратор,

содержащий блок сравнения, реверсивный счетчик, формирователи знаков, инвертор и датчик п-разрядных случайных чисел, выход которого соединен с первым входом блока сравнения,второй вход которого соединен с выходом реверсивного счетчика, а выходы блока сравнения и реверсивного счетчика подключены ко входам формирователей знаков, выходы которых соединены со входом инвертора 33

Недостатком известного устройства является невозможность выполнения операции инвертирования произведений, сомножители которых представлены случайными двоичными последовательностями, и невысокая точность.

Цель изобретения - повышение точности и расширение функциональных возможностей за счет интегрирования произведений сомножителей.

Поставленная цель достигается тем, что вероятностный интегратор, содержащий генератор псевдослучайных 3 чисел, блок управления, первый выход которого соединен с тактовым вхо дом генератора псевдослучайных чисел, триггер знака первого сомножителя, вход которого является входом знака первого сомножителя интегратора, регистр первого сомножителя, группа входов которого является входом первого сомножителя интегратора первый блок сравнения, первая группа входов которого соединена с группой выходов регистра первого сомножителя а вторая группа входов - с первой группой выходов генератора псевдослучайных чисел, анализатор знака ре зультата, первый вход которого соединен с выходом триггера знака первого сомножителя, триггер знака результата, выход которого соединен со вторым входом анализатора знака результата интегратора, счетчик результата, группа выходов которого является выходом результата интеграто дополнительно содержит триггер знака второго сомножителя, регистр второго сомножителя,второй блок сравнения, блок трехсимвольного умножения,блок у равления счетчиком результата, допол нительный счетчик результата, анализатор нуля содержимого счетчика результата, первый и второй элементы УЛИ, причем выход старшего разряда регистра первого сомножителя и выход первого блока сравнения соединены соответственно с первым и вторым входами блока трехсимвольного умножения, первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим входами блока управления счетчиком результата, вход триггера знака второго сомножителя является входом зна ка второго сомножителя интегратора, ,3 выход - соединен с третьим входом анализатора знака результата, группа входов регистра второго сомножителя является входом второго сомножителя интегратора, группа выходов соединена с первой группой входов второго блока сравнения, а выход ста шего разряда - соединен с третьим входом блока трехсимвольного умножения, четвертый вход которого соединен с выходом второго блока сравнения, вторая группа входов блока сравнения соединена со второй группо выходов ген(р )тора псевдослучайных чисел, установочный вход которого со динен с первым входом блока управле 3 ния и является входом начальной установки интегратора, второй и третий входы блока управления являются соответственно пусковым и сигнальным входами интегратора,.второй выход соединен с пятым входом блока трехсимвольного умножения, а третий выход является сигнальным выходом интегратора, группа входов анализатора нуля содержимого счетчика результата подключена к выходам счетчика результата, а выход соединен с четвертым входом блока управления счетчиком результата, пятый и шестой входы которого соединены соответственно с первым и вторым выходами дополнительного счетчика результата, первый и второй выходы анализатора знака результата соединены соответственно с седьмым и восьмым входами блока управления счетчиком результата, первый выход которого соединен со входом триггера знака результата, второй и третий выходы блока управления счетчиком результата соединены с первыми входами соответственно первого и второго элементов ИЛИ, вторые входы которых соединены соответственно с третьим и четвертым выходами дополнительного счетчика результата,а выходы - соответственно с первым и вторым входами счетчика результата, четвертый пятый, шестой и седьмой выходы блока управления счетчиком результата соединены соответственно с первым, вторым, третьим и четвертым входами дополнительного счетчика результата . Блок управления содержит генератор тактовых импульсов, счетчик кратности стохастического преобразования, счетчик числа пар сомножителей, первый и второй триггеры, элемент задержки и элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, второй и третий входы - соединены с выходами соответственно первого и второго триггеров, а выход - соединен со счетным входом счетчика кратности стохастического преобразования, со входом элемента задержки и является первым выходом блока управления, входы сброса первого триггера, счетчика кратности стохастического преобразования и счетчика числа пар числа сомножителей подключены к пер-, вому входу блока управления, единичные входы пернпг; и Bi-ip- itJ триг геров подключены ко второму вх(.1ДУ блока управления, установочные входы первого триггера и счетчика кратност стохастического преобразования подключены к третьему входу блока управления, выход элемента задержки яв ляется вторым выходом блока управления, выход счетчика числа пар сом ножителей соединен с нулевым входом второго триггера, выход счетчика кратности стохастического преобразо вания соединен со счетным входом счетчика числа пар сомножителей, с нулевым входом первого триггера и является третьим выходом блока упра ления. Кроме того, блок управления счетчиком результата содержит дешифратор первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, де вятый, десятый, одиннадцатый, двенадцатый и тринадцатый элементы И, первый,второй,третий,четвертый и пят элементы ИЛИ, причем первые входы третьего, шестого, десятого, одиннадцатого, двенадцатого и тринадцатого элементов И подключены к первому входу блока управления счетчиком результата, первые входы второго, пя того, восьмого и девятого элементов И подключены ко второму входу блока управления счетчиком результата, пер вые входы первого, четвертого и седь мого элементов И подключены к третьему входу блока управления счетчиком результата, вторые входь первого, второго, третьего, седьмого, восьмого, девятого, десятого, одиннадцатого, двенадцатого и тринадцатого элементов И подключены к четвер тому входу блока управления счетчико резервуара, первый и второй входы дешифратора являются соответственно пятым и шестым входами блока управле ния счетчиком результата, вторые вхо ды четвертого, пятого и шестого элементов И подключены к седьмому входу блока управления счетчиком результата, третьи входы первого, второго, третьего седьмого, восьмого, девятого, десятого, одиннадцатого двенадцатого и тринадцатого элементов И подключены к восьмому входу блока управления счетчиком результата, первый выход дешифратора соединен с четвертым входом двенадцатого элемен га И, второй выход - с четвертыми входс ми седьмо(о, восьмого и десятого элементов И, третий выход - с четвертыми входами девятого и одиннадцатого элементов И, четвертый выход с четвертым входом тринадцатого элемента И, выход первого элемента И является четвертым выходом блока упра1ления счетчиком результата, выход второго элемента И соединен с первым входом пятого элемента ИЛИ, выход которого является шестым выходом блока управления счетчиком результата, выход третьего элемента И является третьим выходом блока управления счетчиком результата, выход четвертого элемента И соединен со вторым входом первого элемента ИЛИ, выход которого является пятым выходом блока управления счетчиком результата, выход пятого элемента И соединен с первым входом второго элемента ИЛИ, выход которого является седьмым выходом блока управления счетчиком результата, выход шестого элемента И, соединен с первым входом четвертого элемента ИЛИ, выход которого является вторым выходом блока управления счетчиком результата, выход седьмого элемента И соединен с первыми входами первого и третьего элементов ИЛИ, выход восьмого элемента И соединен со вторыми входами второго и третьего элементов ИЛИ, выход девятого элемента И соединен с четвертым входом третьего элемента ИЛИ, выход которого является первым выходом блока управления счетчиком результата, выход десятого элемента И соединен с пятым входом третьего элемента ИЛИ и вторым входом четвертого элемента ИЛИ, выход одиннадцатого элемента И соединен с третьими входами второго и третьего элементов ИЛИ, выход двенадцатого элемента И соединен с шестым входом третьего элемента ИЛИ, выход тринадцатого элемента И соединен с седьмым входом третьего элемента ИЛИ и со вторым входом пятого элемента ИЛИ. На фиг. 1 представлена блок-схема вероятностного интегратора; на фиг.2то же,блока управления; на фиг.3 то же, блока управления счетчиком результата; на фиг. 4 - анализатор знака результата. Вероятностный интегратор содержит триггер знака первого сомножителя 1, регистр первого сомножителя 2, регистр второго сомножителя 3, первый блок сравнения Ц, второй блок сравне ния 5, генератор псевдослучайных чисел 6, триггер знака второго сомножителя 7, блок трехсимвольного умножения 8, блок управления 9. анали.затор знака результата 10, блок управления счетчиком результата 11, пе вый элемент ИЛИ 12, триггер знака ре зультата 13, счетчик результата , дополнительный счетчик результата 15 анализатор нуля содержимого счетчика результата 16, второй элемент ИЛИ 17 Выходы триггеров знака первого сом ножителя 1, знака второго сомножителя 7 и знака результата 13 соединены соответственно с первым третьим и вто рым входами анализатора знака резуль тата 10, выходы которого соединены с седьмым и восьмым входами блока упра ления счетчиком результата 11. Труппы выходов регистров первого 2 и вто рого 3 сомножителей соединены с первыми группами входов соответственно первого и второго 5 блоков сравнения, вторые группы входов которых соединены с соответствующими группами выходов генератора псевдослучайных чисел 6. Выходы старших разря дов регистров первого 2 и второго 3 сомножителей и выходы первого 4 и второго 5 блоков сравнения соединеьу | с первым, третьим, вторым и четвертым входами блока трехсимвольного умножения 8, выходы которого соединены с первыми тремя входами блока управления счетчиком результата 11. Первый и второй выходы блока управле ния 9 соединены соответственно с так товым входом генератора псевдослучай ных чисел 6 и пятым входом блока трехсимвольного умножения 8. Первый выход блока управления счетчиком результата 11 соединен со Е ходом триггера знака результата 13, а второй и третий выходы - с первыми входами первого 12 и второго 17 элементов ИЛИ. Четвертый, пятый, шестой и седьмой выходы блока управления счетчиком результата 11 соединены с первым, вторым, третьим и четвер тым входами дополнительного сметчика результата 15, первь й и второй вы ходы которого соединены с пятым и шестым входами блока управления счет чиком результата 11. Третий и четвёртый выходы дополнительного счетчика результата 15 соединены со вторыми входами соответственно первого 12 и BTopoi O 17 элементов ИЛИ, выходы которых соединены со входами счег чика результата 14. Выходы счетчика результата соединены со входами анализатора нуля содержимого счетчика результата 16, выход которого соединен с четвертым входом блока управления счетчиком результата 11. Блок управления 9 (фиг.2) содержит генератор тактовых импульсов 18, элемент И 19, элемент задержки 20, первый триггер 21, счетчик кратности стохастического преобразования 22, счетчик числа пар сомножителя 23 и второй триггер 2k, Выход генератора тактовых импульсов 18 соединен с первым входом элемента И 19, второй вход которого соединен с выходом первого триггера 21, третий вход - с выходом второго три1- гера 2, а выход - со входом элемента задержки 20 и счетным входом счетчика кратности стохастического преобразования 22. Выход счетчика кратности стохастического преобразования 22 соединен с нулевым входом первого триггера 21 и счетным входом счетчика числа пар сомножителей 23, выход которого соединен с нулевым входом второго триггера 2k. Блок управления счетчиком результата 11 чФиг.З) содержит первый 25, второй 26, третий 27, четвертый 2В, пятый 29 и шестой 30 элементы И, дешифратор 31, седьмой 32, восьмой 33, девятый 3, десятый 35, одиннадцатый 36, двенадцатый 37 и тринадцатый 38 элементы И, первый 39, второй 0, третий ft, четвертый k2 и пятый k3 элементы ИЛИ. В блоке управления счетчиком результата между собой соединены: первые входы третьего 27, шестого 30, десятого 35, одиннадцатого Зб, двенадцатого 37 и тринадцатого 38 элементов И; первые входы второго 26, пятого 29, восьмого 33 и девятого 3 элементов И; первые входы первого 25, четвертого 28 и седьмого 32 элементов И; вторые входы первого 25, второго 26, третьего 27, седьмого 32, восьмого 33, девятого 3k, десятого 35, одиннадцатого 36, двенадцатого 37 и тринадцатого ЗВ элементов И; вторые входы четвертого 28, пятого 29 и шестого 30 элементов И; третьи входы первого 35, второго 2б, третьего 27, седьмого 32, восьмого 33, девятого 3, де(Я7(я о 35, одиннадцатого 36, двенадцатого 37 и тринадцатого 38 элементов И; первый выход дешифратора 31 и чет вертый вход двенадцатого элемента И 37; второй выход дешифратора 3 и четвертые входы седьмого 32, восьмого 33 и десятого 35 элементов И; третий выход дешифратора 3 и чет вертые входы девятого З и одиннадца того 36 элементов И; четвертый выход дешифратора 31 и четвертый вход тринадцатого элемента И 38; выход второго элемента И 2б и пер вый вход пятого элемента ИЛИ выход четвертого элемента И 28 и второй вход первого элемента ИЛИ 39; выход пятого элемента И 29 и первый вход второго элемента ИЛИ 40; выход шестого элемента И 30 и пер вый вход четвертого элемента ИЛИ «2; выход седьмого элемента И 32 и первые входы первого 39 и третьего 41 элементов ИЛИ; выход восьмого элемента И 33 и вторые входы второго и третьего 41 элементов ИЛИ; выход девятого элемента И 3 и четвертый вход третьего элемента ИЛИ 41; выход десятого элемента И 35, пятый вход третьего элемента ИЛИ 41 и второй вход четвертого элемента 42; выход одиннадцатого элемента И 36 и третьи входы второго ijQ и третьего 41 элементов ИЛИ; выход двенадцатого элемента И 37 и шестой вход третьего элемента ИЛИ 41; выход тринадцатого элемента И 38, седьмой вход третьего элемента ИЛИ i и второй вход пятого элемента ИЛИ Анализатор знака результата 10 (фиг.) представляет собой два после довательно соединенных одноразрядных сумматора по модулю два (первый сумматор Ц и второй сумматор 45). В предлагаемом устройстве реализуется операция суммирования произведений AjBi чьи сомножители представлены трехсимвольной вероятностно последовательностью,Сущность его состоит в том,что интервал представления преобразуемого числа А (0,1) разбива ется на два равных диапазона (0,0,5) и Со,5; 1). При этом, в зaвиcи locти от диапазона покрывающего А, и в результате сравнения части числа А, в блоке сравнения со случайным числом X, генерируемым генератором псевдослучайных чисел, ему ставится в соответствие один из трех символов (1, сч, ) с соответствующим весом (д-1 --0; ,5; . в устройстве в качестве этих символов принимается бинарный символ 1. При перемножении символов, веса их также перемножаются. Устройство работает следующим образом. Перед началом работы в генератор псевдослучайных чисел бив блок управления 9 подается сигнал начальная установка, который обнуляет все элементы памяти. Работа начинается с приходом сигнала Пуск на пусковой вход интегратора. Из блока управления 9 выдается сигнал Запрос сомножителя . Двоич(ше коды сомножителей А и В заносятся в регистры первого 2 и второго 3 сомножителей. При работе устройства последовательность псевдослучайных чисел Х,, ,2 ...Х, вырабатываемых генератором псевдослучайных чисел 6, сравнивается с помощью первого блока сравнения 4 с кодом, состоящим из (п-1) разрядов регистра первого сомножителя 2 (все разряды кроме п-го старшего). 8 результате на выходе первого блока сравнения 4 образуется последовательность нулей и единиц {UnJ с вероятностью появления 1 Р(ик , если А 0,5 и Р()2А, если А сО,5. На выходе второго блока сравнения 5 в результате сравнения (п-1) разрядов регистра второго сомножителя 3 с последовательностью псевдослучайных мисел образуется последовательность бинарных символов с вероятностью появления 1 Р()2В-1, если В 0,5 и с вероятностью P()« 2В, если В 0,5. Содержимые старших разрядов регистров первого 2 и второго 3 сомножителей и последовательности {.UK}, , поступают на выходы блока трехсимвольного умножения 8, где преобразуется в последовательность 1 с весами {О; 0,25; 0,5; 1} . Преобразование производится в соответствии с табл.1. Полученная последовательность выходов с блока трехсимвольного умножения 8 поступает на входы блока упII9равления счетчиком результата 11. Зна ки сомножителей с триггеров знака первого 1 и второго 7 сомножителей поступают на входы анализатора знака результата 10. Последовательность сигналов с выходов блока управления счетчиком результата 11 в зависимости от веса символа и знака содержимого счетчика результата k поступает либо на вход элемента ИЛИ 12 или 17 и через них - на вход счетчика результата И (с весом 1), либо на входы дополнительного счетчика результата 15 (с весами -0,25; 0,25; -0,5; О,5).При поступлении сигнала результат с весом 0,25 содержимое дополнительного счетчика результата 15 увеличивается или уменьшается в зависимости от знаков произведения и знака результата на единицу. При поступлении сигнала с весом 0,5 соответственно уменьшается или увеличивается на два При переполнении дополнительного счетчика результата 15 единица переноса через элемент ИЛИ 12 или 17 пос тупает на вход счетчика результата 1. При этом в случае, когда содержи мое счетчика результата 1 равно нули что определится на выходе анализатора нуля содержимого счетчика результата 16 и необходимо произвести вычи тание символа с соответствующим весо от содержимого счетчиков 1 и 15, то операций производится только с допол нительным счетчиком результата 15 независимо от веса символа. Принципы выполнения этой операции в общем случае обычны, В случае, если вычитаемое число оказывается больше содержимого дополнительного счетчика р зультата 15, то команды с блока управления счетчиком результата 11 и знаком результата приводятся в табл. Операция перемножения А В делится Л тактов, где Л -предельное заданное число операций стохастического сравнения X (). После окончани; операции произведения Ai В на вход регистров первого 2 и второго 3 сомножителей поступают следующие сомножители и операция повторяется. Такая последовательность выполнения операции повторяется N раз, где N - количество сум мируемых произведений. . Результат интегрирования, пропорциональный сумме , снимает 3 ся со счетчика результата I. Знак результата содержится в триггере знака результата 13. Разрядность г счетчика результата Т4 выбирается из условия . Разрядность дополнительного счетчика результата 15 равна двум. Блок управления 9 работает следующим образом, В момент приема сигнала начальной установки сбрасываются в нуль (обнуляются) первый триггер 21, счетчик кратности стохастического преобразования 22 и счетчик 23 числа пар сомножителей. По приему сигнала Пуск устанавливаются в единичное состояние первый 21 и второй 2 триггеры. Сигнал такта с постоянно генерирующего генератора тактовых импульсов 18 получит возможность через элемент И 29 пройти на выход к генератору псевдослучайных чисел 6, элемент задержки 20 пройти на выход в блок трехсимвольного умножения 8 как строб и с выхода элемента И 19 увеличивает на единицу содержимое счетчика кратности стохастического преобразования 22, В случае, если кратность стохастического преобразования кода сомножителей не достигает заданного заранее числа Л , то на выходе счетчика кратности стохастического преобразования 22 будет отсутствовать сигнал переполнения. При появлении сигнала переполнения на выходе счетчика кратности стохастического преобразования 22 организуется сигнал Запрос сомножителя вовне, сбрасывается первый триггер 21 и увеличивается на единицу содержимое счетчика 23 числа пар сомножителей. Посла приема новых сомножителей и сопровождающего их си1- нала Сомножитель принят извне, вновь установится в единичное состояние первый триггер 21 и обнулится счетчик кратности стохастического преобразования 22. После переполнения счетчика 23 числа пар сомножителей (достижение его содержимого заранее заданной величине N) сигнал с его выхода сбросит второй триггер 2k и элемент И 19 будет закрыт до нового пуска режима. Блок управления счетчиком результата 11 представляет комбинационную схему и реализует действия, представленные в табл. 2 и формальные за висимости, представленные в табл.3. Блок трехсимвольного кодирования 8 является комбинационной схемой. Анализатор нуля содержимого счетчика результата 1б пpeдcтaвляet многовходовый элемент И с инверсными входами при съеме сигналов с прямых выходов счетчика 1 и многовходовый элемент И с прямыми входами при схеме с инверсных выходов счетчика 1. Дополнительный счетчик результата 15 представляет двухразрядный реверТаблица 1 31Л сивный счетчик с раздельными уходами прямого и обратного счета по первому и второму разрядам. Таким образом, предложенное устройство позволяет производить интегрирование произведений, сомножители которых представляют случайные двоичные последовательности. При этом точность операции за счет применения трехсимвольного метода кодирования информации повьниается более чем в два раза.

X

1

Таблица 2 Формула изобретения 1. Вероятностный интегратор, содержащий генератор псевдослучайных чисел, блок управления, первый выход которого соединен с тактовым входом генератора псевдослучайных чисел, триггер знака первого сомножителя, вход которого является входом знака первого сомножителя интегратора, регистр первого сомножителя, группа входов которого является входом первого сомножителя интегратора, первый блок сравнения, первая группа входов которого соединена с группой выходов регистра первого сомножителя, а вторая группа входов - с первой группой выходов генератора псевдослучайных чисел, анализатор знака результата, первый, вход которого соединен с выходом триггера знака первого сомножителя, триггер знака результата, выход которого соединен со вторым вх дом анализатора знака результата и является входом знака результата интегратора, счетчик результата, группа выходов которого является вЫходом результата интегратора, отличающийся тем, что, с целью повышения точности и расширения функ циональных возможностей за счет интегрирования произведений сомножителей, он содержит триггер знака второ го сомножителя, регистр второго сомПродолжение табл. 3 ножителя, второй блок сравнения, блок трехсимвольного умножения, блок управления счетчиком результата, дополнительный счетчик результата, анализатор нуля содержимого счетчика результата, первый и второй элементы ИЛИ, примем выход старшего разряда регистра нервого сомножителя и 6ыход первого блока сравнения соединены соответственно с первым и вторым входами блока трехсимвольного умножения, первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим входами блока управления счетчиком результату вход триггера знака второго сомножителя является входом знака второго сомножителя интегратора, а выход соединен с третьим входом анализатора знака результата, группа входов регистра второго сомножителя является входом второго сомножителя интегратора, группа выходов соединена с первой группой входов второго блока сравнения, а выход старшего разряда соединен с третьим входом блока трехсимвольного умножения, четвертый вход которого соединен с выходом второго блока сравнения, вторая группа входов второго блока сравнения соединена со второй группой выходов генератора псевдослучайных чисел, установочный вход которого соединен с первым входом блока управления и является входом начальной установки интегратора, второй и третий входы бло ка управления являются соответственн пусковым и сигнальным входами интегратора, второй выход соединен с пятым входом блока трехсимвольного умножения, а третий выход является сиг нальным входом интегратора, группа входов анализатора нуля содержимого счетчика результата подключена к выходам счетчика результата, а выход соединен с четвертым входом блока управления счетчиком результата, пятый и шестой входы которого соединены соответственно с первым и вторым выходами дополнительного счетчика результата, первый и второй вых ды, анализатора знака результата сое динены соответственно с седьмым и восьмым входами блока управления сметчиком результата, первый выход которого соединен со входом триггера знака результата, второй и третий выходы блока управления счетчиком результата соединены с первыми входами соответственно первого и вто рого элементов ИЛИ, вторые входы которых соединены соответственно с тре тьим и четвертым выходами дополнительного счетчика результата, а выходы - соответственно с первым и вторым входами счетчика результата, четвертый, пятый, шестой и седьмой выходы блока управления счетчиком результата соединены соответственно с первым, вторым, третьим и четверты входами дополнительного счетчика результата. 2. Интегратор по п. 1, о т л и чающийся тем, что блок управ ления содержит генератор тактовых им пульсов, счетчик кратности стохастического преобразования, счетчик числа пар сомножителей, первый и второй триггеры, элемент задержки и элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, второй и третий входы соединены с выходами соответственно первого и второго триггеров, а выход соединен со счетным входом счетчика кратности стохастического преобразования, со входом элемента задержки и является первым выходом блока управления, входы сброса первого триггера, счетчика кратности стохастического преобразования и счетчика числа пар сом ножителей подключены к первому входу блока управления, единичные входы первого и второго триггеров подключены ко второму входу блока управления, установочные входы первого триггера и счетчика кратности стохастического преобразования подключены к третьему входу блока управления, выход элемента задержки является вторым выходом блока управления, выход счетчика числа пар сомножителей соединен с нулевым входом второго триггера, выход счетчика кратности стохастического преобразования соединен со счетным входом счетчика числа пар сомножителей, с нулевым входом первого триггера и является третьим выходом блока управления. 3. Интегратор по п.1, о т л и чающийся тем, что блок управления счетчиком результата содержит дешифратор, первый, второй, третий четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый элементы И, первый, второй, третий четвертый и пятый элемен ы ИЛИ, примем первые входы третьего, шестого, десятого, одиннадцатого, двенадцатого и- тринадцатого элементов И подключены к первому входу блока управления счетчиком результата, первые входы второго, пятого, восьмого и девятого элементов И подключены ко второму входу блока управления счетчиком результата, первые входы первого, четвертого и седьмого элементов И подключены к третьему входу блока управления счетчиком результата, вторые входы первого, второго, третьего, седьмого, восьмого, девятого, десятого, одиннадцатого, двенадцатого и тринадцатого элементов И подключены к четвертому входу блока управления счетчиком результата, первый и второй входы дешифратора являются соответственно пятым и шестым входами блока управления счетчиком результата, вторые входы четвертого, пятого и шестого элементов И подключены к седьмому входу блока управления счетчиком результата, третьи входы первого, второго, третьего, седьмого, восьмого, девятого, десятого, одиннадцатого, двенадцатого и тринадцатого элементов И подключены к восьмому входу блока управления счетчиком результата, первый выход дешифратора соединен с четвертым вх(г дом двенадцатого элемента И, вгопоГвыход - с четвертыми входами г льмого, восьмого и десятого элементов третий выход - с четвертыми входами девятого и одиннадцатого элементов И, а четвертый выход - с четвертым входом тринадцатого элемента И, выход первого элемента И является четвертым выходом блока управления счет чиком результата, выход второго элемента И соединен с первым входом пятого элемента ИШ, выход которого является шестым выходом блока управления счетчиком результата, выход тр тьего элемента И является третьим выходом блока управления счетчиком результата, выход четвертого элемента И соединен со вторым входом первого элемента ИЛИ, выход которого является пятым выходом блока управления счетчиком результата, выход пятого элемента И соединен с первым входом второго элемента ИЛИ, выход которого является седьмым выходом блока управления счетчиком результат выход шестого элемента И соединен с первым входом четвертого элемента ИЛИ, выход которюго является вто рым выходом блока управления счетчиком результата, выход седьмого элемента И соединен с первыми входами первого и третьего элементов MIW, 3 выход восьмого элемента И соединен со вторыми входами второго и третьего элементов ИЛИ, выход девятого элемента И соединен с четвертым входом третьего элемента ИЛИ, выход которого является первым выходом блока управления счетчиком результата, выход десятого элемента И соединен с пятым входом третьего элемента ИЛИ и вторым входом четвертого элемента ИЛИ, выход одиннадцатого элемента И соединен с третьими входами второго и третьего элементов И1М, выход двенадцатого элемента И соединен с шестым входом третьего элемента ИЛИ, выход тринадцатого элемента И соединен с седьмым входом третьего элемента ИШ и со вторым входом пятого э/ емента ИЛИ. Источники информации, принятые во внимание при экспертизе 1.Яковлев В. В.,Федоров Р. Ф. Стохастические вычислительные машины, М., Машиностроение,, 197, с. . 2.Авторское свидетельство СССР М 91139, кл. G 06 J 1/20, «97. 3.Гладкий В. С. Вероятностные вычислительные модели. М., Наука. 1973, с. 155 (прототип).

На S/JOKe

f/;-JwALL

1.,,3нак11

Знак pfiyflbmama

f2;

Знаки

(2)

l45 I c/i

SU 900 283 A1

Авторы

Корчагин Владимир Герасимович

Кравцов Леонид Яковлевич

Лакийчук Дмитрий Евменович

Садомов Юрий Борисович

Хохлов Лев Михайлович

Даты

1982-01-23Публикация

1980-06-10Подача