Полупостоянное запоминающее устройство Советский патент 1982 года по МПК G11C17/00 

Описание патента на изобретение SU900314A1

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных маш нах и устройствах автоматики. Известны полупостоянные запоминаю щие устройства (ППЗУ) с электрической сменой информации и со считыванием без ее разрушения. Такое устройство содержит куб, соединенный с разрядными формирователями и формиоователями X и У, управляемыми дешифраторами, усилители считывания, на которые подаются сигналы с куба, синхронизирующее устрой ство, управляющее работой всех входящих в ППЗУ блоков и обеспечивающее временные соотношения сигналов управления. Запись информации в таких устройствах производится гораздо медленнее, чем в оперативных ЗУ, а считывание - быстрее или такое же Запись информации осуществляется путем совпадения постоянного (от формирователей разрядных токов) и энакопеременного (от формирователей линейного тока X и у) полей. Считывание информации происходит Сёз разрушения информации с использованием обратимого процесса перемагничивания без значительного потребления мощности П. Однако неисправности в логических цепях управления формирователями разрядных и линейных токов могут привести к неправильной или неполной записи информации, что недопустимо в высоконадежных устройствах памяти современных ЦВМ. В режиме записи информации отсутствие срабатывания одного и того же формирователя линейных токов в какойто момент может привести к недозаписи состояния 1 или О и к искаженному считыванию информации в последующем. Наиболее близким по технической сущности к предлагаемому является устройство, содержащее числовой блок (накопитель), соединенный с формиопвателями положительных и отрицательных линейных токов и дешифраторами, формирователи разрядных токов, подключенные к накопителю, триггеры записи и считывания, входящие в состав местного устройства управления, содержащего также формирователь импульсов запуска, а также числовой регистр усилители считывания, входные и выходные инверторы. В режиме записи при поступлении сигналов Запуск, Установка О, кодов адреса и числа с помощью дешифраторов выбирается нужная пара формирователей линейных токов X и У, по выбранной числовой линейке накопителя протекает серия двуполярных адресных токов, а по разрядным шинам - информационные токи записи 1 или О. При этом происходит запись информации в числовую линейку.по выбранному адресу. При считывании информации в выбранной числовой линейке -формируется однополярный ток опроса, на разрядных шинах записи-считывания появляются выходные сигналы 1 и О, которые усиливаются усилителями воспроизведения С21.

Однако наличие помех в цепях управления или неисправности в цепях управления токов записи могут привести к искажению записываемой информации или к ее недозаписи из-за отсутствия одного или нескольких положительных или отрицательных импульсов тока записи и неравного их количества. Все это приводит к ненадежной работе полупостоянных запоминающих устройств и искажению в них информации при ее смене.

Цель изобретения - повышение надежности устройства, .

Поставленная цель достигается тем, что в полупостоянное запоминающее устройство, содержащее триггер записи, первый вход которого подключен к кодовой шине Установка О, а первый выход - к первому входу формирователя импульсов запуска, выход которого подключен к входам дешифратора, формирователи тока записи и блок разрядных формирователей, выходы которых соединены с соответствующими входами накопителя, введены дифференцирующие элементы, формирователи импульсов, триггеры запуска, счетчики импульсов, блок задержки, блок сравнения, элементы ИЛИ, элементы И, причем входы первого элемента И подключены соответственно к кодовой шине Запуск и к первому выходу первого формирователя импульсов, второй выход которого соединен с первыми входами второго и третьего элементов И, третий выход - с первым входом первого элемента ИЛИ, а первый и второй входы первого формирователя импульсов соединены соответственно с выходом блока сравнения и выходом блока задержки, вход которого подключен к первому входу формирователя импульсов запуска, второй вход которого подключен к выходу первого элемента и второму входу триггера записи, второй выход которого соединен с вторым входом первого элемента ИЛИ, выход которого подключен к входу блока разрядных формирователей, вторые входы второго и третьего элементов И подключены соответственно к выходам первого и второго триггеров запуска, первые входы которых подключены к первому входу триггера записи, вторые входы триггеров Запуска и входы счетчиков импульсов подключены к выходам второго .и третьего формирователей импульсов, входы которых соединены с выходами соответственно первого и второго дифференцирующих элементов , входы которых соединены с выходами соответственно первого и второго формирователей токов записи и соответствующими входами накопител выходы первого и второго формирователей токов записи подключены соответственно к выходам второго и третьего элементов ИЛИ, первые входы которых соединены с выходами второго и третьего элементов И, вторые входы второго и третьего элементов ИЛИ соединены с выходами дешифратора, выходы счетчиков импульсов подключены к вхсэдам блока сравнения.

На чертеже представлена схема пояупостоямного запоминающего устройства.

Полупостоянное запоминающее устройство содержит триггер 1 записи, формирователь 2 импульсов запуска, дешифратор 3, формирователи k, 5 токов записи (положительной и отрицательной полярности), накопитель 6, блок 7 разрядных формирователей, первый и второй дифференцирующие элементы 8 и 9, первый и второй формирователи импульсов 10 и 11, первый 5 и второй счетчики импульсов 12 и 13 триггеры 14, 15 запуска, блок 16 сравнения, третий формирователь 17 импульсов, блок 18 задержки, первый элемент 19 И, второй элемент 20 И, третий элемент 21 И, первый элемент 22 ИЛИ, второй элемент 23 ИЛИ, третий элемент 24 ИЛИ. В режиме считывания работа предложенного полупостоянного запоминающего устройства ничем не отличается от работы извесгного. По сигналу Запуск срабатывает по выбранному адресу один из формирователей токов записи, на выходных разрядных шинах считывания-записи появляются сигналы 1 и О, которые усиливают ся, формируются усилителями воспроизведения и передаются в другие устройства ЦВМ. В режиме записи новой информации работа предложенного полупостоянного запоминающего устройства существенно отличается от работы известного. Работа начинается с поступления из дру гих устройств ЦВМ на кодовую шину си нала Установка О, который подготав ливает к работе все блоки полупостоя ного запоминающего устройства, устанавливая их в исходное состояние, при этом триггер 1 записи и триггеры 14, 15 устанавливаются в О. Пос ле этого из внешних устройств поступает на кодовую шину сигнал Запуск ,л 7который через первый элемент 19 И пр к отсутствии запрещающего сигнала с формирователя 17 устанавливает в 1 триггер 1 записи, а также запускает формирователь 2. Этот блок по сигнал Запуск вырабатывает пачку запускаю щих импульсов, длина которых определяется триггером 1 записи. Пачка запускающих импульсов поступает на дешифратор 3, в котором определ«отся адреса выбранных формирователей 4, 5 токов записи положительной и отрицательной полярности, возбуждаемых по очереди через первый и втооой эле менты 22 и 23 ИЛИ. В результате по выбранной адресной шине накопителя 6 протекает ток записи состоящий из двуполярных (положительных и отрицательных) импульсов. Одновременно от тоиггера 1 зяписи через третий элемент 24 ИЛИ возбуждаются разрядные формирователи 7, которые создают в разрядных шинах записи-считывания накопителя 6 длинные импульсы разрядHного тока, охватывающие всю пачку импульсов тока записи. Протекание токов записи положительной и отрицательной поляоности Фиксируется первым и втопым дифференцирующими элементами 8 и 9, сигналы с которых преобразуются вторым и третьим йюрмирователями 11 и 17 и поступают на входы первого и второго счетчиков 12 и 13 и триггеры 14 и 15 запуска. Количество протекающих импульсов тока положительной и отрицательной полярности подсчитывается первым и вторым счетчиком 12 и 13 и сравнивается на бяоке 16 сравнения. В случае неодинакового количества поступивших ИМПУЛЬСОВ (причем сравнение может вестись и после поступления каждой пары импульсов) в блоке 16 сравнения на блок 10 подается сигнал управления. По этому сигналу и по сигналу с блока 18 задержки блок 10 вырабатывает импульс дополнительного опроса формирователя 4 и 5 тока записи положительной или отрицательной полярности. Какой именно формирювательдолжен сработать определяется триггерами 14 и 15, которые выдают разрешающий потенциал на второй или третий элемент 20 или 21 И в зависимости от того, какой импульс пропущен. Запускающий дополнительный импульс опроса проходит на формирователи 4 или 5 через элемент 22 или 23 ИЛИ. При этом запуск формирователей от основной пачки импульсов задеоживается на один такт.. Для уве1 чения длительности импульсов разрядного тока записи в случае появления дополнительных сигналов опроса формирователь 10 формирует дополнительный сигнал, который подается на разрядные формирователи 7 через третий элемент 24 ИЛИ. Выделение сигналов, отсутствия одного или нескольких импульсов в пачке импульсов тока опроса может быть использовано также для фиксации и срабатывания схем контроля и предупреждения о появлении помех в блоках полупостоянного запоминающего устройТаким образом, в режиме записи инормации любое пропадание одного из мпульсов в пачке из-за помех, ложых срабатываний или каких-либо других причин фиксируется в предлагаеом полупостоянном запоминающем уст ойстве и вызывает срабатывание треть90его формирователя импульсов, который сразу восполняет пропущенный импульс Все это позволяет исключить недозапись информации и ее искажение в режиме записи. Использование предлагаемого полупостоянного запоминающего устройства позволяет существенно повысить надежность записи информации, выгодно отличает его от известных устройств, так как любая , искажение или пропадание сигналов не приводят к ис кажению записываемой информации или к ее полной потеое. Все это значительно оасширяет сфеоы поименения полупостоянных запоминающих устройст Формула изобретения Полупостоянное запоминающее устройство, содержащее триггер записи, первый вход которого подключен к кодовой шине Установка О, а первый выход - к первому входу формировател импульсов запуска, выход которого подключен к входам дешифратора, формирователи тока записи и блок разрядных формирователей, выходы которых соединены с соответствующими вхо пами накопителя, отличающее с я тем, что, с целью повышения надежности устройства, в него введены дифференцирующие элементы, формирователи импульсов, триггеры запуска счетчики импульсов, блок задержки, блок сравнения. элементы ИЛИ элементы И, причем входы первого элемен та И подключены соответственно к кодовой шине Запуск и первому выходу первого формирователя импульсов.вто рой выход которого соединен с первым входами второго и третьего элементов И, третий выход - с первым входом первого элемента ИЛИ, а первый и второй входы первого формирователя импульсов соединены соответственно с выходом блока сравнения и выходом блока задержки, вход которого подключен к первому входу формирователя импульсов запуска, второй вход которого подключен к выходу первого элемента И и второму входу триггера записи, второй выход которого соединен с вторым входом первого элемента ИЛИ, выход которого подключен к входу блока разрядных формирователей, вторые входы второго и третьего элементов И подключены соответственно к выходам первого и второго триггеров запуска, первые входы которых подключены к первому входу триггера зaпиcиJ вторые входы триггеров запуска и входы счетчиков импульсов подключены к выходам второго и третьего формирователей импульсов, входы которых соединены с выходами соответственно первого и второго дифференцирующих элементов, входы которых соединены с выходами соответственно первого и второго формирователей токов записи и соответствующими входами накопителя, выходы первого и второго формирователей токов записи подк/тчены соответственно к выходам второго и третьего элементов H/Wj пеовые входы которых соединены с выходами второго и третьего элементов И, вторые входы второго и третьего элементов ИЛИ соединены с выходами дешифратора, выходы счетчиков импульсов подключены к входам блока сравнения. Источники информации. принятые во внимание при экспертизе 1.Петерсон М.Д. Бортовая память на элементе микробиакс со считыванием без (}азрушения информации. Перевод 1Р2«33, МРП, 1966. 2.Иванов A.M. и др. Вопросы построения магнитно-электрических сменных блоков ППЗУ с электрической записью информации на ферритовых линейках. Тезисы докладов конф. 39-76, Тбилиси, 1976 (прототип).

Похожие патенты SU900314A1

название год авторы номер документа
Полупостоянное запоминающее устройство 1978
  • Жучков Александр Дмитриевич
  • Иванов Александр Михайлович
  • Косов Владислав Иванович
  • Монахов Валерий Иванович
  • Савельев Анатолий Иванович
SU765875A1
Полупостоянное запоминающее устройство 1977
  • Иванов Александр Михайлович
  • Косов Владислав Иванович
  • Монахов Валерий Иванович
  • Савельев Анатолий Иванович
SU693436A1
Запоминающее устройство 1979
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
SU858094A1
Полупостоянное запоминающее устройство 1978
  • Монахов Валерий Иванович
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
SU746733A1
Запоминающее устройство 1979
  • Косов Владислав Иванович
  • Косов Леонид Иванович
  • Савельев Анатолий Иванович
  • Губа Владимир Григорьевич
SU809347A1
Запоминающее устройство 1979
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
  • Косов Леонид Иванович
  • Соколов Леонид Федорович
SU809368A1
Запоминающее устройство 1980
  • Косов Владислав Иванович
  • Косов Игорь Иванович
  • Губа Владимир Григорьевич
  • Савельев Анатолий Иванович
SU873275A1
Устройство управления для доменной памяти 1982
  • Косов Владислав Иванович
  • Иванов Александр Михайлович
  • Савельев Анатолий Иванович
  • Косов Игорь Иванович
  • Губа Владимир Григорьевич
SU1056267A1
Запоминающее устройство 1979
  • Косов Владислав Иванович
  • Милованов Константин Васильевич
  • Мхатришвили Владимир Иванович
  • Проскуряков Сергей Алексеевич
  • Савельев Анатолий Иванович
  • Фокин Юрий Иванович
SU826423A1
Запоминающее устройство 1979
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
  • Соколов Леонид Федорович
  • Косов Игорь Иванович
SU826417A1

Иллюстрации к изобретению SU 900 314 A1

Реферат патента 1982 года Полупостоянное запоминающее устройство

Формула изобретения SU 900 314 A1

SU 900 314 A1

Авторы

Косов Владислав Иванович

Косов Игорь Иванович

Губа Владимир Григорьевич

Савельев Анатолий Иванович

Даты

1982-01-23Публикация

1980-03-03Подача