Полупостоянное запоминающее устройство Советский патент 1979 года по МПК G11C11/00 

Описание патента на изобретение SU693436A1

(54) ПОЛУГОСТОЯННОЕ ЗАГОМЙНАЮЩЕЕ УСТРОЙСТВО

Похожие патенты SU693436A1

название год авторы номер документа
Полупостоянное запоминающее устройство 1978
  • Жучков Александр Дмитриевич
  • Иванов Александр Михайлович
  • Косов Владислав Иванович
  • Монахов Валерий Иванович
  • Савельев Анатолий Иванович
SU765875A1
Полупостоянное запоминающее устройство 1978
  • Монахов Валерий Иванович
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
SU746733A1
Полупостоянное запоминающее устройство 1980
  • Косов Владислав Иванович
  • Косов Игорь Иванович
  • Губа Владимир Григорьевич
  • Савельев Анатолий Иванович
SU900314A1
Запоминающее устройство 1983
  • Алексеев Лев Владимирович
  • Жучков Александр Дмитриевич
  • Косов Владислав Иванович
  • Кугутов Борис Борисович
  • Росницкий Олег Владимирович
  • Степанян Вильсон Нельсонович
SU1117709A1
Запоминающее устройство 1977
  • Савельев Анатолий Иванович
  • Иванов Александр Михайлович
  • Косов Владислав Иванович
  • Монахов Валерий Иванович
SU621022A1
Запоминающее устройство с автономным контролем 1983
  • Жучков Александр Дмитриевич
  • Косов Владислав Иванович
  • Кугутов Борис Борисович
  • Росницкий Олег Владимирович
  • Степанян Вильсон Нельсонович
  • Чумакова Зоя Алексеевна
SU1100640A1
Запоминающее устройство 1979
  • Косов Владислав Иванович
  • Косов Леонид Иванович
  • Савельев Анатолий Иванович
  • Губа Владимир Григорьевич
SU809347A1
Запоминающее устройство 1980
  • Косов Владислав Иванович
  • Иванов Александр Михайлович
  • Милованов Константин Васильевич
  • Мхатришвили Владимир Иванович
  • Савельев Анатолий Иванович
  • Фокин Юрий Иванович
SU911614A1
Запоминающее устройство 1979
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
SU858094A1
Запоминающее устройство 1980
  • Косов Владислав Иванович
  • Косов Игорь Иванович
  • Губа Владимир Григорьевич
  • Савельев Анатолий Иванович
SU873275A1

Иллюстрации к изобретению SU 693 436 A1

Реферат патента 1979 года Полупостоянное запоминающее устройство

Формула изобретения SU 693 436 A1

.1

Изобретение относится к вычиспитепьной технике и может быть использовано в устройствах памяти цифровых вы числительных машин, предназначенных для хранения, записи и считывания сменной информации.

Известны полупостоянные запоминающие устройства (ППЗУ) с электрической сменой информации l и 2 .

Однако эти устройства не позволяют обеспечить надежкую запись и достаточную помехозащищенность тфй считывании, что снижает информационную надежность устройств в цепом, так Как в . данных ППЗУ,хотя и введена fdtcliet запись, не предусмотрено формирование ,импупьса тока разрядной записи и окончание его после прекращения пачки ш тульсов линейного тока, а также то, что дпя увеличения амплитуды выходного сигнала из накопителя на многоотверстных ферритовых элементах считывание необходимо осуществлять одиноЧньш импульсом, тока считывания.

имеющим ту же полярность, что и последний шугпульс тока telnet записи.

Наиболее близким по технической сущности к предлагаемому является ППЗУ, содержащее накопитель, соединенный с формирователями линейных токов, формирователями разрядных токов записи и, блок управления, а также блок синхронизации по времени и блок комренсатопа| 2,

Однако,в данном ППЗУ блок синхронизации -тю времени не обеспечивает надежйую запись информации, так кдк в нем не предусмотрено перекрытие импульсом тока разрядной записи по времени пачки импульсов тока линейной записи, а также не предусмотрено увеличение амплитуды выходнотЧ) сигнала при fatctlGt записи за счет формирования импульса тока считывания той же полярности, что и последний имЬульс тока ratctiet записи. 3 Цепь изобретения - повышение киформационной надежности и помехозащи{ценности ППЗУ на многоотверстных феррйтовых элементах. Поставленная цепь достигается тем, что нопупостоянное запоминакнцее устройство содержит дополнительный €пок управления, три элемента ИЛИ, два элемента И, блок формирования цикла записи, эпемент задержки, причем первь(Й и второй выходы блока управления соединены со входами дополнительного блока управления, третий вькод подсоединен к одному из входов первого эпемента ИЛИ, четвертый выход блока управления соединен с одним из входов второго элемента ИЛИ и с одним из входов первого элемента. И, выход кото рого соединён со входами формирователей линейных токов, вторые вхошл которых соединены с выходом второго эле мента И, вход которого подключен к выходу второго элемента ИЛИ, а третьи входы формирователей линейных токов соединеныС первым выходом дополнимте льного блока управления, второй выхо .которого тюдклюЧен ко второму входу первого элемента ИЛИ, выход KOTOf)oro подключен к элементу задержки, соединенному с третьим входом дополнительного блока управления и с блоком форм рования цикла записи, выходы которого соединены соотБетст;венно со вторыми входами первого и второго элемента И, с дополнительным блоком управления и одним из входов третьего .элемента ИЛ выход которого соединен с блоком упра ления, третий выход дополнительного блока управления соединен с формирователями разрядных токов записИо а третий выход блока управления соединен с входом второгСг-элемента ИЛИ. В свою очередь, дополнительный блок управлени содержит четыре элемента Иг два элемента ИЛ И, два триггера и элемент. задержки, причем выход первого элемента И соединен с одним из входов первого элементаИли, второй вход которого соединен с выходом второго элемента И и одним из В7СОДОВ первого триггере, а выход первого триггера соединен соответственно со входами третьего и четвертого элемента И, второй вход кото|х Го подключен к одному из вькодов элемента задержки, по соединенного другим вщюаом ко вхо третьего элемента И, подключенного ко .второму элементу ИЛИ и ко входу втор 36 го триггера, другой вход которого ,под -;Оединен к выходу первого элемента ИЛИ, а выход - ко второму sneменту ИЛИ, соединенному с элементом задержки. На фиг 1 показана схема ППЗУ; на фиг. 2 - схема дополнительного блока управления. ППЗУ содержит устройство управления 1, элемент ИЛИ 2, дополнительный блок управления 3, элемент ИЛИ 4, формирователи 5 разрядного тока записи, накопитель 6, формирователи 7 линейных токов, элемент задержки 8, элемент И 9, элемент И 10, блок 11 формирования цикла записи и элемент ИЛИ 12. ППЗУ работает в режимах: в ре-г жиме записи и режиме считывания. В режиме записи с кодовых шин на блок управления подаются сигнал ЗаПубк и сигнал Запись-Считывание, определяющие режим работы. На выходе блока управления 1 по этим сигналам вырабатываются первые управляющие сигналы записи, которые поступают на дополнительный блок управления 3, элемент ИЛИ 2 и элемент ИЛИ 4. Сигналы Запуск и Запись с блока управления 1 запускают дополнительный блок управления 3, которы|1 вырабатывает управляющие сигналы Hja формирователи 5 разрядных токов записи, форйирователи 7 лшейных токов и на элемент ИЛИ 2. Формирователи 5 вырабатывают разрядные токи записи, полярность которых определяется управляюшими сигналами, поступающими на вход формирователей 5 с кодовых щин. Эти разрядные токи запкся поступают в разрядные цепи накопителя 6несколько раньше, чем пачка разнополярных линейных токоэ записи. Выходной сигнал с элемента ИЛИ 2 поступает на элемент задержки 8, с выхода которого один сигнал поступает на блок 11 формирования цикла записи, а другой - на вход дополнительного блока управления 3 для формирования импульов линейного тока записи. Помимо упавляющего сигнала из дополнительного блока управления 3 на формирователи 7 линейных токов nocTynaeiT разрешающий отенциал с элемента И 10, с помощью оторого вырабатывается сначала полоительный импульс линейного тока заiHca в накопитель 6. По окончанто поожительного импульса линейного тока записи вырабатывается отрицательный импульс линейного тока записи с формирователей niftiefiHotx) тока за счет поступления ка .элемент И 9 через элемент ИЛИ 4 управляющих сиг налов с выхода блока управления. 1 и разрешающего потенциала с блока формирования цикла записи 11 . Таким образом будет выработана первая пара импульсов линейного тока (положительный и отрйиатерьный импульс Vatchek записи). Следующая пара импульсов линейного тока будет выработана таким же путем но очередному выходномусйтпшлу, росту пившему с дополнительного блока управления 3. Количество пар импульсов ли- нейноГо тока записи определяется выходным импульсом с блока формирования цикла записи 11, поступающим на дополнительный блок управления 3 и прекращающим его работу. Этот же иммульс поступает через элемент ИЛИ 12 на блок управления 1, потенциал с которого закрывает как элемент И 9 через элемент ИЛИ 4, так и элемент И 10 В режиме считывания с блока управления 1 на дополнительный блок управле ния 3 поступает сигнал Считывание, и вырабатывается сигнал на запуск формиро вателей линейногх) тока. С блока увравления 1 поступает сигнал на элемент ИЛИ 4, с ВБКОда которого одновременно с разрешающим потенциалом с блока 11 формирования цикла записи подается сигнал на элемент И 9. При совпадении разрешаклдегр сигнала с эпемента И 9 на входах формирователей линейных токов и управляющего импульса с дополнительного блока управления 3 запускаются формирователи линейных токов 7 для выработки отрицательного импульса тока опроса. -Дополнительный блок управления содержит элемент И 13, элемент И. 14, элемент ИЛИ 15, триггер 16, триггер 17, элемент И 18, элемент И 19, элемент ИЛИ 20 и элемент задержки 21 Дотюлнительный блок управления функ ционирует следующим образом. В режиме считывания по сигналу Запуск импульс с элемента И 13 через элемент ИЛИ 15 поступает на триг 17. С выхода триггера 17 управпяюшЕй сигнал подается через элемент ИЛИ 2-0 на элемент задержки 21, с одного из выходов которого сигнал далее через элемент И 19 поступает на 69 6 триггер 17, устанавливая его в первоначальное состояние. При этом с других выходов элемента задержки 21 снимают управляющие импульсы считывания. В режиме записи с элемента И 14 управляющий сигнал поступает на элемент ИЛИ 15 и триггер 16, С выхода триггера 16 управляющий сигнал подается на элемент И 18, а также на эяемент И 19 для организации управляющих импу-льсов записи. - Формула изобретения 1. Полупостоянное запоминающее устройство, содержащее накопитель, сое диненный с формирователями разрядных токов записи, формирователями линей ных токов и блок управления, о т л и - ч.а ю щ е е с я тем, что, с целью -порыщения информационнойНадежности и помехозащ5Ш1енности, в него вйедены Дополнительный блок управления, три элемента. ИЛИ, два эпемента И, блок формирования цикла записи к элемент задержки, причем первьгй и второй выходы блока управления соединены со входами дополнительного блока управления, третий выход подсоединен к одному из входов первого элемента ИЛИ, четвер- ™й выход блока управления соедтшн с одним из входов второго элемеита ИЛИ и с одним из входов первого элемента И, выход которого соединен со входами формирователей линейных токов, вторые входы которых соединены с выходом второго элемента И, вход которй о подключен к выходу второго элемента ИЛИ, а третьи входы формирователей линейных токов соединены с первым вьгсодом дополнительного блока управления, второй выход которого Подключен ко второму входу первого элемента ИЛИ, выход которого подключен к элементу задержки. соединенному с третьим входом дополнительного блока управления и с блоком формирования цикла записи, выходьг которого соединены соответственно со вторыми входами первого и второго элемента И, с дополните;}ьнь1М блоком управления и с одним из входов третьего элемента ИЛИ, вьпСод которого соединен с блоком управления, третий выход дополнительного блока управления-соединен с формирователями разрядных токов записи, а третий выход блока управления соединен со входом второго элемента ИЛИ.

2. Попупостоянное запоминающее устройство по п. 1, о т л и ч а ю ш е ес я тем, что допопнатепьный бпок управления содержит четыре элемента И, два элемента ИЛИ, два триггера и элемент задержки, причем выход первого элемента И соединен с одним входов первого элементаИЛИ, второй вход которого соединен с выходом второго эпемента И и одним из входов первого триггера, а выход первого триггера соединен соответственно со входами третьего и четвертого элемента И, второй вход которого подключен к одному из выходов эпемента задержки, подсоединенного другим выходом ко входу третьего элемента Ил

подключенного ко второму элементу ИЛИ И ко входу второго триггера, другой вход которого подсоединен к вькоду первого элемента ИЛИ, а выход - ко второму элементу ИЛИ, соединенному с элементом задержки.

Источники информации, пршгятые во внимание при экспертизе

1,Шигин А, Г., Дерюгин А. П, Цифровые .вычислительные машины,

Энергия, 1975, с. 221.

2.Петерсон М. Бортовая память на элементе микробиакс со считыванием без разрушения формации, МРП СССР, перевод № 2433 (прототип).

дп

9иг.г

SU 693 436 A1

Авторы

Иванов Александр Михайлович

Косов Владислав Иванович

Монахов Валерий Иванович

Савельев Анатолий Иванович

Даты

1979-10-25Публикация

1977-04-06Подача