(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
название | год | авторы | номер документа |
---|---|---|---|
Следящий аналого-цифровой преобразователь | 1989 |
|
SU1674371A1 |
Цифроаналоговый преобразователь с автоматической коррекцией нелинейности | 1989 |
|
SU1709526A1 |
Аналого-цифровой преобразователь | 1979 |
|
SU947956A1 |
Устройство для сопряжения ЦВМ с аналоговыми объектами | 1983 |
|
SU1130856A1 |
Аналого-цифровой преобразователь | 1978 |
|
SU750721A1 |
Параллельно-последовательныйАНАлОгО-цифРОВОй пРЕОбРАзОВАТЕль | 1978 |
|
SU819952A1 |
Устройство для регистрации информации | 1985 |
|
SU1304170A1 |
Двухтактный аналого-цифровой преобразователь | 1985 |
|
SU1336236A1 |
Аналого-цифровой функциональный преобразователь | 1981 |
|
SU974381A1 |
Аналого-цифровой преобразователь | 1985 |
|
SU1336237A1 |
1
Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах обработки информации.
Известен аналого-цифровой преобразователь, содержащий делитель напряжения, выходы которого соединены с первыми входами нуль-органов, вторые входы которых соединены с шиной источника входного сигнала, а выходы соединены со входами блока обработки информации l.
Недостатком устройства является низкая точность преобразования.
Известен аналого-цифровой преобразователь, содержащий блок дифференцирования входного сигнала, выход которого соединен со входом параллельного аналого-цифрового преобразователя, а вход соединен со входом последовательно параллельного аналого-цифрового преобразователя 2.
Недостатком устройства является низкое быстродействие.
Цель изобретения - повышение , быстродействия.
Указанная цель достигается тем, что в аналого-цифровой преобразователь, содержа ций сумматор, выход которого через параллельный аналогоцифровой преобразователь соединен с первым входом формирователя выходных
10 кодов, второй и третий входы которого соединены соответственно с перBbJM и вторым входами цифро-аналогового преобразователя, выход которого соединен со входом с т матора,
15 введен цифровой фильтр, причем первый вход цифрового фильтра соединен с выходом формирователя выходных кодов, второй вход соединен со вторьпч входом формирователя выходных кодов,
20 а выход соединен с первым входом 1Ц фро-аналогового преобра ювате-пя.
На фиг. 1 показана структурная электрическая схема устроГютвл , на
иг. 2 - цифровой фильтр, структурная электрическая схема.
Устройство содержит сумматор 1, цифро-аналоговый преобразователь 2, параллельный аналого-цифровой преобразователь 3, фор 1ирователь 4 выходных кодов, цифровой фильтр 5. Последний содержит цифровые регистры 6, 7 и 8, блок 9 взвешенного суммирования.
Устройство работает следующим образом.
До начала работы в нулевое состояние устанавливаются цифро-аналоговый преобразователь 2, формирователь 4, цифровой фильтр 5. В начале j-ro такта унитарный код с выхода параллельного аналого-цифрового преобразователя 3 поступает в формирователь А, где преобразуется в двоичный код и суммируется с кодом, постуающим с цифрового фильтра 5. После этого на вход цифрового фильтра 5 Поступает новый код, по которому вырабатывается цифровой код, являющийся предсказывающем кодом (j+1)-ro такта. Этот код на выходе цифроаналогового преобразователя 2 к началу CJ+1) такта вырабатывает аналоговый сигнал, который компенсирует входной аналоговый сигнал. Остаток от компенсации на выходе сумматора 1 составляет погрешность предсказания д . Этот остаток преобразуется параллельным аналого-цифровым преобразователем 3 в начале (j+1)-ro такта в унитарный код, с учетом которого формирователь 4 формирует истинный цифровой код путем суммирования предсказанного кода на выходе цифрового фильтра 5 с кодом остатка На выходе параллельного аналогоцифрового преобразователя 3 и выдает его на выход .устройства и на вход цифрового фильтра 5 для осуществления преобразования в следующем такте. Таким образом, параллельный аналого-цифровой преобразователь предназначается только для преобразования малой части сигнала - остат - ка от компенсации. Введение цифро- . вого фильтра позволяет повысить быстродействие.
Формула изобретения
Аналого-цифровой преобразователь, содержапщй сумматор, выход которого через параллельный аналого-цифровой преобразователь .соединен с первым входом формирователя выходных кодов, Второй и третий входы которого соединены соответственно с первым и вторым входами цифро-аналогового преобразователя, выход которого соединен с входом сумматора, отличающийся тем, что, с целью повышения быстродействия, введен цифровой фильтр, причем первый вход цифрового фильтра соединен с выходом формирователя выходных кодов, второй вход соединен с вторым входом формирователя выходных кодов, а выход соединен с первым входом цифроаналогового преобразователя.
Источники информации, принятые во внимание при экспертизе
фиг.
Авторы
Даты
1982-02-15—Публикация
1979-10-24—Подача