Устройство для регенерации информации в блоке памяти Советский патент 1982 года по МПК G11C11/406 

Описание патента на изобретение SU951389A1

1

Изобретение относится к запоминающим устройствам, в частности к оперативным запоминающим устройствам (ОЗУ) динамического типа, которые для сохранения записанной в них информации требуют периодического к ним обращения (восстановления или регенерации информации}.

Известно устройство для регенерации информации в оперативном блоке ю памяти, содержащее счетчик, дешифратор и регистр адреса, входной и выходной регистры числа и схему управления обращением к ОЗУ. На входы счетчика и регистра адреса поступают с is внешней шины код адреса записываемого или считываемого числа и тактовый сигнал регенерации. Обращение к ОЗУ осуществляется произвольно-последовательно, а в промежутках между обрао|е-20 ниями последовательно по строкам производится регенерация Lj.

Последовательный доступ к нужной ячейке ОЗУ создает неудобство в использовании и увеличивает время обращения к ОЗУ.

Наиболее близким по техническому ререшению к данному изобретению является устройство для регенерации информации, содержащее мультиплексор, выходы которого подключены к выходной шине адреса и блоку запоминания, одна группа входов мультиплексора подключена к входной шине адреса, другая группа входов подключена к выходам счетчика адреса регенерации, вход которого подключен к запускаюудему выходу блока управления регенерацией, вход сброса блока управления регенерацией соединен с последним выходом счетчика адреса регенерации, запрещающий вход блока управления регенерацией соединен с выходом блока запоминания и разрешающим входом блока обращений 21.

Однако аппаратурные на реализацию этого устройства достаточно велики, особенно при больших объемах 395 ОЗУ, так как блок запоминания должен содержать ряд логических схем, дешифратор строк и блок элементов памяти, число которых равняется количеству строк ЗУ. Кроме того, устройство отличается невысокой скоростью работы. Цель изобретения - повышение быстродействия и упрощение устройства. Поставленная цель достигается тем, что в устройство для регенерации информации в блоке памяти, содержащее мультиплексор, счетчик адреса, блок местного управления, формирователь сигналов обращения к памяти, один из входов которого подключен к первому выходу блока местнЬго управления, дру гой оход является управляющим входом устройства, а выход - управляющим выходом устройства, одни из входов муль типлексора соединены с выходами счетчика адреса, выходы и другие входы являются соответственно адресными выходами и входами устройства, первый вход блока местного управления подключен к одному из выходов счетчика адреса, вход которого соединен с вторым выходом блока местного управле ния, введены счетчик сигналов прерываний и синхронизатор, входы которого подключены соответственно к выходу счетчика сигналов прерываний, второму выходу блока местного управления и управляющему входу устройства, а выход соединен с вторым входом блока местного управления, третий выход которого подключен к одному из входов счетчика сигналов прерываний, другой вход которого подключен к управляющему выходу устройства. На чертеже изображена функциональная схема устройства для регенерации информации в блоке памяти. Устройство содержит мультиплексор 1, счетчик 2 адреса, блок 3 местного управления, формирователь А сигналов обращения к памяти, синхронизатор 5 и счетчик 6 сигналов прерываний. При этом блок 3 содержит одновибратор 7, элемент И 8 и управляемый.мультивибратор Э. Синхронизатор 5 содержит элемент И 10, элемент НЕ 11 и триггер 12. Счетчик 6 выполнен в виде двоичного счетчика с установкой в начальное состояние (например, в виде микросхемы 155ИЕ6). Устройство работает следующим образом. 9 Обращение к ОЗУ между циклами регенерации производится путем подачи кода адреса на входы мультиплексора 1 и подачи сигнала Обращение к. памяти на управляющий вход устройства. При этом мультиплексор 1 разрешает прохождение кода внешнего адреса от ЭВМ на адресные входы ОЗУ, а на запрещающем входе формирователя k отсутствует сигнал запрета обращений и внешний сигнал Обращение к памяти пускается формирователем А на выход устройства. По истечении времени хранения информации в ОЗУ блок 3 вырабатывает тактовые -сигналы, которые поступают на вход счетчика 2, и сигнал запрета обращений, который поступает на запрещающий вход формирователя k. При этом счетчик 2 выдает последовательно коды адреса регенерации на входы мультиплексора 1, который пропускает этот код на адресные выходы уст- ройства. По окончании перебора всех адресов строк ОЗУ отрицательный фронт на выходе старшего разряда счетчика 2 поступает на первый вход блока 3, который, в свою очередь, снимает си1- нал запрета обращений на входе формирователя Ц и прекращает выработку тактовых сигналов. Если сигнал Обращение к памяти поступает на вход формиров ателя i в процессе регенерации, то он одновременно поступит и на управляющий вход синхронизатора 5. При наличии сигнала синхронизации, поступающего с блока 3 и означающего окончание регенерации очередной строки ОЗУ, сигнал Обращение к памяти вызывает появление на выходе синхронизатера 5 сигнал прерывания регенерации, который, в свою очередь, поступает на второй вход блока 3. При этом процесс регенерации приостановится и устройство перейдет из режима регенерации в режим обращения, описанный выше, а на выходе формирователя Ц появляется сигнал, который поступает на вход счетчика 6 и вызывает его срабатывание. После того как обмен .ЭВМ с ОЗУ завершается, сигнал Обращения к памяти снимается. Это вызывает снятие сигнала прерывания с второго входа блока 3 и процесс регенерации в устройстве возобновляется до момента ее окончания или нового поступления сигнала обращения. Число обращений за каждый цикл регенерации

фиксируется сметчиком Ь и может быть ограничено в различных реализациях устройства в зависимости от времени обмена ЭВМ с ОЗУ. Если число прерываний за определенный цикл регенерации достигает значения ограничения, то на выходе счетчика 6 появляется сигнал переполнения, который поступает на вход синхронизатора 5 и запрещает выдачу сигнала прерывания на второй вход блока 3.

По окончании цикла регенерации счетчик 6 устанавливается в нулевое состояние и будет заблокирован в этом состоянц/ до следующего цикла регенерации сигналом, поступившим с блокирующего выхода блока 3 на вхо счетчика 6.

В предлагаемом устройстве для регенерации информации синхронизатор и счетчик сигналов прерываний собраны на двух корпусах микросхем серии К155, тогда как для реализации блока зап(%нинания, приведенного в прототипе, потребуется не менее 12 микросхем серии К155. Максимальное время обращения к ОЗУ снизилось с 6Л мкс до 1 МКС, что существенно в системах, работающих в реальном масштабе времени.

Формула изобретения

Устройство для регенерации информации в блоке памяти, содержащее мультиплексор, счетчик адреса, блок

местного управления, формирователь сигналов обращения к памяти, одим из входов которого подключен к первому выходу блока местного управления, другой вход является управляющим входом устройства, а выход - управляющим выходом устройства, одни из входов мультиплексора соединены с выходами , счетчика адреса, выходы и другие входы являются соответственно адресны ми выходами и входами устройства, первый вход блока местного управления подключен к одному из выходов счетчика адреса, вход которого соединен с вторым выходом блока местного управления, отличающееся тем, что, с целью повышения быстродействия и упрощения устройства, оно содержит счетчик сигналов прерываний

и синхронизатор, входы которого.подключены соответственно к выходу счетчика сигналов прерываний, второму выходу блока местного управления и управляющему входу устройства, а выход

соединен с вторым входом блока местного управления, третий выход которого подключен к одному из входов счетчика сигналов прерываний, другой вход которого подключен к управляющему выходу устройства.

Источники информации, принятые во внимание при экспертизе

1.Авггорское свидетельство СССР

-№ 691925, кл. Г, 11 С П/З, 1977. о

2.Авторское свидетельство СССР № 637863, кл. G 11 С 7/00, 1977 (прототип).

Похожие патенты SU951389A1

название год авторы номер документа
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ИЗОБРАЖЕНИЙ 1990
  • Боровик О.С.
  • Неруш Г.И.
  • Сырямкин В.И.
  • Фомин А.А.
RU2047921C1
УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ ДИНАМИЧЕСКОЙ ПАМЯТИ 1992
  • Белов Виктор Алексеевич
RU2049363C1
Устройство для отображения информации на экране электронно-лучевой трубки 1985
  • Гаврилов Владислав Алексеевич
  • Зиновьев Александр Владиленович
  • Товба Михаил Авраамович
SU1352477A1
Устройство для обработки изображений 1989
  • Кравец Александр Кириллович
  • Михайлик Инна Константиновна
  • Опанасюк Алексей Федорович
SU1772806A1
Устройство для управления регенерацией информации в динамической памяти 1985
  • Рыбаков Игорь Мэлсович
  • Исаев Олег Вячеславович
  • Колчанов Сергей Алексеевич
  • Иванов Владимир Анатольевич
  • Смирнов Рэм Васильевич
SU1374280A1
УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ЗНАКОВ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО ИНДИКАТОРА 1991
  • Марцинкявичюс Пятрас-Альгимантас Антанович[Lt]
  • Тамошюнас Раймундас Йонович[Lt]
RU2023314C1
УСТРОЙСТВО ДЛЯ ВВОДА-ВЫВОДА ПОСЛЕДОВАТЕЛЬНОСТИ КАДРОВ ТЕЛЕВИЗИОННОГО ИЗОБРАЖЕНИЯ 1993
  • Корнышев Н.П.
  • Гозман Я.Ю.
  • Иванов В.И.
RU2066929C1
Устройство отладки микропрограммных блоков 1988
  • Данилов Юрий Петрович
  • Королев Николай Юрьевич
  • Молчанова Ольга Сергеевна
SU1541617A1
Устройство для контроля памяти 1983
  • Бардин Александр Львович
  • Селитков Юрий Викторович
  • Шапилов Владимир Дмитриевич
  • Шубников Сергей Константинович
SU1129656A1
Устройство для контроля полупроводниковой оперативной памяти 1982
  • Гаврилов Алексей Алексеевич
  • Гаврилов Владислав Алексеевич
SU1051586A1

Иллюстрации к изобретению SU 951 389 A1

Реферат патента 1982 года Устройство для регенерации информации в блоке памяти

Формула изобретения SU 951 389 A1

SU 951 389 A1

Авторы

Серов Виктор Иванович

Шутова Светлана Николаевна

Даты

1982-08-15Публикация

1980-09-01Подача