и второго элементов И, выходы котор соединены с первым и вторым входами формирователя ступенчатого напряжения, первый вход второго элемента И соединен через инвертор с третьим входом первого элемента И, третий вход второго элемента И соединен с инверсным выходом управляемого деЛи теля частоты, при этом выход формирователя ступенчатого напряжения со единен с входом дискриминатора уров ня, выход которого соединен с вторым входом триггера. На чертеже показана структурная схема устройства. Генератор функций содержит генератор 1 тактовых импульсов, делител 2 частоты, счетчик 3-импульсов, деш фратор 4, блок 5 программируемой |памяти, управляемый делитель 6 частоты, инвертор 7, первый и второй элементы И 8 и 9, триггер 10, формирователь 11 ступенчатого напряжения, дискриминатор 12 уровня. Устройство работает следующим образом. На выходе формирователя 11 формируется сигнал, который представля ет собой ступенчатую аппроксимацию заданной функции. Величина ступени определяется длительностью управляющего импульса на выходе элементов И 8 и 9. Если же на выходе элементов 8 и 9 присутствует логический О, то напряжение на выходе формирователя 11 остается неизменным. Управляющий импульс на выходе элемента 9 приводит к увеличению напря жения на выходе устройства, а-управляющий импульс на выходе элемента 8 - к уменьшению. Информацию о монотонном изгленении выходного сигнала устройства несет логический сигнал на дополнительном выходе бло ка 5. Другие выходы блока 5 несут информацию о количестве и величине ступеней аппроксимированного сигнал При генерации функции импульсами с генератора 1 через делитель 2, счеТчик 3, дешифратор 4 последова-. тельно опрашиваются входы блока 5 и, таким образом, на управляющие входы управляемого делителя б последовательно подаются кодовые пакеты.. ,. Цепь-дискриминатор 12, триггер 1 обеспечивают строгое задание максимального напряжения выходного сигна ла. При достижении выходным сигналом максимального значения на выходе дискриминатора 12 появляется импульс, который переводит триггер 10 в состояние логического ческий О на выходе триггера 10 блокирует прохождение сигналов через элементы И 8 и 9, напряжение на выходе устройства прекращает изменяться. Передним фронтом импульса с выхода делителя 2 триггер 10 устанавливается в исходном состоянии и напряжение на выходе устройства Начинает уменьшаться, или остается постоянным в зависимости от логического сигнала на дополнительном выходе блока 5. Возможностью менять частоты и скважность сигналов управления формирователя 11, изменяя коэффициент деления, делитель б позволяет в предлагаемом устройстве менять количество и величину ступеней выходного сигнала, что дает возможность аппроксимировать сигналы сложной конфигурации при минимальном объеме. Формула изобретения Генератор функций, содержащий генератор тактовых импульсов, первый и второй элементы И, управляемый делитель частоты, блок программируемой памяти, дешифратор и счетчик импульсов, группа выходов которого соединена с входами дешиф-. ратора, группа выходов которого соединена с входами блока программи- . руемой памяти, группа выходов которого соединена с входами управляемого делителя частоты, стробируюций вход которого соединен с выходом генера-. тора тактовых импульсов, а прямой выход - с первым входом первого элемента И, а первый вход второго элемента И соединен с дополнительным выходом блока программируемой памяти, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены инвертор, триггер, дискриминатор уровня, формирователь ступенчатого напряжения и делитель частоты, вход которого соединен с выходом генератора тактовых импульсов, а выход - с входом счетчика импульсов, установочным входом управляемого делителя частоты и первым входом триггера, выход которого соединен с вторьоми входами первого и второго элементов II, выходы которых соединены соответственно с первым и BTOpfcJM входами формирователя ступенчатого напряжения, первый вход второго элемента И соединен через инвертор с третьим входом первого элемента И, третий вход второго элемента И соединен с инверсным выходом управляемого делителя частоты при этом выход формирователя ступенчатого напряжения соединен с входом дискриминатора уровня, выход которого соединен с вторым входом триггера. Источники информации, принятые во внимание при экспертизе 1.Опубликованная заявка ФРГ № 2544е9б, кл. Н 03 К 4/02, 1975. 2.Авторское свидетельство СССР № 609496, кл. Н 03 К 4/02, 1974.
название | год | авторы | номер документа |
---|---|---|---|
ЦЕЗИЕВЫЙ СТАНДАРТ ЧАСТОТЫ | 1994 |
|
RU2076411C1 |
АДАПТИВНЫЙ ЦИФРОВОЙ ЧАСТОТНЫЙ ДИСКРИМИНАТОР | 2000 |
|
RU2166773C1 |
Датчик испытательных текстов | 1988 |
|
SU1571786A1 |
Устройство поэлементной синхронизации | 1985 |
|
SU1319301A1 |
Устройство тактовой синхронизации псевдослучайных последовательностей | 1983 |
|
SU1092744A1 |
РАДИОЛОКАЦИОННОЕ УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ДАЛЬНОСТИ (ВАРИАНТЫ) | 1999 |
|
RU2154285C1 |
Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное | 1983 |
|
SU1319206A1 |
Устройство для контроля цифровыхОб'ЕКТОВ | 1978 |
|
SU798844A1 |
Цифровое устройство для управления машиной непрерывного литья заготовок | 1989 |
|
SU1632621A1 |
Устройство синхронизации | 1988 |
|
SU1644398A1 |
Авторы
Даты
1983-01-30—Публикация
1981-04-14—Подача